Home
last modified time | relevance | path

Searched refs:d31 (Results 1 – 25 of 66) sorted by relevance

123

/third_party/mindspore/mindspore/ccsrc/backend/kernel_compiler/cpu/nnacl/assembly/arm32/
DMatmulInt8.S115 vpadd.i32 d31, d6, d7
124 vadd.i32 d31, d31, d26
140 vsub.s32 d31, d31, d23
176 vsub.s32 d31, d31, d27
185 vshl.s32 d31, d31, d23
194 vqrdmulh.s32 d31, d31, d22
212 vand d17, d21, d31
214 vqadd.s32 d31, d31, d17
215 vrshl.s32 d31, d31, d21
DMatmulInt8Opt.S120 vpadd.i32 d31, d24, d26
129 vadd.i32 d31, d31, d26
145 vsub.s32 d31, d31, d23
183 vsub.s32 d31, d31, d27
191 vshl.s32 d31, d31, d23
199 vqrdmulh.s32 d31, d31, d22
216 vand d17, d21, d31
218 vqadd.s32 d31, d31, d17
219 vrshl.s32 d31, d31, d21
DWinogradTransLeft.S115 vmov.32 d31[0], r4
152 vmov.32 r4, d31[0]
158 vmov.32 d31[0], r4
191 vmov.32 r4, d31[0]
/third_party/ffmpeg/libavcodec/arm/
Didctdsp_neon.S31 vld1.16 {d28-d31}, [r0,:128]!
49 vmov.u8 d31, #128
57 vadd.u8 d0, d0, d31
59 vadd.u8 d1, d1, d31
61 vadd.u8 d2, d2, d31
69 vadd.u8 d3, d3, d31
71 vadd.u8 d4, d4, d31
72 vadd.u8 d5, d5, d31
78 vadd.u8 d6, d6, d31
79 vadd.u8 d7, d7, d31
Dvp6dsp_neon.S44 vsub.i16 d31, d30, d6
46 vsub.i16 d31, d31, d26
48 vcge.u16 d31, d31, d16
58 vbif d28, d16, d31
Dvp9itxfm_neon.S837 vst1.16 {d31}, [r0,:64]!
841 vmov d31, d19
938 @ For all-zero slices in pass 1, set d28-d31 to zero, for the in-register
988 @ Do four 4x4 transposes. Originally, d16-d31 contain the
989 @ 16 rows. Afterwards, d16-d19, d20-d23, d24-d27, d28-d31
991 … q12, q13, q14, q15, d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31
1011 vst1.16 {d31}, [r0,:64]!
1048 @ Do four 4x4 transposes. Originally, d16-d31 contain the
1049 @ 16 rows. Afterwards, d16-d19, d20-d23, d24-d27, d28-d31
1051 … q12, q13, q14, q15, d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31
Dvp9itxfm_16bpp_neon.S850 butterfly d16, d31, d18, d25 @ d16 = out[0], d31 = out[15]
867 mbutterfly d17, d31, d4[0], d4[1], q4, q5 @ d17 = t8a, d31 = t15a
879 butterfly d29, d23, d31, d23 @ d29 = t15, d23 = t14
892 mbutterfly_h1 d17, d31, d4[0], d4[1], q4, q5 @ d17 = t8a, d31 = t15a
904 butterfly d29, d23, d31, d23 @ d29 = t15, d23 = t14
948 mbutterfly_l q3, q2, d31, d16, d0[1], d0[0] @ q3 = t1, q2 = t0
950 butterfly_n d31, d24, q3, q5, q6, q5 @ d31 = t1a, d24 = t9a
983 butterfly_r d5, d20, d31, d20 @ d5 = t5, d20 = t1
1003 butterfly_n d19, d31, q4, q6, q2, q4 @ d19 = -out[3], d31 = t6
1011 mbutterfly0 d20, d27, d16, d31, d10, d11, q6, q7 @ d20 = out[4], d27 = out[11]
[all …]
Dvp9lpf_neon.S150 @ The input to and output from this macro is in the registers d16-d31,
152 @ p7 = d16 .. p3 = d20, p0 = d23, q0 = d24, q3 = d27, q7 = d31
154 @ and d28-d31 as temp registers, or d8-d15.
212 vabd.u8 d12, d31, d24 @ abs(q7 - q0)
417 vaddl.u8 q6, d24, d31
424 vaddl.u8 q7, d25, d31
430 vaddl.u8 q6, d26, d31
438 vaddl.u8 q7, d27, d31
445 vaddl.u8 q9, d28, d31
452 vaddl.u8 q10, d29, d31
[all …]
Drv34dsp_neon.S29 vshll.s16 q9, d31, #3
30 vshll.s16 q1, d31, #4
37 vsubw.s16 q9, q9, d31
38 vaddw.s16 q1, q1, d31
Daacpsdsp_neon.S164 vldm r1, {d19-d31}
167 vadd.f32 d16, d19, d31
169 vsub.f32 d18, d19, d31
207 vadd.f32 d7, d30, d31
225 vadd.f32 d7, d30, d31
Dh264qpel_neon.S56 vext.8 d31, \r2, \r3, #5
57 vaddl.u8 t1, \r2, d31
407 vld1.8 {d30,d31}, [r4,:128], r12
423 swap4 d17, d19, d21, d31, d24, d26, d28, d22
426 vst1.8 {d30,d31}, [r4,:128]!
441 vld1.8 {d30,d31}, [r4,:128], r12
442 lowpass_8.16 q8, q15, d16, d17, d30, d31, d12
444 vld1.8 {d30,d31}, [r4,:128], r12
445 lowpass_8.16 q8, q15, d16, d17, d30, d31, d13
447 vld1.8 {d30,d31}, [r4,:128], r12
[all …]
Dfft_neon.S58 vdup.32 d31, r2
74 vmul.f32 d24, d17, d31 @ a2r*w,a2i*w
75 vmul.f32 d25, d19, d31 @ a3r*w,a3i*w
130 vld1.32 {d28-d31}, [r0,:128] @ q14{r12,i12,r13,i13} q15{r14,i14,r15,i15}
191 vadd.f32 d1, d27, d31
192 vsub.f32 d2, d27, d31
201 vst2.32 {d30-d31},[r0,:128]
/third_party/openh264/codec/encoder/core/arm/
Dintra_pred_sad_3_opt_neon.S108 vaddl.u8 q0, d30, d31
122 vshll.u8 q1, d31, #2
252 vaddl.u8 q0, d30, d31
280 vabal.u8 q12, d31, d3
344 vld1.8 {d31}, [r6]
400 vabal.u8 q11, d31, d1
429 vabal.u8 q11, d31, d1
488 vld1.8 {d31}, [r6]
498 vshll.u8 q1, d31, #2
622 vld1.32 {d31[0]}, [r7]
[all …]
/third_party/pixman/pixman/
Dpixman-arm-neon-asm.S471 vmov.u8 d31, #255
483 vst4.8 {d28, d29, d30, d31}, [DST_W, :128]!
517 vst1.8 {d28, d29, d30, d31}, [DST_W, :128]!
549 vst1.32 {d28, d29, d30, d31}, [DST_W, :128]!
601 vraddhn.u16 d31, q13, q11
618 vraddhn.u16 d31, q13, q11
623 vst4.8 {d28, d29, d30, d31}, [DST_W, :128]!
670 vraddhn.u16 d31, q13, q11
677 vst4.8 {d28, d29, d30, d31}, [DST_W, :128]!
729 vraddhn.u16 d31, q3, q11
[all …]
Dpixman-arm-neon-asm-bilinear.S512 vmlsl.u16 q10, d22, d31
513 vmlal.u16 q10, d23, d31
542 vmlsl.u16 q10, d22, d31
543 vmlal.u16 q10, d23, d31
552 vmlsl.u16 q8, d18, d31
553 vmlal.u16 q8, d19, d31
927 vmlsl.u16 q1, d18, d31
928 vmlal.u16 q1, d19, d31
938 vmlsl.u16 q3, d22, d31
939 vmlal.u16 q3, d23, d31
[all …]
/third_party/openssl/crypto/sha/asm/arm64/
Dkeccak1600-armv8.S838 ldr d31,[x1],#8 // *inp++
845 ldr d31,[x1],#8 // *inp++
851 ldr d31,[x1],#8 // *inp++
858 ldr d31,[x1],#8 // *inp++
864 ldr d31,[x1],#8 // *inp++
871 ldr d31,[x1],#8 // *inp++
877 ldr d31,[x1],#8 // *inp++
884 ldr d31,[x1],#8 // *inp++
890 ldr d31,[x1],#8 // *inp++
897 ldr d31,[x1],#8 // *inp++
[all …]
/third_party/typescript/tests/baselines/reference/
DunionsOfTupleTypes1.js30 let [d30, d31, d32] = t3; // string, number, number
34 [d30, d31, d32] = t3;
71 var d30 = t3[0], d31 = t3[1], d32 = t3[2]; // string, number, number
75 d30 = t3[0], d31 = t3[1], d32 = t3[2];
DunionsOfTupleTypes1.types82 let [d30, d31, d32] = t3; // string, number, number
84 >d31 : number
110 [d30, d31, d32] = t3;
111 >[d30, d31, d32] = t3 : T3
112 >[d30, d31, d32] : [string, number, number]
114 >d31 : number
DunionsOfTupleTypes1.symbols102 let [d30, d31, d32] = t3; // string, number, number
104 >d31 : Symbol(d31, Decl(unionsOfTupleTypes1.ts, 28, 13))
126 [d30, d31, d32] = t3;
128 >d31 : Symbol(d31, Decl(unionsOfTupleTypes1.ts, 28, 13))
/third_party/mindspore/mindspore/ccsrc/backend/kernel_compiler/cpu/nnacl/assembly/arm82_aarch32_fp16/
DTiledC4MatmulFp16.S88 vmla.f16 d31, d8, d3[0]
89 vmla.f16 d31, d9, d3[1]
90 vmla.f16 d31, d10, d3[2]
91 vmla.f16 d31, d11, d3[3]
DMatmul12x8Fp16.S509 STORE_12x5 d30, d31[0]
523 STORE_C5 d30, d31[0], #12
538 STORE_12x6 d30, d31[0]
552 STORE_C6 d30, d31[0], #12
567 STORE_12x7 d30, d31[0], d31[2]
581 STORE_C7 d30, d31[0], d31[2], #12
/third_party/openh264/codec/common/arm/
Ddeblocking_neon.S170 vld1.s8 {d31}, [r3]
171 vdup.s8 d28, d31[0]
172 vdup.s8 d30, d31[1]
173 vdup.s8 d29, d31[2]
174 vdup.s8 d31, d31[3]
176 vtrn.32 d29, d31
264 DIFF_LUMA_EQ4_P2P1P0 d31, d29, d27, d25, d23, d21, d5, d7
313 vld1.s8 {d31}, [r3]
314 vdup.s8 d28, d31[0]
315 vdup.s8 d30, d31[1]
[all …]
/third_party/openssl/crypto/sha/asm/arm32/
Dkeccak1600-armv4.S2212 veor d30, d30, d31 @ C[2]=A[0][2]^A[1][2]^A[2][2]^A[3][2]
2213 veor d31, d28, d29 @ C[3]=A[0][3]^A[1][3]^A[2][3]^A[3][3]
2413 vld1.8 {d31}, [r4]! @ endian-neutral loads...
2415 veor d0, d0, d31 @ A[0][0] ^= *inp++
2417 vld1.8 {d31}, [r4]!
2418 veor d2, d2, d31 @ A[0][1] ^= *inp++
2420 vld1.8 {d31}, [r4]!
2422 veor d4, d4, d31 @ A[0][2] ^= *inp++
2424 vld1.8 {d31}, [r4]!
2425 veor d6, d6, d31 @ A[0][3] ^= *inp++
[all …]
/third_party/typescript/tests/cases/conformance/types/tuple/
DunionsOfTupleTypes1.ts31 let [d30, d31, d32] = t3; // string, number, number
35 [d30, d31, d32] = t3;
/third_party/openh264/codec/processing/src/arm/
Dvaa_calc_neon.S40 vabal.u8 \arg4, d31, d29
47 vabdl.u8 \arg4, d31, d29
59 vadd.u16 d31, \arg0, \arg1
60 vpaddl.u16 d31, d31
61 vpaddl.u32 \arg2, d31
229 vadd.u32 d30, d31
432 vst4.32 {d28[0], d29[0],d30[0], d31[0]}, [r12]!

123