Searched refs:INTPOLCLR (Results 1 – 5 of 5) sorted by relevance
715 WRITE_REG(GPIO2->INTPOLCLR, pin_mask); in ll_aon_gpio_enable_falling_trigger()741 return ((READ_BITS(GPIO2->INTPOLCLR, pin_mask) == (pin_mask)) & in ll_aon_gpio_is_enabled_falling_trigger()872 WRITE_REG(GPIO2->INTPOLCLR, pin_mask); in ll_aon_gpio_enable_low_trigger()898 return ((READ_BITS(GPIO2->INTPOLCLR, pin_mask) == (pin_mask)) & in ll_aon_gpio_is_enabled_low_trigger()
867 WRITE_REG(GPIOx->INTPOLCLR, pin_mask); in ll_gpio_enable_falling_trigger()903 return ((READ_BITS(GPIOx->INTPOLCLR, pin_mask) == (pin_mask)) && in ll_gpio_is_enabled_falling_trigger()1084 WRITE_REG(GPIOx->INTPOLCLR, pin_mask); in ll_gpio_enable_low_trigger()1120 return ((READ_BITS(GPIOx->INTPOLCLR, pin_mask) == (pin_mask)) && in ll_gpio_is_enabled_low_trigger()
334 GPIO_GROUP0->INTPOLCLR = (1 << gpio->port); in duet_gpio_enable_irq()349 GPIO_GROUP1->INTPOLCLR = (1 << (gpio->port - DUET_GPIO_NUM_PER_GROUP)); in duet_gpio_enable_irq()383 GPIO_GROUP0->INTPOLCLR = (1 << gpio->port); in duet_gpio_disable_irq()386 GPIO_GROUP1->INTPOLCLR = (1 << (gpio->port - DUET_GPIO_NUM_PER_GROUP)); in duet_gpio_disable_irq()
419 __IO uint32_t INTPOLCLR; member
239 …__IOM uint32_t INTPOLCLR; /**< GPIO_REG_INTPOLCLR register, Address offset: 0x034 … member