Lines Matching refs:CMU_DEVRST1
64 #define CMU_DEVRST1 (0x00AC) macro
719 [RESET_USB2HUB] = { CMU_DEVRST1, BIT(0) },
720 [RESET_USB2HSIC] = { CMU_DEVRST1, BIT(1) },
721 [RESET_HDMI] = { CMU_DEVRST1, BIT(2) },
722 [RESET_HDCP2TX] = { CMU_DEVRST1, BIT(3) },
723 [RESET_UART6] = { CMU_DEVRST1, BIT(4) },
724 [RESET_UART0] = { CMU_DEVRST1, BIT(5) },
725 [RESET_UART1] = { CMU_DEVRST1, BIT(6) },
726 [RESET_UART2] = { CMU_DEVRST1, BIT(7) },
727 [RESET_SPI0] = { CMU_DEVRST1, BIT(8) },
728 [RESET_SPI1] = { CMU_DEVRST1, BIT(9) },
729 [RESET_SPI2] = { CMU_DEVRST1, BIT(10) },
730 [RESET_SPI3] = { CMU_DEVRST1, BIT(11) },
731 [RESET_I2C0] = { CMU_DEVRST1, BIT(12) },
732 [RESET_I2C1] = { CMU_DEVRST1, BIT(13) },
733 [RESET_USB3] = { CMU_DEVRST1, BIT(14) },
734 [RESET_UART3] = { CMU_DEVRST1, BIT(15) },
735 [RESET_UART4] = { CMU_DEVRST1, BIT(16) },
736 [RESET_UART5] = { CMU_DEVRST1, BIT(17) },
737 [RESET_I2C2] = { CMU_DEVRST1, BIT(18) },
738 [RESET_I2C3] = { CMU_DEVRST1, BIT(19) },
739 [RESET_ETHERNET] = { CMU_DEVRST1, BIT(20) },
740 [RESET_CHIPID] = { CMU_DEVRST1, BIT(21) },
741 [RESET_I2C4] = { CMU_DEVRST1, BIT(22) },
742 [RESET_I2C5] = { CMU_DEVRST1, BIT(23) },
743 [RESET_CPU_SCNT] = { CMU_DEVRST1, BIT(30) }