Lines Matching refs:clkr
75 .clkr = {
97 .clkr.hw.init = &(struct clk_init_data){
99 .parent_hws = (const struct clk_hw *[]){ &mmpll0.clkr.hw },
108 .clkr = {
130 .clkr.hw.init = &(struct clk_init_data){
132 .parent_hws = (const struct clk_hw *[]){ &mmpll1.clkr.hw },
141 .clkr.hw.init = &(struct clk_init_data){
159 .clkr.hw.init = &(struct clk_init_data){
161 .parent_hws = (const struct clk_hw *[]){ &mmpll3.clkr.hw },
170 .clkr.hw.init = &(struct clk_init_data){
188 .clkr.hw.init = &(struct clk_init_data){
190 .parent_hws = (const struct clk_hw *[]){ &mmpll4.clkr.hw },
199 .clkr.hw.init = &(struct clk_init_data){
217 .clkr.hw.init = &(struct clk_init_data){
219 .parent_hws = (const struct clk_hw *[]){ &mmpll5.clkr.hw },
228 .clkr.hw.init = &(struct clk_init_data){
246 .clkr.hw.init = &(struct clk_init_data){
248 .parent_hws = (const struct clk_hw *[]){ &mmpll6.clkr.hw },
257 .clkr.hw.init = &(struct clk_init_data){
275 .clkr.hw.init = &(struct clk_init_data){
277 .parent_hws = (const struct clk_hw *[]){ &mmpll7.clkr.hw },
286 .clkr.hw.init = &(struct clk_init_data){
304 .clkr.hw.init = &(struct clk_init_data){
306 .parent_hws = (const struct clk_hw *[]){ &mmpll10.clkr.hw },
390 { .hw = &mmpll0_out_even.clkr.hw },
407 { .hw = &mmpll0_out_even.clkr.hw },
408 { .hw = &mmpll1_out_even.clkr.hw },
425 { .hw = &mmpll0_out_even.clkr.hw },
426 { .hw = &mmpll5_out_even.clkr.hw },
444 { .hw = &mmpll0_out_even.clkr.hw },
445 { .hw = &mmpll3_out_even.clkr.hw },
446 { .hw = &mmpll6_out_even.clkr.hw },
464 { .hw = &mmpll4_out_even.clkr.hw },
465 { .hw = &mmpll7_out_even.clkr.hw },
466 { .hw = &mmpll10_out_even.clkr.hw },
484 { .hw = &mmpll0_out_even.clkr.hw },
485 { .hw = &mmpll7_out_even.clkr.hw },
486 { .hw = &mmpll10_out_even.clkr.hw },
505 { .hw = &mmpll0_out_even.clkr.hw },
506 { .hw = &mmpll4_out_even.clkr.hw },
507 { .hw = &mmpll7_out_even.clkr.hw },
508 { .hw = &mmpll10_out_even.clkr.hw },
518 .clkr.hw.init = &(struct clk_init_data){
531 .clkr.hw.init = &(struct clk_init_data){
552 .clkr.hw.init = &(struct clk_init_data){
576 .clkr.hw.init = &(struct clk_init_data){
599 .clkr.hw.init = &(struct clk_init_data){
612 .clkr.hw.init = &(struct clk_init_data){
625 .clkr.hw.init = &(struct clk_init_data){
638 .clkr.hw.init = &(struct clk_init_data){
660 .clkr.hw.init = &(struct clk_init_data){
679 .clkr.hw.init = &(struct clk_init_data){
692 .clkr.hw.init = &(struct clk_init_data){
705 .clkr.hw.init = &(struct clk_init_data){
723 .clkr.hw.init = &(struct clk_init_data){
743 .clkr.hw.init = &(struct clk_init_data){
763 .clkr.hw.init = &(struct clk_init_data){
783 .clkr.hw.init = &(struct clk_init_data){
801 .clkr.hw.init = &(struct clk_init_data){
814 .clkr.hw.init = &(struct clk_init_data){
832 .clkr.hw.init = &(struct clk_init_data){
855 .clkr.hw.init = &(struct clk_init_data){
873 .clkr.hw.init = &(struct clk_init_data){
894 .clkr.hw.init = &(struct clk_init_data){
916 .clkr.hw.init = &(struct clk_init_data){
943 .clkr.hw.init = &(struct clk_init_data){
956 .clkr.hw.init = &(struct clk_init_data){
969 .clkr.hw.init = &(struct clk_init_data){
982 .clkr.hw.init = &(struct clk_init_data){
1008 .clkr.hw.init = &(struct clk_init_data){
1026 .clkr.hw.init = &(struct clk_init_data){
1046 .clkr.hw.init = &(struct clk_init_data){
1069 .clkr.hw.init = &(struct clk_init_data){
1082 .clkr.hw.init = &(struct clk_init_data){
1096 .clkr.hw.init = &(struct clk_init_data){
1118 .clkr.hw.init = &(struct clk_init_data){
1140 .clkr.hw.init = &(struct clk_init_data){
1153 .clkr.hw.init = &(struct clk_init_data){
1166 .clkr.hw.init = &(struct clk_init_data){
1191 .clkr.hw.init = &(struct clk_init_data){
1204 .clkr.hw.init = &(struct clk_init_data){
1214 .clkr = {
1219 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1229 .clkr = {
1234 .parent_hws = (const struct clk_hw *[]){ &video_core_clk_src.clkr.hw },
1244 .clkr = {
1249 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1259 .clkr = {
1264 .parent_hws = (const struct clk_hw *[]){ &axi_clk_src.clkr.hw },
1273 .clkr = {
1278 .parent_hws = (const struct clk_hw *[]){ &maxi_clk_src.clkr.hw },
1288 .clkr = {
1293 .parent_hws = (const struct clk_hw *[]){ &video_subcore0_clk_src.clkr.hw },
1303 .clkr = {
1308 .parent_hws = (const struct clk_hw *[]){ &video_subcore1_clk_src.clkr.hw },
1318 .clkr = {
1323 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1333 .clkr = {
1338 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1348 .clkr = {
1353 .parent_hws = (const struct clk_hw *[]){ &axi_clk_src.clkr.hw },
1362 .clkr = {
1367 .parent_hws = (const struct clk_hw *[]){ &pclk0_clk_src.clkr.hw },
1377 .clkr = {
1382 .parent_hws = (const struct clk_hw *[]){ &pclk1_clk_src.clkr.hw },
1392 .clkr = {
1397 .parent_hws = (const struct clk_hw *[]){ &mdp_clk_src.clkr.hw },
1407 .clkr = {
1412 .parent_hws = (const struct clk_hw *[]){ &mdp_clk_src.clkr.hw },
1422 .clkr = {
1427 .parent_hws = (const struct clk_hw *[]){ &extpclk_clk_src.clkr.hw },
1437 .clkr = {
1442 .parent_hws = (const struct clk_hw *[]){ &vsync_clk_src.clkr.hw },
1452 .clkr = {
1457 .parent_hws = (const struct clk_hw *[]){ &hdmi_clk_src.clkr.hw },
1467 .clkr = {
1472 .parent_hws = (const struct clk_hw *[]){ &byte0_clk_src.clkr.hw },
1482 .clkr = {
1487 .parent_hws = (const struct clk_hw *[]){ &byte1_clk_src.clkr.hw },
1497 .clkr = {
1502 .parent_hws = (const struct clk_hw *[]){ &esc0_clk_src.clkr.hw },
1512 .clkr = {
1517 .parent_hws = (const struct clk_hw *[]){ &esc1_clk_src.clkr.hw },
1527 .clkr = {
1532 .parent_hws = (const struct clk_hw *[]){ &rot_clk_src.clkr.hw },
1542 .clkr = {
1547 .parent_hws = (const struct clk_hw *[]){ &dp_link_clk_src.clkr.hw },
1557 .clkr = {
1562 .parent_hws = (const struct clk_hw *[]){ &dp_link_clk_src.clkr.hw },
1572 .clkr = {
1577 .parent_hws = (const struct clk_hw *[]){ &dp_crypto_clk_src.clkr.hw },
1587 .clkr = {
1592 .parent_hws = (const struct clk_hw *[]){ &dp_pixel_clk_src.clkr.hw },
1602 .clkr = {
1607 .parent_hws = (const struct clk_hw *[]){ &dp_aux_clk_src.clkr.hw },
1617 .clkr = {
1622 .parent_hws = (const struct clk_hw *[]){ &byte0_clk_src.clkr.hw },
1632 .clkr = {
1637 .parent_hws = (const struct clk_hw *[]){ &byte1_clk_src.clkr.hw },
1647 .clkr = {
1652 .parent_hws = (const struct clk_hw *[]){ &csi0phytimer_clk_src.clkr.hw },
1662 .clkr = {
1667 .parent_hws = (const struct clk_hw *[]){ &csi1phytimer_clk_src.clkr.hw },
1677 .clkr = {
1682 .parent_hws = (const struct clk_hw *[]){ &csi2phytimer_clk_src.clkr.hw },
1692 .clkr = {
1697 .parent_hws = (const struct clk_hw *[]){ &csi0_clk_src.clkr.hw },
1707 .clkr = {
1712 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1722 .clkr = {
1727 .parent_hws = (const struct clk_hw *[]){ &csi0_clk_src.clkr.hw },
1737 .clkr = {
1742 .parent_hws = (const struct clk_hw *[]){ &csi0_clk_src.clkr.hw },
1752 .clkr = {
1757 .parent_hws = (const struct clk_hw *[]){ &csi1_clk_src.clkr.hw },
1767 .clkr = {
1772 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1782 .clkr = {
1787 .parent_hws = (const struct clk_hw *[]){ &csi1_clk_src.clkr.hw },
1797 .clkr = {
1802 .parent_hws = (const struct clk_hw *[]){ &csi1_clk_src.clkr.hw },
1812 .clkr = {
1817 .parent_hws = (const struct clk_hw *[]){ &csi2_clk_src.clkr.hw },
1827 .clkr = {
1832 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1842 .clkr = {
1847 .parent_hws = (const struct clk_hw *[]){ &csi2_clk_src.clkr.hw },
1857 .clkr = {
1862 .parent_hws = (const struct clk_hw *[]){ &csi2_clk_src.clkr.hw },
1872 .clkr = {
1877 .parent_hws = (const struct clk_hw *[]){ &csi3_clk_src.clkr.hw },
1887 .clkr = {
1892 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1902 .clkr = {
1907 .parent_hws = (const struct clk_hw *[]){ &csi3_clk_src.clkr.hw },
1917 .clkr = {
1922 .parent_hws = (const struct clk_hw *[]){ &csi3_clk_src.clkr.hw },
1932 .clkr = {
1937 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1947 .clkr = {
1952 .parent_hws = (const struct clk_hw *[]){ &cci_clk_src.clkr.hw },
1962 .clkr = {
1967 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1977 .clkr = {
1982 .parent_hws = (const struct clk_hw *[]){ &mclk0_clk_src.clkr.hw },
1992 .clkr = {
1997 .parent_hws = (const struct clk_hw *[]){ &mclk1_clk_src.clkr.hw },
2007 .clkr = {
2012 .parent_hws = (const struct clk_hw *[]){ &mclk2_clk_src.clkr.hw },
2022 .clkr = {
2027 .parent_hws = (const struct clk_hw *[]){ &mclk3_clk_src.clkr.hw },
2037 .clkr = {
2042 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2052 .clkr = {
2057 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2067 .clkr = {
2072 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2082 .clkr = {
2087 .parent_hws = (const struct clk_hw *[]){ &jpeg0_clk_src.clkr.hw },
2097 .clkr = {
2102 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2112 .clkr = {
2117 .parent_hws = (const struct clk_hw *[]){ &axi_clk_src.clkr.hw },
2126 .clkr = {
2131 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2141 .clkr = {
2146 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2156 .clkr = {
2161 .parent_hws = (const struct clk_hw *[]){ &vfe0_clk_src.clkr.hw },
2171 .clkr = {
2176 .parent_hws = (const struct clk_hw *[]){ &vfe1_clk_src.clkr.hw },
2186 .clkr = {
2191 .parent_hws = (const struct clk_hw *[]){ &cpp_clk_src.clkr.hw },
2201 .clkr = {
2206 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2216 .clkr = {
2221 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2231 .clkr = {
2236 .parent_hws = (const struct clk_hw *[]){ &axi_clk_src.clkr.hw },
2245 .clkr = {
2250 .parent_hws = (const struct clk_hw *[]){ &axi_clk_src.clkr.hw },
2259 .clkr = {
2264 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2274 .clkr = {
2279 .parent_hws = (const struct clk_hw *[]){ &vfe0_clk_src.clkr.hw },
2289 .clkr = {
2294 .parent_hws = (const struct clk_hw *[]){ &vfe1_clk_src.clkr.hw },
2304 .clkr = {
2309 .parent_hws = (const struct clk_hw *[]){ &vfe0_clk_src.clkr.hw },
2319 .clkr = {
2324 .parent_hws = (const struct clk_hw *[]){ &vfe1_clk_src.clkr.hw },
2334 .clkr = {
2339 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2349 .clkr = {
2354 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2364 .clkr = {
2369 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2379 .clkr = {
2384 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2394 .clkr = {
2399 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2409 .clkr = {
2414 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2424 .clkr = {
2429 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2439 .clkr = {
2444 .parent_hws = (const struct clk_hw *[]){ &fd_core_clk_src.clkr.hw },
2454 .clkr = {
2459 .parent_hws = (const struct clk_hw *[]){ &fd_core_clk_src.clkr.hw },
2469 .clkr = {
2474 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2484 .clkr = {
2489 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2499 .clkr = {
2504 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2514 .clkr = {
2519 .parent_hws = (const struct clk_hw *[]){ &axi_clk_src.clkr.hw },
2528 .clkr = {
2533 .parent_hws = (const struct clk_hw *[]){ &maxi_clk_src.clkr.hw },
2543 .clkr = {
2548 .parent_hws = (const struct clk_hw *[]){ &maxi_clk_src.clkr.hw },
2558 .clkr = {
2563 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2660 [MMPLL0] = &mmpll0.clkr,
2661 [MMPLL0_OUT_EVEN] = &mmpll0_out_even.clkr,
2662 [MMPLL1] = &mmpll1.clkr,
2663 [MMPLL1_OUT_EVEN] = &mmpll1_out_even.clkr,
2664 [MMPLL3] = &mmpll3.clkr,
2665 [MMPLL3_OUT_EVEN] = &mmpll3_out_even.clkr,
2666 [MMPLL4] = &mmpll4.clkr,
2667 [MMPLL4_OUT_EVEN] = &mmpll4_out_even.clkr,
2668 [MMPLL5] = &mmpll5.clkr,
2669 [MMPLL5_OUT_EVEN] = &mmpll5_out_even.clkr,
2670 [MMPLL6] = &mmpll6.clkr,
2671 [MMPLL6_OUT_EVEN] = &mmpll6_out_even.clkr,
2672 [MMPLL7] = &mmpll7.clkr,
2673 [MMPLL7_OUT_EVEN] = &mmpll7_out_even.clkr,
2674 [MMPLL10] = &mmpll10.clkr,
2675 [MMPLL10_OUT_EVEN] = &mmpll10_out_even.clkr,
2676 [BYTE0_CLK_SRC] = &byte0_clk_src.clkr,
2677 [BYTE1_CLK_SRC] = &byte1_clk_src.clkr,
2678 [CCI_CLK_SRC] = &cci_clk_src.clkr,
2679 [CPP_CLK_SRC] = &cpp_clk_src.clkr,
2680 [CSI0_CLK_SRC] = &csi0_clk_src.clkr,
2681 [CSI1_CLK_SRC] = &csi1_clk_src.clkr,
2682 [CSI2_CLK_SRC] = &csi2_clk_src.clkr,
2683 [CSI3_CLK_SRC] = &csi3_clk_src.clkr,
2684 [CSIPHY_CLK_SRC] = &csiphy_clk_src.clkr,
2685 [CSI0PHYTIMER_CLK_SRC] = &csi0phytimer_clk_src.clkr,
2686 [CSI1PHYTIMER_CLK_SRC] = &csi1phytimer_clk_src.clkr,
2687 [CSI2PHYTIMER_CLK_SRC] = &csi2phytimer_clk_src.clkr,
2688 [DP_AUX_CLK_SRC] = &dp_aux_clk_src.clkr,
2689 [DP_CRYPTO_CLK_SRC] = &dp_crypto_clk_src.clkr,
2690 [DP_LINK_CLK_SRC] = &dp_link_clk_src.clkr,
2691 [DP_PIXEL_CLK_SRC] = &dp_pixel_clk_src.clkr,
2692 [ESC0_CLK_SRC] = &esc0_clk_src.clkr,
2693 [ESC1_CLK_SRC] = &esc1_clk_src.clkr,
2694 [EXTPCLK_CLK_SRC] = &extpclk_clk_src.clkr,
2695 [FD_CORE_CLK_SRC] = &fd_core_clk_src.clkr,
2696 [HDMI_CLK_SRC] = &hdmi_clk_src.clkr,
2697 [JPEG0_CLK_SRC] = &jpeg0_clk_src.clkr,
2698 [MAXI_CLK_SRC] = &maxi_clk_src.clkr,
2699 [MCLK0_CLK_SRC] = &mclk0_clk_src.clkr,
2700 [MCLK1_CLK_SRC] = &mclk1_clk_src.clkr,
2701 [MCLK2_CLK_SRC] = &mclk2_clk_src.clkr,
2702 [MCLK3_CLK_SRC] = &mclk3_clk_src.clkr,
2703 [MDP_CLK_SRC] = &mdp_clk_src.clkr,
2704 [VSYNC_CLK_SRC] = &vsync_clk_src.clkr,
2705 [AHB_CLK_SRC] = &ahb_clk_src.clkr,
2706 [AXI_CLK_SRC] = &axi_clk_src.clkr,
2707 [PCLK0_CLK_SRC] = &pclk0_clk_src.clkr,
2708 [PCLK1_CLK_SRC] = &pclk1_clk_src.clkr,
2709 [ROT_CLK_SRC] = &rot_clk_src.clkr,
2710 [VIDEO_CORE_CLK_SRC] = &video_core_clk_src.clkr,
2711 [VIDEO_SUBCORE0_CLK_SRC] = &video_subcore0_clk_src.clkr,
2712 [VIDEO_SUBCORE1_CLK_SRC] = &video_subcore1_clk_src.clkr,
2713 [VFE0_CLK_SRC] = &vfe0_clk_src.clkr,
2714 [VFE1_CLK_SRC] = &vfe1_clk_src.clkr,
2715 [MISC_AHB_CLK] = &misc_ahb_clk.clkr,
2716 [VIDEO_CORE_CLK] = &video_core_clk.clkr,
2717 [VIDEO_AHB_CLK] = &video_ahb_clk.clkr,
2718 [VIDEO_AXI_CLK] = &video_axi_clk.clkr,
2719 [VIDEO_MAXI_CLK] = &video_maxi_clk.clkr,
2720 [VIDEO_SUBCORE0_CLK] = &video_subcore0_clk.clkr,
2721 [VIDEO_SUBCORE1_CLK] = &video_subcore1_clk.clkr,
2722 [MDSS_AHB_CLK] = &mdss_ahb_clk.clkr,
2723 [MDSS_HDMI_DP_AHB_CLK] = &mdss_hdmi_dp_ahb_clk.clkr,
2724 [MDSS_AXI_CLK] = &mdss_axi_clk.clkr,
2725 [MDSS_PCLK0_CLK] = &mdss_pclk0_clk.clkr,
2726 [MDSS_PCLK1_CLK] = &mdss_pclk1_clk.clkr,
2727 [MDSS_MDP_CLK] = &mdss_mdp_clk.clkr,
2728 [MDSS_MDP_LUT_CLK] = &mdss_mdp_lut_clk.clkr,
2729 [MDSS_EXTPCLK_CLK] = &mdss_extpclk_clk.clkr,
2730 [MDSS_VSYNC_CLK] = &mdss_vsync_clk.clkr,
2731 [MDSS_HDMI_CLK] = &mdss_hdmi_clk.clkr,
2732 [MDSS_BYTE0_CLK] = &mdss_byte0_clk.clkr,
2733 [MDSS_BYTE1_CLK] = &mdss_byte1_clk.clkr,
2734 [MDSS_ESC0_CLK] = &mdss_esc0_clk.clkr,
2735 [MDSS_ESC1_CLK] = &mdss_esc1_clk.clkr,
2736 [MDSS_ROT_CLK] = &mdss_rot_clk.clkr,
2737 [MDSS_DP_LINK_CLK] = &mdss_dp_link_clk.clkr,
2738 [MDSS_DP_LINK_INTF_CLK] = &mdss_dp_link_intf_clk.clkr,
2739 [MDSS_DP_CRYPTO_CLK] = &mdss_dp_crypto_clk.clkr,
2740 [MDSS_DP_PIXEL_CLK] = &mdss_dp_pixel_clk.clkr,
2741 [MDSS_DP_AUX_CLK] = &mdss_dp_aux_clk.clkr,
2742 [MDSS_BYTE0_INTF_CLK] = &mdss_byte0_intf_clk.clkr,
2743 [MDSS_BYTE1_INTF_CLK] = &mdss_byte1_intf_clk.clkr,
2744 [CAMSS_CSI0PHYTIMER_CLK] = &camss_csi0phytimer_clk.clkr,
2745 [CAMSS_CSI1PHYTIMER_CLK] = &camss_csi1phytimer_clk.clkr,
2746 [CAMSS_CSI2PHYTIMER_CLK] = &camss_csi2phytimer_clk.clkr,
2747 [CAMSS_CSI0_CLK] = &camss_csi0_clk.clkr,
2748 [CAMSS_CSI0_AHB_CLK] = &camss_csi0_ahb_clk.clkr,
2749 [CAMSS_CSI0RDI_CLK] = &camss_csi0rdi_clk.clkr,
2750 [CAMSS_CSI0PIX_CLK] = &camss_csi0pix_clk.clkr,
2751 [CAMSS_CSI1_CLK] = &camss_csi1_clk.clkr,
2752 [CAMSS_CSI1_AHB_CLK] = &camss_csi1_ahb_clk.clkr,
2753 [CAMSS_CSI1RDI_CLK] = &camss_csi1rdi_clk.clkr,
2754 [CAMSS_CSI1PIX_CLK] = &camss_csi1pix_clk.clkr,
2755 [CAMSS_CSI2_CLK] = &camss_csi2_clk.clkr,
2756 [CAMSS_CSI2_AHB_CLK] = &camss_csi2_ahb_clk.clkr,
2757 [CAMSS_CSI2RDI_CLK] = &camss_csi2rdi_clk.clkr,
2758 [CAMSS_CSI2PIX_CLK] = &camss_csi2pix_clk.clkr,
2759 [CAMSS_CSI3_CLK] = &camss_csi3_clk.clkr,
2760 [CAMSS_CSI3_AHB_CLK] = &camss_csi3_ahb_clk.clkr,
2761 [CAMSS_CSI3RDI_CLK] = &camss_csi3rdi_clk.clkr,
2762 [CAMSS_CSI3PIX_CLK] = &camss_csi3pix_clk.clkr,
2763 [CAMSS_ISPIF_AHB_CLK] = &camss_ispif_ahb_clk.clkr,
2764 [CAMSS_CCI_CLK] = &camss_cci_clk.clkr,
2765 [CAMSS_CCI_AHB_CLK] = &camss_cci_ahb_clk.clkr,
2766 [CAMSS_MCLK0_CLK] = &camss_mclk0_clk.clkr,
2767 [CAMSS_MCLK1_CLK] = &camss_mclk1_clk.clkr,
2768 [CAMSS_MCLK2_CLK] = &camss_mclk2_clk.clkr,
2769 [CAMSS_MCLK3_CLK] = &camss_mclk3_clk.clkr,
2770 [CAMSS_TOP_AHB_CLK] = &camss_top_ahb_clk.clkr,
2771 [CAMSS_AHB_CLK] = &camss_ahb_clk.clkr,
2772 [CAMSS_MICRO_AHB_CLK] = &camss_micro_ahb_clk.clkr,
2773 [CAMSS_JPEG0_CLK] = &camss_jpeg0_clk.clkr,
2774 [CAMSS_JPEG_AHB_CLK] = &camss_jpeg_ahb_clk.clkr,
2775 [CAMSS_JPEG_AXI_CLK] = &camss_jpeg_axi_clk.clkr,
2776 [CAMSS_VFE0_AHB_CLK] = &camss_vfe0_ahb_clk.clkr,
2777 [CAMSS_VFE1_AHB_CLK] = &camss_vfe1_ahb_clk.clkr,
2778 [CAMSS_VFE0_CLK] = &camss_vfe0_clk.clkr,
2779 [CAMSS_VFE1_CLK] = &camss_vfe1_clk.clkr,
2780 [CAMSS_CPP_CLK] = &camss_cpp_clk.clkr,
2781 [CAMSS_CPP_AHB_CLK] = &camss_cpp_ahb_clk.clkr,
2782 [CAMSS_VFE_VBIF_AHB_CLK] = &camss_vfe_vbif_ahb_clk.clkr,
2783 [CAMSS_VFE_VBIF_AXI_CLK] = &camss_vfe_vbif_axi_clk.clkr,
2784 [CAMSS_CPP_AXI_CLK] = &camss_cpp_axi_clk.clkr,
2785 [CAMSS_CPP_VBIF_AHB_CLK] = &camss_cpp_vbif_ahb_clk.clkr,
2786 [CAMSS_CSI_VFE0_CLK] = &camss_csi_vfe0_clk.clkr,
2787 [CAMSS_CSI_VFE1_CLK] = &camss_csi_vfe1_clk.clkr,
2788 [CAMSS_VFE0_STREAM_CLK] = &camss_vfe0_stream_clk.clkr,
2789 [CAMSS_VFE1_STREAM_CLK] = &camss_vfe1_stream_clk.clkr,
2790 [CAMSS_CPHY_CSID0_CLK] = &camss_cphy_csid0_clk.clkr,
2791 [CAMSS_CPHY_CSID1_CLK] = &camss_cphy_csid1_clk.clkr,
2792 [CAMSS_CPHY_CSID2_CLK] = &camss_cphy_csid2_clk.clkr,
2793 [CAMSS_CPHY_CSID3_CLK] = &camss_cphy_csid3_clk.clkr,
2794 [CAMSS_CSIPHY0_CLK] = &camss_csiphy0_clk.clkr,
2795 [CAMSS_CSIPHY1_CLK] = &camss_csiphy1_clk.clkr,
2796 [CAMSS_CSIPHY2_CLK] = &camss_csiphy2_clk.clkr,
2797 [FD_CORE_CLK] = &fd_core_clk.clkr,
2798 [FD_CORE_UAR_CLK] = &fd_core_uar_clk.clkr,
2799 [FD_AHB_CLK] = &fd_ahb_clk.clkr,
2800 [MNOC_AHB_CLK] = &mnoc_ahb_clk.clkr,
2801 [BIMC_SMMU_AHB_CLK] = &bimc_smmu_ahb_clk.clkr,
2802 [BIMC_SMMU_AXI_CLK] = &bimc_smmu_axi_clk.clkr,
2803 [MNOC_MAXI_CLK] = &mnoc_maxi_clk.clkr,
2804 [VMEM_MAXI_CLK] = &vmem_maxi_clk.clkr,
2805 [VMEM_AHB_CLK] = &vmem_ahb_clk.clkr,