Searched refs:RegSubRegPairAndIdx (Results 1 – 5 of 5) sorted by relevance
468 struct RegSubRegPairAndIdx : RegSubRegPair { struct471 RegSubRegPairAndIdx(unsigned Reg = 0, unsigned SubReg = 0, argument496 SmallVectorImpl<RegSubRegPairAndIdx> &InputRegs) const; argument514 RegSubRegPairAndIdx &InputReg) const;535 RegSubRegPairAndIdx &InsertedReg) const;1146 SmallVectorImpl<RegSubRegPairAndIdx> &InputRegs) const { in getRegSequenceLikeInputs()1160 RegSubRegPairAndIdx &InputReg) const { in getExtractSubregLikeInputs()1175 RegSubRegPairAndIdx &InsertedReg) const { in getInsertSubregLikeInputs()
102 using RegSubRegPairAndIdx = TargetInstrInfo::RegSubRegPairAndIdx; typedef1905 SmallVector<RegSubRegPairAndIdx, 8> RegSeqInputRegs; in getNextSourceFromRegSequence()1912 for (const RegSubRegPairAndIdx &RegSeqInput : RegSeqInputRegs) { in getNextSourceFromRegSequence()1939 RegSubRegPairAndIdx InsertedReg; in getNextSourceFromInsertSubreg()1992 RegSubRegPairAndIdx ExtractSubregInputReg; in getNextSourceFromExtractSubreg()
1215 SmallVectorImpl<RegSubRegPairAndIdx> &InputRegs) const { in getRegSequenceInputs()1234 InputRegs.push_back(RegSubRegPairAndIdx(MOReg.getReg(), MOReg.getSubReg(), in getRegSequenceInputs()1242 RegSubRegPairAndIdx &InputReg) const { in getExtractSubregInputs()1267 RegSubRegPair &BaseReg, RegSubRegPairAndIdx &InsertedReg) const { in getInsertSubregInputs()
60 SmallVectorImpl<RegSubRegPairAndIdx> &InputRegs) const override;73 RegSubRegPairAndIdx &InputReg) const override;90 RegSubRegPairAndIdx &InsertedReg) const override;
5246 SmallVectorImpl<RegSubRegPairAndIdx> &InputRegs) const { in getRegSequenceLikeInputs()5259 InputRegs.push_back(RegSubRegPairAndIdx(MOReg->getReg(), in getRegSequenceLikeInputs()5264 InputRegs.push_back(RegSubRegPairAndIdx(MOReg->getReg(), in getRegSequenceLikeInputs()5273 RegSubRegPairAndIdx &InputReg) const { in getExtractSubregLikeInputs()5296 RegSubRegPairAndIdx &InsertedReg) const { in getInsertSubregLikeInputs()