/third_party/node/deps/openssl/config/archs/linux-armv4/asm_avx2/crypto/bn/ |
D | armv4-mont.S | 635 vmlal.u32 q6,d29,d4[0] 636 vmlal.u32 q7,d29,d4[1] 637 vmlal.u32 q8,d29,d5[0] 638 vmlal.u32 q9,d29,d5[1] 639 vmlal.u32 q10,d29,d6[0] 640 vmlal.u32 q11,d29,d6[1] 641 vmlal.u32 q12,d29,d7[0] 642 vmlal.u32 q13,d29,d7[1] 647 vld1.32 {d29},[r10,:64]! @ pull smashed m[8*i+1] 679 vmlal.u32 q8,d29,d4[0] [all …]
|
/third_party/node/deps/openssl/config/archs/linux-armv4/asm/crypto/bn/ |
D | armv4-mont.S | 635 vmlal.u32 q6,d29,d4[0] 636 vmlal.u32 q7,d29,d4[1] 637 vmlal.u32 q8,d29,d5[0] 638 vmlal.u32 q9,d29,d5[1] 639 vmlal.u32 q10,d29,d6[0] 640 vmlal.u32 q11,d29,d6[1] 641 vmlal.u32 q12,d29,d7[0] 642 vmlal.u32 q13,d29,d7[1] 647 vld1.32 {d29},[r10,:64]! @ pull smashed m[8*i+1] 679 vmlal.u32 q8,d29,d4[0] [all …]
|
/third_party/ffmpeg/libavcodec/arm/ |
D | rv34dsp_neon.S | 27 vshll.s16 q12, d29, #3 28 vshll.s16 q13, d29, #4 35 vsubw.s16 q12, q12, d29 @ z2 = block[i+4*1]*7 36 vaddw.s16 q13, q13, d29 @ z3 = block[i+4*1]*17 80 vld1.32 {d29[]}, [r0,:32], r1 83 vld1.32 {d29[1]}, [r0,:32], r1 87 vtrn.32 d28, d29 90 vaddw.u8 q1, q9, d29 92 vqmovun.s16 d29, q1 95 vst1.32 {d29[0]}, [r3,:32], r1 [all …]
|
D | vp9itxfm_16bpp_neon.S | 843 butterfly d25, d29, d29, d17 @ d25 = t15a, d29 = t12a 846 mbutterfly0 d29, d28, d29, d28, d16, d30, q8, q15 @ d29 = t12, d28 = t11 848 vswp d27, d29 @ d27 = t12, d29 = t13a 854 butterfly d18, d29, d8, d29 @ d18 = out[2], d29 = out[13] 870 mbutterfly d29, d19, d7[0], d7[1], q4, q5 @ d29 = t11a, d19 = t12a 877 butterfly d24, d21, d29, d21 @ d24 = t11, d21 = t10 879 butterfly d29, d23, d31, d23 @ d29 = t15, d23 = t14 895 mbutterfly_h2 d29, d19, d7[0], d7[1], q4, q5 @ d29 = t11a, d19 = t12a 902 butterfly d24, d21, d29, d21 @ d24 = t11, d21 = t10 904 butterfly d29, d23, d31, d23 @ d29 = t15, d23 = t14 [all …]
|
D | vp6dsp_neon.S | 31 vadd.i16 d29, d28, d28 35 vadd.i16 d28, d28, d29 42 vshr.s16 d29, d28, #15 54 vadd.i16 d16, d16, d29 56 veor d16, d16, d29
|
D | vp9itxfm_neon.S | 829 vst1.16 {d29}, [r0,:64]! 839 vmov d29, d17 991 … q12, q13, q14, q15, d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31 1003 vst1.16 {d29}, [r0,:64]! 1051 … q12, q13, q14, q15, d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31
|
D | aacpsdsp_neon.S | 171 vsub.f32 d0, d21, d29 173 vadd.f32 d2, d21, d29 206 vadd.f32 d6, d28, d29 224 vadd.f32 d6, d28, d29
|
D | fft_neon.S | 66 vrev64.32 d29, d28 71 vmul.f32 d27, d19, d29 @ a3r*w,-a3i*w 143 vswp d29, d30 @ q14{r12,i12,i14,r15} q15{r13,i13,i15,r14} 168 vadd.f32 d1, d25, d29 169 vsub.f32 d2, d25, d29 187 vst2.32 {d28-d29},[r0,:128]
|
D | vp9lpf_neon.S | 210 vabd.u8 d10, d29, d24 @ abs(q5 - q0) 402 vaddl.u8 q5, d22, d29 452 vaddl.u8 q10, d29, d31 458 vaddl.u8 q9, d22, d29 469 vbif d15, d29, d7 479 loop_filter 4, d16, d17, d18, d19, d28, d29, d30, d31, q8, q9, q14, q15 483 loop_filter 8, d16, d17, d18, d19, d28, d29, d30, d31, q8, q9, q14, q15 605 vld1.8 {d29}, [r0], r1 843 vld1.8 {d29}, [r0, :64], r1 862 vtrn.8 d28, d29
|
/third_party/vixl/test/aarch32/ |
D | test-assembler-cond-dt-drt-drd-drn-drm-float-not-f16-t32.cc | 98 {{F64, d21, d29, d16}, false, al, "F64 d21 d29 d16", "F64_d21_d29_d16"}, 106 {{F64, d29, d21, d18}, false, al, "F64 d29 d21 d18", "F64_d29_d21_d18"}, 107 {{F64, d28, d29, d29}, false, al, "F64 d28 d29 d29", "F64_d28_d29_d29"}, 117 {{F32, d29, d19, d6}, false, al, "F32 d29 d19 d6", "F32_d29_d19_d6"}, 119 {{F32, d12, d18, d29}, false, al, "F32 d12 d18 d29", "F32_d12_d18_d29"}, 122 {{F64, d11, d0, d29}, false, al, "F64 d11 d0 d29", "F64_d11_d0_d29"}, 127 {{F64, d29, d3, d28}, false, al, "F64 d29 d3 d28", "F64_d29_d3_d28"}, 131 {{F64, d29, d23, d10}, false, al, "F64 d29 d23 d10", "F64_d29_d23_d10"}, 174 {{F64, d17, d13, d29}, false, al, "F64 d17 d13 d29", "F64_d17_d13_d29"}, 177 {{F64, d31, d1, d29}, false, al, "F64 d31 d1 d29", "F64_d31_d1_d29"},
|
D | test-assembler-cond-dt-drt-drd-drn-drm-float-not-f16-a32.cc | 98 {{F64, d21, d29, d16}, false, al, "F64 d21 d29 d16", "F64_d21_d29_d16"}, 106 {{F64, d29, d21, d18}, false, al, "F64 d29 d21 d18", "F64_d29_d21_d18"}, 107 {{F64, d28, d29, d29}, false, al, "F64 d28 d29 d29", "F64_d28_d29_d29"}, 117 {{F32, d29, d19, d6}, false, al, "F32 d29 d19 d6", "F32_d29_d19_d6"}, 119 {{F32, d12, d18, d29}, false, al, "F32 d12 d18 d29", "F32_d12_d18_d29"}, 122 {{F64, d11, d0, d29}, false, al, "F64 d11 d0 d29", "F64_d11_d0_d29"}, 127 {{F64, d29, d3, d28}, false, al, "F64 d29 d3 d28", "F64_d29_d3_d28"}, 131 {{F64, d29, d23, d10}, false, al, "F64 d29 d23 d10", "F64_d29_d23_d10"}, 174 {{F64, d17, d13, d29}, false, al, "F64 d17 d13 d29", "F64_d17_d13_d29"}, 177 {{F64, d31, d1, d29}, false, al, "F64 d31 d1 d29", "F64_d31_d1_d29"},
|
D | test-simulator-cond-dt-drt-drd-drn-drm-float-f64-a32.cc | 382 {{F64, d18, d11, d29}, 492 {{F64, d30, d29, d10}, 552 {{F64, d25, d29, d17}, 572 {{F64, d29, d10, d21}, 577 {{F64, d29, d27, d24}, 732 {{F64, d14, d29, d3}, 742 {{F64, d9, d30, d29}, 777 {{F64, d26, d23, d29}, 957 {{F64, d18, d29, d29}, 982 {{F64, d20, d29, d29}, [all …]
|
D | test-simulator-cond-dt-drt-drd-drn-drm-float-f64-t32.cc | 382 {{F64, d18, d11, d29}, 492 {{F64, d30, d29, d10}, 552 {{F64, d25, d29, d17}, 572 {{F64, d29, d10, d21}, 577 {{F64, d29, d27, d24}, 732 {{F64, d14, d29, d3}, 742 {{F64, d9, d30, d29}, 777 {{F64, d26, d23, d29}, 957 {{F64, d18, d29, d29}, 982 {{F64, d20, d29, d29}, [all …]
|
D | test-assembler-cond-dt-drt-drd-drn-drm-float-f32-only-t32.cc | 134 {{F32, d14, d29, d28}, false, al, "F32 d14 d29 d28", "F32_d14_d29_d28"}, 148 {{F32, d29, d30, d24}, false, al, "F32 d29 d30 d24", "F32_d29_d30_d24"}, 170 {{F32, d4, d29, d17}, false, al, "F32 d4 d29 d17", "F32_d4_d29_d17"}, 172 {{F32, d29, d2, d17}, false, al, "F32 d29 d2 d17", "F32_d29_d2_d17"}, 202 {{F32, d29, d12, d7}, false, al, "F32 d29 d12 d7", "F32_d29_d12_d7"},
|
D | test-assembler-cond-dt-drt-drd-drn-drm-float-f32-only-a32.cc | 134 {{F32, d14, d29, d28}, false, al, "F32 d14 d29 d28", "F32_d14_d29_d28"}, 148 {{F32, d29, d30, d24}, false, al, "F32 d29 d30 d24", "F32_d29_d30_d24"}, 170 {{F32, d4, d29, d17}, false, al, "F32 d4 d29 d17", "F32_d4_d29_d17"}, 172 {{F32, d29, d2, d17}, false, al, "F32 d29 d2 d17", "F32_d29_d2_d17"}, 202 {{F32, d29, d12, d7}, false, al, "F32 d29 d12 d7", "F32_d29_d12_d7"},
|
/third_party/openh264/codec/encoder/core/arm/ |
D | intra_pred_sad_3_opt_neon.S | 104 GET_8BYTE_DATA_L0 d29, r7, r1 109 vaddl.u8 q1, d28, d29 133 vshll.u8 q1, d29, #2 248 GET_8BYTE_DATA_L0 d29, r4, r1 253 vaddl.u8 q1, d28, d29 342 vld1.8 {d29}, [r6] 399 vabal.u8 q11, d29, d0 428 vabal.u8 q11, d29, d0 486 vld1.8 {d29}, [r6] 497 vshll.u8 q0, d29, #2 [all …]
|
/third_party/openh264/codec/processing/src/arm/ |
D | adaptive_quantization.S | 59 vaddl.u8 q10, d28, d29 //sum_cur 61 vmull.u8 q9, d29, d29
|
D | down_sample_neon.S | 271 vld2.8 {d28[0],d29[0]}, [r4] //q14: 0000000b0000000a; 273 vld2.8 {d28[4],d29[4]}, [r4] //q14: 000d000b000c000a; 274 vzip.32 d28, d29 //q14: 000d000c000b000a; 278 vmlal.u32 q12, d27,d29
|
/third_party/openh264/codec/common/arm/ |
D | deblocking_neon.S | 173 vdup.s8 d29, d31[2] 176 vtrn.32 d29, d31 264 DIFF_LUMA_EQ4_P2P1P0 d31, d29, d27, d25, d23, d21, d5, d7 316 vdup.s8 d29, d31[2] 319 vtrn.32 d29, d31 395 vld1.u8 {d29}, [r3], r1 404 vtrn.u32 d25, d29 415 vtrn.u16 d29, d31 423 vtrn.u8 d28, d29 468 DIFF_LUMA_EQ4_P2P1P0 d31, d29, d27, d25, d23, d21, d5, d1 [all …]
|
/third_party/vixl/test/aarch64/ |
D | test-assembler-fp-aarch64.cc | 447 __ Fmov(d29, 0.0); in TEST() 460 __ Fadd(d8, d29, d31); in TEST() 539 __ Fmov(d29, 0.0); in TEST() 552 __ Fsub(d8, d29, d31); in TEST() 630 __ Fmov(d29, 0.0); in TEST() 643 __ Fmul(d8, d29, d31); in TEST() 647 __ Fmul(d12, d27, d29); in TEST() 648 __ Fmul(d13, d29, d28); in TEST() 757 __ Fmsub(d29, d0, d1, d2); in FmaddFmsubHelper() 766 ASSERT_EQUAL_FP64(fmsub, d29); in FmaddFmsubHelper() [all …]
|
D | test-disasm-fp-aarch64.cc | 49 COMPARE(fmov(d29, -13.0), "fmov d29, #0xaa (-13.0000)"); in TEST() 143 COMPARE(fsub(d31, d30, d29), "fsub d31, d30, d29"); in TEST() 158 COMPARE(fmin(d28, d29, d30), "fmin d28, d29, d30"); in TEST() 311 COMPARE(fcvtps(x28, d29), "fcvtps x28, d29"); in TEST()
|
/third_party/node/deps/openssl/config/archs/linux-armv4/asm_avx2/crypto/poly1305/ |
D | poly1305-armv4.S | 791 vmull.u32 q9,d29,d0[1] 793 vmlal.u32 q5,d29,d2[1] 804 vmlal.u32 q6,d29,d4[1] 811 vmlal.u32 q7,d29,d6[1] 813 vmlal.u32 q8,d29,d8[1] 931 vadd.i32 d29,d28,d18 946 vmull.u32 q9,d29,d0 948 vmlal.u32 q5,d29,d2 961 vmlal.u32 q6,d29,d4 972 vmlal.u32 q7,d29,d6 [all …]
|
/third_party/node/deps/openssl/config/archs/linux-armv4/asm/crypto/poly1305/ |
D | poly1305-armv4.S | 791 vmull.u32 q9,d29,d0[1] 793 vmlal.u32 q5,d29,d2[1] 804 vmlal.u32 q6,d29,d4[1] 811 vmlal.u32 q7,d29,d6[1] 813 vmlal.u32 q8,d29,d8[1] 931 vadd.i32 d29,d28,d18 946 vmull.u32 q9,d29,d0 948 vmlal.u32 q5,d29,d2 961 vmlal.u32 q6,d29,d4 972 vmlal.u32 q7,d29,d6 [all …]
|
/third_party/skia/third_party/externals/swiftshader/third_party/subzero/src/ |
D | IceRegistersARM32.def | 101 X(Reg_d29, 29, "d29", 0, 1, 0, 0, 0, 0, 0, 0, 0, 1, 0, REGLIST2(RegARM32, d29, q14)) \ 121 X(Reg_q14, 14, "q14", 0, 1, 0, 0, 0, 0, 0, 0, 0, 0, 1, REGLIST3(RegARM32, q14, d28, d29)) \
|
/third_party/node/deps/v8/src/codegen/ppc/ |
D | reglist-ppc.h | 56 d26, d27, d28, d29, d30, d31};
|