Lines Matching refs:a1
21 GET_VREG a1, a3 # a1 <- vCC
23 beqz a1, common_errDivideByZero # is second operand zero?
52 GET_VREG a1, a3 # a1 <- vB
54 beqz a1, common_errDivideByZero # is second operand zero?
77 lh a1, 2(rPC) # a1 <- sign-extended CCCC
82 beqz a1, common_errDivideByZero # is second operand zero?
108 lb a1, 3(rPC) # a1 <- sign-extended CC
112 beqz a1, common_errDivideByZero # is second operand zero?
142 GET_VREG_WIDE a1, a3 # a1 <- vCC
144 beqz a1, common_errDivideByZero # is second operand zero?
173 GET_VREG_WIDE a1, a3 # a1 <- vB
175 beqz a1, common_errDivideByZero # is second operand zero?
263 GET_VREG_WIDE a1, a3 # a1 <- vCC
265 slt a2, a0, a1
266 slt a0, a1, a0