Lines Matching refs:VMUL
283 VMUL.S16 d12,d12,d4[0] @ d12 = 74*C3
312 VMUL.S32 q12,q1,d5[0] @ q12 = 29*S1 + 29*S4
313 VMUL.S32 q14,q1,d7[0] @ q14 = 84*S1 + 84*S4
314 VMUL.S32 q13,q13,d4[0] @ q13 = 74*S1 + 74*S2 - 74*S4
318 VMUL.S32 q9,q9,d4[0] @ q9 = 74*S3
690 VMUL.S32 q12,q2,d0[1] @ q12 = 83*(B0 - B3 - B4 + B7)
691 VMUL.S32 q2,q2,d0[0] @ q2 = 36*(B0 - B3 - B4 + B7)
692 VMUL.S32 q5,q9,d3[1] @ q5 = 89*(B0 - B7)
694 VMUL.S32 q4,q9,d3[0] @ q4 = 75*(B0 - B7)
708 VMUL.S32 q3,q9,d2[1] @ q3 = 50*(B0 - B7)
710 VMUL.S32 q9,q9,d2[0] @ q9 = 18*(B0 - B7)
806 VMUL.S32 q10,q9,d3[1] @ q10 = 89*(B0 - B7)
809 VMUL.S32 q13,q9,d3[0] @ q13 = 75*(B0 - B7)
811 VMUL.S32 q12,q4,d0[1] @ q12 = 83*(B0 - B3 - B4 + B7)
813 VMUL.S32 q4,q4,d0[0] @ q4 = 36*(B0 - B3 - B4 + B7)
822 VMUL.S32 q11,q9,d2[1] @ q11 = 50*(B0 - B7)
824 VMUL.S32 q9,q9,d2[0] @ q9 = 18*(B0 - B7)
1413 VMUL.S32 Q4,Q6,Q12 @g_ai2_ihevc_trans_16 * eee[0] eee[1] eeo[0] eeo[1] R1
1416 VMUL.S32 Q6,Q7,Q12 @g_ai2_ihevc_trans_16 * eee[0] eee[1] eeo[0] eeo[1] R2
1435 …VMUL.S32 Q12,Q3,Q7 @2G0 2G1 2G2 2G3 * R1E00 R1E01 R2E02 R2E03, 4-cycle instruction
1445 VMUL.S32 Q2,Q3,Q8 @g_ai2_ihevc_trans_16[6][0-4] * eo[0-4], 4-cycle instruction
1470 VMUL.S32 Q6,Q3,Q7 @g_ai2_ihevc_trans_16[10][0-4] * eo[0-4]
1475 VMUL.S32 Q2,Q3,Q8 @g_ai2_ihevc_trans_16[14][0-4] * eo[0-4]
1499 VMUL.S32 Q6,Q2,Q0 @g_ai2_ihevc_trans_16[1][0-3]*o[0][0-3] R2
1503 VMUL.S32 Q2,Q2,Q10 @g_ai2_ihevc_trans_16[1][0-3]*o[0][0-3] R1
1516 VMUL.S32 Q7,Q2,Q10 @o[0][0-3]
1518 VMUL.S32 Q8,Q2,Q0 @o[0][0-3]
1523 VMUL.S32 Q12,Q2,Q10 @o[0][0-3]
1526 VMUL.S32 Q4,Q2,Q0
1530 VMUL.S32 Q6,Q2,Q10 @o[0][0-3]
1533 VMUL.S32 Q4,Q2,Q0
1545 VMUL.S32 Q4,Q2,Q10 @o[0][0-3]
1550 VMUL.S32 Q6,Q2,Q0 @o[0][0-3]
1563 VMUL.S32 Q7,Q2,Q10 @o[0][0-3]
1566 VMUL.S32 Q8,Q2,Q0 @o[0][0-3]
1575 VMUL.S32 Q12,Q2,Q10 @o[0][0-3]
1577 VMUL.S32 Q4,Q2,Q0
1583 VMUL.S32 Q6,Q2,Q10 @o[0][0-3]
1587 VMUL.S32 Q4,Q2,Q0