Lines Matching refs:vmaxnm
7 ; CHECK: vmaxnm.f32 q{{[0-9]+}}, q{{[0-9]+}}, q{{[0-9]+}}
10 %tmp3 = call <4 x float> @llvm.arm.neon.vmaxnm.v4f32(<4 x float> %tmp1, <4 x float> %tmp2)
16 ; CHECK: vmaxnm.f32 d{{[0-9]+}}, d{{[0-9]+}}, d{{[0-9]+}}
19 %tmp3 = call <2 x float> @llvm.arm.neon.vmaxnm.v2f32(<2 x float> %tmp1, <2 x float> %tmp2)
109 ; CHECK-NOT: vmaxnm.f32
117 ; CHECK-NOT: vmaxnm.f32
125 ; CHECK-NOT: vmaxnm.f32
133 ; CHECK-NOT: vmaxnm.f32
141 ; CHECK-NOT: vmaxnm.f32
149 ; CHECK-NOT: vmaxnm.f32
157 ; CHECK-NOT: vmaxnm.f32
165 ; CHECK-NOT: vmaxnm.f64
263 ; CHECK: vmaxnm.f32
264 ; CHECK-NOT: vmaxnm.f32
274 ; CHECK: vmaxnm.f32
275 ; CHECK-NOT: vmaxnm.f32
285 ; CHECK: vmaxnm.f32
286 ; CHECK-NOT: vmaxnm.f32
296 ; CHECK: vmaxnm.f32
297 ; CHECK-NOT: vmaxnm.f32
307 ; CHECK: vmaxnm.f32
308 ; CHEC-NOT: vmaxnm.f32
318 ; CHECK: vmaxnm.f32
319 ; CHECK-NOT: vmaxnm.f32
329 ; CHECK: vmaxnm.f32
330 ; CHECK-NOT: vmaxnm.f32
340 ; CHECK: vmaxnm.f64
341 ; CHECK-NOT: vmaxnm.f64
352 ; CHECK: vmaxnm.f32
363 ; CHECK-NOT: vmaxnm.f32
374 ; CHECK: vmaxnm.f32
385 ; CHECK-NOT: vmaxnm.f32
395 declare <4 x float> @llvm.arm.neon.vmaxnm.v4f32(<4 x float>, <4 x float>) nounwind readnone
396 declare <2 x float> @llvm.arm.neon.vmaxnm.v2f32(<2 x float>, <2 x float>) nounwind readnone