Lines Matching refs:vminnm
8 ; CHECK: vminnm.f32
17 ; CHECK: vminnm.f64
26 ; CHECK: vminnm.f32
35 ; CHECK: vminnm.f64
44 ; CHECK: vminnm.f32
53 ; CHECK: vminnm.f32
62 ; CHECK: vminnm.f32
71 ; CHECK: vminnm.f64
153 ; CHECK: vminnm.f32
154 ; CHECK: vminnm.f32
164 ; CHECK: vminnm.f64
165 ; CHECK: vminnm.f64
175 ; CHECK: vminnm.f32
176 ; CHECK: vminnm.f32
186 ; CHECK: vminnm.f64
187 ; CHECK: vminnm.f64
197 ; CHECK: vminnm.f32
198 ; CHECK: vminnm.f32
208 ; CHECK: vminnm.f32
209 ; CHECK: vminnm.f32
219 ; CHECK: vminnm.f32
220 ; CHECK: vminnm.f32
230 ; CHECK: vminnm.f64
231 ; CHECK: vminnm.f64
330 ; CHECK: vminnm.f32
342 ; CHECK: vminnm.f32
354 ; CHECK: vminnm.f32
366 ; CHECK: vminnm.f32
375 declare <4 x float> @llvm.arm.neon.vminnm.v4f32(<4 x float>, <4 x float>) nounwind readnone
376 declare <2 x float> @llvm.arm.neon.vminnm.v2f32(<2 x float>, <2 x float>) nounwind readnone