• Home
  • Raw
  • Download

Lines Matching refs:mips

3 ; RUN: llc -march=mips -mattr=+msa,+fp64 < %s | FileCheck %s
12 %1 = tail call <16 x i8> @llvm.mips.sat.s.b(<16 x i8> %0, i32 7)
17 declare <16 x i8> @llvm.mips.sat.s.b(<16 x i8>, i32) nounwind
31 %1 = tail call <8 x i16> @llvm.mips.sat.s.h(<8 x i16> %0, i32 7)
36 declare <8 x i16> @llvm.mips.sat.s.h(<8 x i16>, i32) nounwind
50 %1 = tail call <4 x i32> @llvm.mips.sat.s.w(<4 x i32> %0, i32 7)
55 declare <4 x i32> @llvm.mips.sat.s.w(<4 x i32>, i32) nounwind
69 %1 = tail call <2 x i64> @llvm.mips.sat.s.d(<2 x i64> %0, i32 7)
74 declare <2 x i64> @llvm.mips.sat.s.d(<2 x i64>, i32) nounwind
88 %1 = tail call <16 x i8> @llvm.mips.sat.u.b(<16 x i8> %0, i32 7)
93 declare <16 x i8> @llvm.mips.sat.u.b(<16 x i8>, i32) nounwind
107 %1 = tail call <8 x i16> @llvm.mips.sat.u.h(<8 x i16> %0, i32 7)
112 declare <8 x i16> @llvm.mips.sat.u.h(<8 x i16>, i32) nounwind
126 %1 = tail call <4 x i32> @llvm.mips.sat.u.w(<4 x i32> %0, i32 7)
131 declare <4 x i32> @llvm.mips.sat.u.w(<4 x i32>, i32) nounwind
145 %1 = tail call <2 x i64> @llvm.mips.sat.u.d(<2 x i64> %0, i32 7)
150 declare <2 x i64> @llvm.mips.sat.u.d(<2 x i64>, i32) nounwind
164 %1 = tail call <16 x i8> @llvm.mips.slli.b(<16 x i8> %0, i32 7)
169 declare <16 x i8> @llvm.mips.slli.b(<16 x i8>, i32) nounwind
183 %1 = tail call <8 x i16> @llvm.mips.slli.h(<8 x i16> %0, i32 7)
188 declare <8 x i16> @llvm.mips.slli.h(<8 x i16>, i32) nounwind
202 %1 = tail call <4 x i32> @llvm.mips.slli.w(<4 x i32> %0, i32 7)
207 declare <4 x i32> @llvm.mips.slli.w(<4 x i32>, i32) nounwind
221 %1 = tail call <2 x i64> @llvm.mips.slli.d(<2 x i64> %0, i32 7)
226 declare <2 x i64> @llvm.mips.slli.d(<2 x i64>, i32) nounwind
240 %1 = tail call <16 x i8> @llvm.mips.srai.b(<16 x i8> %0, i32 7)
245 declare <16 x i8> @llvm.mips.srai.b(<16 x i8>, i32) nounwind
259 %1 = tail call <8 x i16> @llvm.mips.srai.h(<8 x i16> %0, i32 7)
264 declare <8 x i16> @llvm.mips.srai.h(<8 x i16>, i32) nounwind
278 %1 = tail call <4 x i32> @llvm.mips.srai.w(<4 x i32> %0, i32 7)
283 declare <4 x i32> @llvm.mips.srai.w(<4 x i32>, i32) nounwind
297 %1 = tail call <2 x i64> @llvm.mips.srai.d(<2 x i64> %0, i32 7)
302 declare <2 x i64> @llvm.mips.srai.d(<2 x i64>, i32) nounwind
316 %1 = tail call <16 x i8> @llvm.mips.srari.b(<16 x i8> %0, i32 7)
321 declare <16 x i8> @llvm.mips.srari.b(<16 x i8>, i32) nounwind
335 %1 = tail call <8 x i16> @llvm.mips.srari.h(<8 x i16> %0, i32 7)
340 declare <8 x i16> @llvm.mips.srari.h(<8 x i16>, i32) nounwind
354 %1 = tail call <4 x i32> @llvm.mips.srari.w(<4 x i32> %0, i32 7)
359 declare <4 x i32> @llvm.mips.srari.w(<4 x i32>, i32) nounwind
373 %1 = tail call <2 x i64> @llvm.mips.srari.d(<2 x i64> %0, i32 7)
378 declare <2 x i64> @llvm.mips.srari.d(<2 x i64>, i32) nounwind
392 %1 = tail call <16 x i8> @llvm.mips.srli.b(<16 x i8> %0, i32 7)
397 declare <16 x i8> @llvm.mips.srli.b(<16 x i8>, i32) nounwind
411 %1 = tail call <8 x i16> @llvm.mips.srli.h(<8 x i16> %0, i32 7)
416 declare <8 x i16> @llvm.mips.srli.h(<8 x i16>, i32) nounwind
430 %1 = tail call <4 x i32> @llvm.mips.srli.w(<4 x i32> %0, i32 7)
435 declare <4 x i32> @llvm.mips.srli.w(<4 x i32>, i32) nounwind
449 %1 = tail call <2 x i64> @llvm.mips.srli.d(<2 x i64> %0, i32 7)
454 declare <2 x i64> @llvm.mips.srli.d(<2 x i64>, i32) nounwind
468 %1 = tail call <16 x i8> @llvm.mips.srlri.b(<16 x i8> %0, i32 7)
473 declare <16 x i8> @llvm.mips.srlri.b(<16 x i8>, i32) nounwind
487 %1 = tail call <8 x i16> @llvm.mips.srlri.h(<8 x i16> %0, i32 7)
492 declare <8 x i16> @llvm.mips.srlri.h(<8 x i16>, i32) nounwind
506 %1 = tail call <4 x i32> @llvm.mips.srlri.w(<4 x i32> %0, i32 7)
511 declare <4 x i32> @llvm.mips.srlri.w(<4 x i32>, i32) nounwind
525 %1 = tail call <2 x i64> @llvm.mips.srlri.d(<2 x i64> %0, i32 7)
530 declare <2 x i64> @llvm.mips.srlri.d(<2 x i64>, i32) nounwind