Lines Matching refs:IMX_GPIO_NR
48 #define EM_PAD IMX_GPIO_NR(3, 29)
49 #define SW0 IMX_GPIO_NR(2, 4)
50 #define SW1 IMX_GPIO_NR(2, 5)
51 #define SW2 IMX_GPIO_NR(2, 6)
52 #define SW3 IMX_GPIO_NR(2, 7)
53 #define HW0 IMX_GPIO_NR(6, 7)
54 #define HW1 IMX_GPIO_NR(6, 9)
55 #define HW2 IMX_GPIO_NR(6, 10)
56 #define HW3 IMX_GPIO_NR(6, 11)
57 #define HW4 IMX_GPIO_NR(4, 7)
58 #define HW5 IMX_GPIO_NR(4, 11)
59 #define HW6 IMX_GPIO_NR(4, 13)
60 #define HW7 IMX_GPIO_NR(4, 15)
128 .gp = IMX_GPIO_NR(3, 21)
133 .gp = IMX_GPIO_NR(3, 28)
142 .gp = IMX_GPIO_NR(2, 30)
147 .gp = IMX_GPIO_NR(3, 16)
156 .gp = IMX_GPIO_NR(3, 17)
161 .gp = IMX_GPIO_NR(3, 18)
215 ret = gpio_request(IMX_GPIO_NR(5, 29), "spi2_cs0"); in displ5_setup_ecspi()
217 gpio_direction_output(IMX_GPIO_NR(5, 29), 1); in displ5_setup_ecspi()
219 ret = gpio_request(IMX_GPIO_NR(7, 0), "spi2_#wp"); in displ5_setup_ecspi()
221 gpio_direction_output(IMX_GPIO_NR(7, 0), 1); in displ5_setup_ecspi()
255 gpio_direction_input(IMX_GPIO_NR(1, 28)); /*INT#_GBE*/ in setup_iomux_enet()