Searched refs:AND_INT (Results 1 – 25 of 38) sorted by relevance
12
/external/llvm/test/CodeGen/AMDGPU/ |
D | fp_to_uint.ll | 46 ; EG-DAG: AND_INT 49 ; EG-DAG: AND_INT 51 ; EG-DAG: AND_INT 76 ; EG-DAG: AND_INT 79 ; EG-DAG: AND_INT 81 ; EG-DAG: AND_INT 97 ; EG-DAG: AND_INT 100 ; EG-DAG: AND_INT 102 ; EG-DAG: AND_INT 127 ; EG-DAG: AND_INT [all …]
|
D | fp_to_sint.ll | 55 ; EG-DAG: AND_INT 58 ; EG-DAG: AND_INT 60 ; EG-DAG: AND_INT 87 ; EG-DAG: AND_INT 90 ; EG-DAG: AND_INT 92 ; EG-DAG: AND_INT 108 ; EG-DAG: AND_INT 111 ; EG-DAG: AND_INT 113 ; EG-DAG: AND_INT 138 ; EG-DAG: AND_INT [all …]
|
D | setcc-equivalent.ll | 4 ; EG: AND_INT 16 ; EG: AND_INT 17 ; EG: AND_INT 19 ; EG: AND_INT 21 ; EG: AND_INT
|
D | udivrem.ll | 20 ; EG: AND_INT 77 ; EG-DAG: AND_INT 100 ; EG-DAG: AND_INT 185 ; EG-DAG: AND_INT 208 ; EG-DAG: AND_INT 231 ; EG-DAG: AND_INT 254 ; EG-DAG: AND_INT
|
D | parallelandifcollapse.ll | 6 ; CHECK: AND_INT 7 ; CHECK-NEXT: AND_INT
|
D | store.ll | 23 ; EG: AND_INT * T{{[0-9]}}.[[BI_CHAN:[XYZW]]], KC0[2].Y, literal.x 25 ; EG: AND_INT * T{{[0-9]}}.[[TRUNC_CHAN:[XYZW]]], KC0[2].Z, literal.y 55 ; EG: AND_INT * T{{[0-9]}}.[[BI_CHAN:[XYZW]]], KC0[2].Y, literal.x 59 ; EG: AND_INT * T{{[0-9]}}.[[TRUNC_CHAN:[XYZW]]], KC0[2].Z, literal.y
|
D | and.ll | 8 ; EG: AND_INT {{\*? *}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 9 ; EG: AND_INT {{\*? *}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 24 ; EG: AND_INT {{\** *}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 25 ; EG: AND_INT {{\** *}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 26 ; EG: AND_INT {{\** *}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 27 ; EG: AND_INT {{\** *}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}}
|
D | setcc.ll | 95 ; R600-DAG: AND_INT 97 ; R600-DAG: AND_INT 113 ; R600-DAG: AND_INT
|
D | setcc-opt.ll | 13 ; EG: AND_INT T{{[0-9]+.[XYZW]}}, PS, 1 30 ; EG: AND_INT T{{[0-9]+.[XYZW]}}, PS, 1
|
D | udivrem64.ll | 111 ;EG: AND_INT {{.*}}, 1,
|
/external/swiftshader/third_party/llvm-7.0/llvm/test/CodeGen/AMDGPU/ |
D | fp_to_uint.ll | 48 ; EG-DAG: AND_INT 51 ; EG-DAG: AND_INT 53 ; EG-DAG: AND_INT 78 ; EG-DAG: AND_INT 81 ; EG-DAG: AND_INT 83 ; EG-DAG: AND_INT 99 ; EG-DAG: AND_INT 102 ; EG-DAG: AND_INT 104 ; EG-DAG: AND_INT 129 ; EG-DAG: AND_INT [all …]
|
D | fp_to_sint.ll | 55 ; EG-DAG: AND_INT 58 ; EG-DAG: AND_INT 60 ; EG-DAG: AND_INT 87 ; EG-DAG: AND_INT 90 ; EG-DAG: AND_INT 92 ; EG-DAG: AND_INT 108 ; EG-DAG: AND_INT 111 ; EG-DAG: AND_INT 113 ; EG-DAG: AND_INT 138 ; EG-DAG: AND_INT [all …]
|
D | setcc-equivalent.ll | 4 ; EG: AND_INT 16 ; EG: AND_INT 17 ; EG: AND_INT 19 ; EG: AND_INT 21 ; EG: AND_INT
|
D | udivrem.ll | 20 ; EG: AND_INT 77 ; EG-DAG: AND_INT 100 ; EG-DAG: AND_INT 182 ; EG-DAG: AND_INT 205 ; EG-DAG: AND_INT 228 ; EG-DAG: AND_INT 251 ; EG-DAG: AND_INT
|
D | parallelandifcollapse.ll | 6 ; CHECK: AND_INT 7 ; CHECK-NEXT: AND_INT
|
D | load-constant-i16.ll | 194 ; EG-DAG: AND_INT {{[* ]*}}[[ST_LO]].X, {{T[0-9]\.[XYZW]}}, literal 195 ; EG-DAG: AND_INT {{[* ]*}}[[ST_HI]].X, {{T[0-9]\.[XYZW]}}, literal 240 ; EG-DAG: AND_INT {{[* ]*}}[[ST]].X, {{T[0-9]\.[XYZW]}}, literal 241 ; EG-DAG: AND_INT {{[* ]*}}[[ST]].Z, {{T[0-9]\.[XYZW]}}, literal 291 ; EG-DAG: AND_INT {{[* ]*}}[[ST_LO]].X, {{.*}}, literal 292 ; EG-DAG: AND_INT {{[* ]*}}[[ST_LO]].Z, {{.*}}, literal 293 ; EG-DAG: AND_INT {{[* ]*}}[[ST_HI]].X, {{.*}}, literal 294 ; EG-DAG: AND_INT {{[* ]*}}[[ST_HI]].Z, {{.*}}, literal
|
D | r600.extract-lowbits.ll | 280 ; EG-NEXT: AND_INT * T0.W, PV.W, literal.x, 284 ; EG-NEXT: AND_INT T0.X, PV.W, KC0[2].Y, 303 ; CM-NEXT: AND_INT * T0.W, PV.W, literal.x, 307 ; CM-NEXT: AND_INT * T0.X, PV.W, KC0[2].Y, 396 ; EG-NEXT: AND_INT * T0.W, PV.W, literal.x, 418 ; CM-NEXT: AND_INT * T0.W, PV.W, literal.x,
|
D | store-global.ll | 28 ; EG: AND_INT 29 ; EG: AND_INT 48 ; EG: AND_INT 49 ; EG: AND_INT
|
D | and.ll | 8 ; EG: AND_INT {{\*? *}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 9 ; EG: AND_INT {{\*? *}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 24 ; EG: AND_INT {{\** *}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 25 ; EG: AND_INT {{\** *}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 26 ; EG: AND_INT {{\** *}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}} 27 ; EG: AND_INT {{\** *}}T{{[0-9]+\.[XYZW], T[0-9]+\.[XYZW], T[0-9]+\.[XYZW]}}
|
D | load-global-i16.ll | 247 ; EGCM-DAG: AND_INT {{[* ]*}}[[ST]].X, {{.*}}, literal 248 ; EGCM-DAG: AND_INT {{[* ]*}}[[ST]].Z, {{.*}}, literal 297 ; EGCM-DAG: AND_INT {{[* ]*}}[[ST_LO]].X, {{.*}}, literal 298 ; EGCM-DAG: AND_INT {{[* ]*}}[[ST_LO]].Z, {{.*}}, literal 299 ; EGCM-DAG: AND_INT {{[* ]*}}[[ST_HI]].X, {{.*}}, literal 300 ; EGCM-DAG: AND_INT {{[* ]*}}[[ST_HI]].Z, {{.*}}, literal
|
D | setcc.ll | 101 ; R600-DAG: AND_INT 103 ; R600-DAG: AND_INT 119 ; R600-DAG: AND_INT
|
D | setcc-opt.ll | 13 ; EG: AND_INT T{{[0-9]+.[XYZW]}}, PS, 1 30 ; EG: AND_INT T{{[0-9]+.[XYZW]}}, PS, 1
|
D | sdivrem64.ll | 84 ;EG: AND_INT {{.*}}, 1,
|
D | store-private.ll | 32 ; EG: AND_INT * T{{[0-9]}}.[[BI_CHAN:[XYZW]]], KC0[2].Y, literal.x 41 ; EG: AND_INT {{[\* ]*}}[[CLR_CHAN:T[0-9]\.[XYZW]]], {{.*}}[[OLD]] 65 ; EG: AND_INT * T{{[0-9]}}.[[BI_CHAN:[XYZW]]], KC0[2].Y, literal.x 70 ; EG: AND_INT {{[\* ]*}}[[CLR_CHAN:T[0-9]\.[XYZW]]], {{.*}}[[OLD]]
|
D | udivrem64.ll | 85 ;EG: AND_INT {{.*}}, 1,
|
12