Home
last modified time | relevance | path

Searched refs:D10 (Results 1 – 25 of 164) sorted by relevance

1234567

/external/libxaac/decoder/armv7/
Dixheaacd_dct3_32.s83 VUZP.16 D10, D11
85 VMLAL.U16 Q15, D10, D13
87 VMLSL.U16 Q14, D10, D12
127 VUZP.16 D10, D11
129 VMLAL.U16 Q15, D10, D13
132 VMLSL.U16 Q14, D10, D12
170 VUZP.16 D10, D11
173 VMLAL.U16 Q15, D10, D13
177 VMLSL.U16 Q14, D10, D12
219 VUZP.16 D10, D11
[all …]
Dixheaacd_post_twiddle.s41 VDUP.16 D10, R4
49 VDUP.16 D10, R4
157 VMULL.U16 Q0, D26, D10
160 VMULL.U16 Q1, D24, D10
179 VMLAL.S16 Q0, D27, D10
182 VMLAL.S16 Q1, D25, D10
184 VMULL.U16 Q2, D18, D10
185 VMULL.U16 Q3, D16, D10
197 VMLAL.S16 Q2, D19, D10
199 VMLAL.S16 Q3, D17, D10
[all …]
Dixheaacd_dec_DCT2_64_asm.s97 VLD1.16 D10, [R4], R10
99 VREV64.16 D10, D10
105 VMLSL.U16 Q15, D18, D10
107 VMLAL.U16 Q14, D20, D10
113 VMLSL.S16 Q15, D19, D10
119 VMLAL.S16 Q14, D21, D10
133 VLD1.16 D10, [R4], R10
140 VREV64.16 D10, D10
161 VMLSL.U16 Q15, D18, D10
165 VMLAL.U16 Q14, D20, D10
[all …]
Dixheaacd_pre_twiddle_compute.s145 VMULL.U16 Q9, D0, D10
146 VMULL.U16 Q8, D6, D10
159 VMLAL.S16 Q9, D1, D10
162 VMLAL.S16 Q8, D7, D10
216 VMULL.U16 Q9, D0, D10
218 VMULL.U16 Q8, D6, D10
230 VMLAL.S16 Q9, D1, D10
231 VMLAL.S16 Q8, D7, D10
278 VMULL.U16 Q9, D0, D10
279 VMULL.U16 Q8, D6, D10
[all …]
Dixheaacd_esbr_qmfsyn64_winadd.s61 VLD1.32 {D10, D11}, [R2], R9
63 VMLAL.S32 Q13, D10, D8
99 VLD1.32 {D10, D11}, [R12], R9
101 VMLAL.S32 Q13, D10, D8
154 VLD1.32 {D10, D11}, [R2], R9
156 VMLAL.S32 Q13, D10, D8
192 VLD1.32 {D10, D11}, [R12], R9
194 VMLAL.S32 Q13, D10, D8
243 VLD1.32 {D10, D11}, [R2], R9
245 VMLAL.S32 Q13, D8, D10
[all …]
Dixheaacd_overlap_add2.s67 VLD2.16 {D10, D11}, [R3]!
80 VMULL.U16 Q9, D8, D10
90 VMLAL.S16 Q9, D9, D10
101 VLD2.16 {D10, D11}, [R3]!
124 VMULL.U16 Q9, D8, D10
130 VMLAL.S16 Q9, D9, D10
189 VLD2.16 {D10, D11}, [R11], R12
216 VMLSL.U16 Q9, D12, D10
227 VMLSL.S16 Q9, D13, D10
228 VLD2.16 {D10, D11}, [R11], R12
[all …]
Dixheaacd_sbr_qmfanal32_winadds.s113 VLD2.16 {D9, D10}, [R2]!
117 VLD1.16 D10, [R1]!
174 VMULL.S16 Q15, D10, D11
207 VLD2.16 {D9, D10}, [R2]!
212 VLD1.16 D10, [R1]!
254 VMULL.S16 Q15, D10, D11
Dixheaacd_sbr_qmfsyn64_winadd.s86 VLD1.16 D10, [R1]!
99 VMLAL.S16 Q13, D10, D11
156 VLD1.16 D10, [R1]!
203 VMLAL.S16 Q13, D10, D11
239 VLD1.16 D10, [R1]!
255 VMLAL.S16 Q13, D10, D11
311 VLD1.16 D10, [R1]!
353 VMLAL.S16 Q13, D10, D11
Dixheaacd_sbr_qmfanal32_winadds_eld.s91 VLD1.16 {D9, D10}, [R2]! @ tmpQmf_c1[2*(n + 256)] load and incremented
95 VLD1.16 D10, [R1]! @ tmpQ2[n + 0] load and incremented
154 VMULL.S16 Q15, D10, D11
188 VLD1.16 {D9, D10}, [R2]!
193 VLD1.16 D10, [R1]!
236 VMULL.S16 Q15, D10, D11
Dixheaacd_tns_ar_filter_fixed.s110 VLD1.32 {D10, D11}, [R8]! @lpc[j]
142 VMLAL.S32 Q1, D10, D12
180 VMLAL.S32 Q1, D10, D12
222 VMLAL.S32 Q1, D10, D12
266 VMLAL.S32 Q1, D10, D12
312 VMLAL.S32 Q1, D10, D12
398 VLD1.32 {D10, D11}, [R8]! @lpc[j]
431 VMLAL.S32 Q1, D10, D12
469 VMLAL.S32 Q1, D10, D12
514 VMLAL.S32 Q1, D10, D12
Dixheaacd_mps_synt_pre_twiddle.s46 VSHRN.I64 D10, Q5, #31
49 VQADD.S32 D1, D4, D10
Dixheaacd_post_twiddle_overlap.s214 VUZP.16 D10, D11
370 VADDL.S16 Q0, D10, D1
382 VMULL.U16 Q15, D14, D10
397 VMLAL.S16 Q15, D15, D10
402 VUZP.16 D10, D11
627 VADDL.S16 Q0, D10, D1
644 VMULL.U16 Q15, D14, D10
660 VMLAL.S16 Q15, D15, D10
665 VUZP.16 D10, D11
900 VADDL.S16 Q0, D10, D1
[all …]
Dixheaacd_mps_synt_post_twiddle.s46 VSHRN.I64 D10, Q5, #31
49 VQADD.S32 D1, D4, D10
Dixheaacd_mps_synt_post_fft_twiddle.s49 VSHRN.S64 D10, Q5, #31
53 VQADD.S32 D1, D8, D10
Dixheaacd_calc_pre_twid.s42 VLD2.32 {D10, D11}, [R6], R7
45 VREV64.32 D9, D10
Dixheaacd_calc_post_twid.s54 VSHRN.S64 D10, Q6, #32
62 VADD.I32 D1, D10, D12
Dia_xheaacd_mps_reoder_mulshift_acc.s67 VMULL.S32 Q13, D2, D10
111 VMULL.S32 Q13, D2, D10
155 VMULL.S32 Q13, D2, D10
199 VMULL.S32 Q13, D2, D10
/external/libcxx/test/std/utilities/time/time.duration/time.duration.arithmetic/
Dop_+.pass.cpp38 typedef std::chrono::duration<int, std::ratio<10,10> > D10; in main() typedef
40 D10 zero(0); in main()
41 D10 one(1); in main()
Dop_-.pass.cpp38 typedef std::chrono::duration<int, std::ratio<10,10> > D10; in main() typedef
40 D10 zero(0); in main()
41 D10 one(1); in main()
/external/libhevc/common/arm/
Dihevc_sao_band_offset_chroma.s156 VLD1.8 D10,[r14]! @band_table_v.val[1]
216 …VADD.I8 D14,D10,D30 @band_table_v.val[1] = vadd_u8(band_table_v.val[1], band_p…
228 …VADD.I8 D10,D14,D28 @band_table_v.val[1] = vadd_u8(band_table_v.val[1], vdup_n…
259 VCLE.U8 D19,D10,D29 @vcle_u8(band_table.val[1], vdup_n_u8(16))
261 VORR.U8 D10,D10,D19 @band_table.val[1] = vorr_u8(band_table.val[1], au1_cmp)
273 VAND.U8 D10,D10,D19 @band_table.val[1] = vand_u8(band_table.val[1], au1_cmp)
Dihevc_sao_edge_offset_class0_chroma.s115 VLD1.8 D10,[r14] @edge_idx_tbl = vld1_s8(gi1_table_edge_idx)
214 VTBL.8 D14,{D10},D14 @vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx))
218 VTBL.8 D15,{D10},D15 @vtbl1_s8(edge_idx_tbl, vget_high_s8(edge_idx))
233 VTBL.8 D24,{D10},D24 @II vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx))
237 VTBL.8 D25,{D10},D25 @II vtbl1_s8(edge_idx_tbl, vget_high_s8(edge_idx))
379 VTBL.8 D14,{D10},D14 @vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx))
383 VTBL.8 D15,{D10},D15 @vtbl1_s8(edge_idx_tbl, vget_high_s8(edge_idx))
398 VTBL.8 D28,{D10},D28 @II vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx))
402 VTBL.8 D29,{D10},D29 @II vtbl1_s8(edge_idx_tbl, vget_high_s8(edge_idx))
Dihevc_sao_edge_offset_class0.s106 VLD1.8 D10,[r14] @edge_idx_tbl = vld1_s8(gi1_table_edge_idx)
212 VTBL.8 D14,{D10},D14 @vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx))
216 VTBL.8 D15,{D10},D15 @vtbl1_s8(edge_idx_tbl, vget_high_s8(edge_idx))
227 VTBL.8 D28,{D10},D28 @II vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx))
230 VTBL.8 D29,{D10},D29 @II vtbl1_s8(edge_idx_tbl, vget_high_s8(edge_idx))
322 VTBL.8 D24,{D10},D24 @vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx))
323 VTBL.8 D25,{D10},D25 @vtbl1_s8(edge_idx_tbl, vget_high_s8(edge_idx))
Dihevc_resi_trans_32x32_a9q.s180 VLD1.U8 {D10,D11},[R0],R4 @ LOAD 17-32 src row 2
193 VABAL.U8 Q15,D10,D14
200 VSUBL.U8 Q2,D10,D14 @ Get residue 17-24 row 2
219 VSWP D10, D11 @ Q5: e[16] e[15] e[14] e[13] e[12] e[11] e[10] e[9]
273 VDUP.S32 D10,D5[0] @ R1eeee[1] R1eeeo[1] R1eeee[1] R1eeeo[1]
280 … VMLAL.S16 Q8,D10,D5 @ + g_ai2_ihevc_trans_32 * R1eeee[1] R1eeeo[1] R1eeee[1] R1eeeo[1]
853 VLD1.S32 {D10,D11},[R0]! @LOAD 21-24 src R1
862 VSWP D10,D11 @ Q5: 24 23 22 21
971 VADD.S32 D10,D16,D17 @ -- dual issue --
996 VPADD.S32 D17,D10,D11
[all …]
/external/cldr/tools/java/org/unicode/cldr/draft/keyboard/test/
DKeyboardTest.java32 CharacterMap characterMap3 = CharacterMap.of(IsoLayoutPosition.D10, "¨"); in createKeyboard()
76 CharacterMap characterMap3 = CharacterMap.of(IsoLayoutPosition.D10, "¨"); in testKeyMaps()
111 CharacterMap characterMap3 = CharacterMap.of(IsoLayoutPosition.D10, "¨"); in testEqualsTrue()
/external/swiftshader/third_party/llvm-7.0/llvm/test/CodeGen/Hexagon/
Disel-zext-vNi1.ll21 ; CHECK-DAG: r[[D10:([0-9]+:[0-9]+)]] = vsxthw(r0)
23 ; CHECK: p[[P10:[0-3]]] = vcmpw.gt(r[[D11]],r[[D10]])

1234567