/external/libxaac/decoder/armv7/ |
D | ia_xheaacd_mps_reoder_mulshift_acc.s | 74 VSHR.S64 Q0, Q0, #31 75 VSHR.S64 Q1, Q1, #31 76 VSHR.S64 Q4, Q4, #31 77 VSHR.S64 Q5, Q5, #31 79 VSHR.S64 Q12, Q12, #31 80 VSHR.S64 Q13, Q13, #31 81 VSHR.S64 Q10, Q10, #31 82 VSHR.S64 Q11, Q11, #31 118 VSHR.S64 Q12, Q12, #31 119 VSHR.S64 Q13, Q13, #31 [all …]
|
D | ixheaacd_calc_pre_twid.s | 59 VSHRN.S64 D12, Q6, #32 60 VSHRN.S64 D14, Q7, #32 61 VSHRN.S64 D16, Q8, #32 62 VSHRN.S64 D18, Q9, #32 63 VSHRN.S64 D20, Q10, #32 64 VSHRN.S64 D22, Q11, #32 65 VSHRN.S64 D24, Q12, #32 66 VSHRN.S64 D26, Q13, #32
|
D | ixheaacd_calc_post_twid.s | 52 VSHRN.S64 D6, Q4, #32 53 VSHRN.S64 D8, Q5, #32 54 VSHRN.S64 D10, Q6, #32 55 VSHRN.S64 D12, Q7, #32 56 VSHRN.S64 D7, Q8, #32 57 VSHRN.S64 D9, Q9, #32 58 VSHRN.S64 D11, Q10, #32 59 VSHRN.S64 D13, Q11, #32
|
D | ixheaacd_overlap_add1.s | 81 VQMOVN.S64 D28, Q13 83 VQMOVN.S64 D29, Q13 102 VQMOVN.S64 D16, Q0 104 VQMOVN.S64 D17, Q0 146 VQMOVN.S64 D28, Q8 148 VQMOVN.S64 D29, Q8 156 VQMOVN.S64 D16, Q0 158 VQMOVN.S64 D17, Q0 196 VQMOVN.S64 D28, Q8 198 VQMOVN.S64 D29, Q8 [all …]
|
D | ixheaacd_mps_synt_post_fft_twiddle.s | 48 VSHRN.S64 D8, Q4, #31 49 VSHRN.S64 D10, Q5, #31 50 VSHRN.S64 D12, Q6, #31 51 VSHRN.S64 D14, Q7, #31
|
D | ixheaacd_post_twiddle_overlap.s | 142 VQMOVN.S64 D8, Q0 346 VQMOVN.S64 D8, Q13 348 VQMOVN.S64 D9, Q13 355 VQMOVN.S64 D26, Q12 357 VQMOVN.S64 D27, Q12 372 VQMOVN.S64 D24, Q11 374 VQMOVN.S64 D25, Q11 378 VQMOVN.S64 D22, Q4 380 VQMOVN.S64 D23, Q4 602 VQMOVN.S64 D8, Q13 [all …]
|
D | ixheaacd_mps_synt_out_calc.s | 34 VSHRN.S64 D8, Q4, #31 35 VSHRN.S64 D9, Q5, #31 36 VSHRN.S64 D12, Q6, #31 37 VSHRN.S64 D13, Q7, #31
|
D | ixheaacd_esbr_cos_sin_mod_loop2.s | 76 VQSUB.S64 Q7, Q5, Q2 77 VQSUB.S64 Q8, Q2, Q5 107 VQSUB.S64 Q7, Q2, Q5 108 VQSUB.S64 Q8, Q5, Q2 136 VQSUB.S64 Q7, Q4, Q3 137 VQSUB.S64 Q8, Q3, Q4
|
D | ixheaacd_esbr_qmfsyn64_winadd.s | 116 VSHRN.S64 D26 , Q13, #31 121 VSHRN.S64 D27 , Q14, #31 209 VSHRN.S64 D26 , Q13, #31 214 VSHRN.S64 D27 , Q14, #31 301 VSHRN.S64 D26 , Q13, #31 306 VSHRN.S64 D27 , Q14, #31 397 VSHRN.S64 D26 , Q13, #31 402 VSHRN.S64 D27, Q14, #31
|
D | ixheaacd_esbr_cos_sin_mod_loop1.s | 55 VQSUB.S64 Q1, Q5, Q2 81 VQSUB.S64 Q1, Q4, Q3 107 VQSUB.S64 Q1, Q5, Q2 133 VQSUB.S64 Q1, Q4, Q3
|
D | ixheaacd_tns_ar_filter_fixed.s | 151 …VSHR.S64 D6, #32 @acc1=acc>>32 @acc = mac32_tns_neon(state[j - 1],lpc[j],acc, t… 190 VSHR.S64 D6, #32 @acc = mac32_tns_neon(state[j - 1],lpc[j],acc, temp_lo)@ 235 VSHR.S64 D6, #32 282 VSHR.S64 D6, #32 332 VSHR.S64 D6, #32 437 VSHR.S64 D6, #32 480 VSHR.S64 D6, #32 527 VSHR.S64 D6, #32
|
/external/swiftshader/third_party/llvm-7.0/llvm/lib/Target/AMDGPU/ |
D | AMDGPULegalizerInfo.cpp | 41 const LLT S64 = LLT::scalar(64); in AMDGPULegalizerInfo() local 73 .legalFor({S32, S64}); in AMDGPULegalizerInfo() 86 .legalFor({S1, S32, S64}); in AMDGPULegalizerInfo() 97 setAction({G_FCMP, 1, S64}, Legal); in AMDGPULegalizerInfo() 101 setAction({G_ZEXT, S64}, Legal); in AMDGPULegalizerInfo() 161 setAction({G_GEP, S64}, Legal); in AMDGPULegalizerInfo()
|
/external/openssh/openbsd-compat/ |
D | sha2.c | 164 #define S64(b,x) (((x) >> (b)) | ((x) << (64 - (b)))) macro 177 #define Sigma0_512(x) (S64(28, (x)) ^ S64(34, (x)) ^ S64(39, (x))) 178 #define Sigma1_512(x) (S64(14, (x)) ^ S64(18, (x)) ^ S64(41, (x))) 179 #define sigma0_512(x) (S64( 1, (x)) ^ S64( 8, (x)) ^ R( 7, (x))) 180 #define sigma1_512(x) (S64(19, (x)) ^ S64(61, (x)) ^ R( 6, (x)))
|
/external/swiftshader/third_party/llvm-7.0/llvm/test/CodeGen/X86/ |
D | pr10475.ll | 21 %S64 = icmp ne <8 x i32> %B61, zeroinitializer 22 %E73 = extractelement <8 x i1> %S64, i32 6
|
/external/llvm/lib/Target/Mips/MCTargetDesc/ |
D | MipsABIFlagsSection.cpp | 24 case FpABIKind::S64: in getFpABIValue() 40 case FpABIKind::S64: in getFpABIString()
|
D | MipsABIFlagsSection.h | 23 enum class FpABIKind { ANY, XX, S32, S64, SOFT }; enumerator 174 FpABI = FpABIKind::S64; in setFpAbiFromPredicates() 179 FpABI = FpABIKind::S64; in setFpAbiFromPredicates()
|
/external/swiftshader/third_party/llvm-7.0/llvm/lib/Target/Mips/MCTargetDesc/ |
D | MipsABIFlagsSection.cpp | 28 case FpABIKind::S64: in getFpABIValue() 44 case FpABIKind::S64: in getFpABIString()
|
D | MipsABIFlagsSection.h | 24 enum class FpABIKind { ANY, XX, S32, S64, SOFT }; enumerator 180 FpABI = FpABIKind::S64; in setFpAbiFromPredicates() 185 FpABI = FpABIKind::S64; in setFpAbiFromPredicates()
|
/external/llvm/test/CodeGen/X86/ |
D | pr10475.ll | 21 %S64 = icmp ne <8 x i32> %B61, zeroinitializer 22 %E73 = extractelement <8 x i1> %S64, i32 6
|
/external/tensorflow/tensorflow/compiler/xla/ |
D | literal_util.cc | 121 case S64: in Zero() 158 case S64: in One() 198 case S64: in MinValue() 242 case S64: in MaxValue() 338 case S64: in ReshapeSlice() 402 case S64: in GetFirstScalarLiteral()
|
D | primitive_util.h | 103 return S64; 210 struct PrimitiveTypeToNative<S64> {
|
/external/ipsec-tools/src/racoon/missing/crypto/sha2/ |
D | sha2.c | 197 #define S64(b,x) (((x) >> (b)) | ((x) << (64 - (b)))) macro 210 #define Sigma0_512(x) (S64(28, (x)) ^ S64(34, (x)) ^ S64(39, (x))) 211 #define Sigma1_512(x) (S64(14, (x)) ^ S64(18, (x)) ^ S64(41, (x))) 212 #define sigma0_512(x) (S64( 1, (x)) ^ S64( 8, (x)) ^ R( 7, (x))) 213 #define sigma1_512(x) (S64(19, (x)) ^ S64(61, (x)) ^ R( 6, (x)))
|
/external/tensorflow/tensorflow/compiler/xla/python_api/ |
D | types.py | 86 xla_data_pb2.S64: 88 primitive_type=xla_data_pb2.S64,
|
/external/llvm/test/CodeGen/AArch64/ |
D | arm64-bcc.ll | 21 %S64 = type <{ i64 }> 23 %Sstruct = type <{ %S64, %S32 }>
|
/external/swiftshader/third_party/llvm-7.0/llvm/test/CodeGen/AArch64/ |
D | arm64-bcc.ll | 21 %S64 = type <{ i64 }> 23 %Sstruct = type <{ %S64, %S32 }>
|