/external/swiftshader/third_party/llvm-7.0/llvm/test/CodeGen/AMDGPU/ |
D | llvm.amdgcn.exp.ll | 20 ; GCN-DAG: v_mov_b32_e32 [[SRC0:v[0-9]+]], 1.0 21 ; GCN-DAG: v_mov_b32_e32 [[SRC1:v[0-9]+]], 2.0 22 ; GCN-DAG: v_mov_b32_e32 [[SRC2:v[0-9]+]], 0.5 23 ; GCN-DAG: v_mov_b32_e32 [[SRC3:v[0-9]+]], 4.0 31 ; GCN-DAG: v_mov_b32_e32 [[SRC0:v[0-9]+]], 1.0 32 ; GCN-DAG: v_mov_b32_e32 [[SRC1:v[0-9]+]], 2.0 33 ; GCN-DAG: v_mov_b32_e32 [[SRC2:v[0-9]+]], 0.5 34 ; GCN-DAG: v_mov_b32_e32 [[SRC3:v[0-9]+]], 4.0 42 ; GCN-DAG: v_mov_b32_e32 [[SRC0:v[0-9]+]], 1.0 43 ; GCN-DAG: v_mov_b32_e32 [[SRC1:v[0-9]+]], 2.0 [all …]
|
D | addrspacecast.ll | 12 ; CI-DAG: v_mov_b32_e32 [[VAPERTURE:v[0-9]+]], [[APERTURE]] 15 ; CI-DAG: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[PTR]] 18 ; HSA-DAG: v_mov_b32_e32 [[K:v[0-9]+]], 7 22 ; GFX9-DAG: v_mov_b32_e32 [[VAPERTURE:v[0-9]+]], [[SSRC_SHARED_BASE]] 24 ; GFX9-XXX: v_mov_b32_e32 [[VAPERTURE:v[0-9]+]], src_shared_base 27 ; GFX9-DAG: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[PTR]] 51 ; CI-DAG: v_mov_b32_e32 [[VAPERTURE:v[0-9]+]], [[APERTURE]] 53 ; CI-DAG: v_mov_b32_e32 [[K:v[0-9]+]], 7 56 ; CI-DAG: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[PTR]] 62 ; GFX9-DAG: v_mov_b32_e32 [[VAPERTURE:v[0-9]+]], [[SSRC_PRIVATE_BASE]] [all …]
|
D | indirect-addressing-si.ll | 11 ; GCN-DAG: v_mov_b32_e32 v{{[0-9]+}}, 4.0 12 ; GCN-DAG: v_mov_b32_e32 v{{[0-9]+}}, 0x40400000 13 ; GCN-DAG: v_mov_b32_e32 [[BASEREG:v[0-9]+]], 2.0 14 ; GCN-DAG: v_mov_b32_e32 v{{[0-9]+}}, 1.0 20 ; IDXMODE-NEXT: v_mov_b32_e32 v{{[0-9]+}}, [[BASEREG]] 37 ; GCN-DAG: v_mov_b32_e32 v{{[0-9]+}}, s{{[0-9]+}} 38 ; GCN-DAG: v_mov_b32_e32 v{{[0-9]+}}, s{{[0-9]+}} 39 ; GCN-DAG: v_mov_b32_e32 v{{[0-9]+}}, s{{[0-9]+}} 40 ; GCN-DAG: v_mov_b32_e32 v{{[0-9]+}}, s{{[0-9]+}} 45 ; IDXMODE-NEXT: v_mov_b32_e32 v{{[0-9]+}}, v{{[0-9]+}} [all …]
|
D | bitreverse-inline-immediates.ll | 8 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 0{{$}} 16 ; GCN: v_mov_b32_e32 v[[LOK:[0-9]+]], 0{{$}} 17 ; GCN: v_mov_b32_e32 v[[HIK:[0-9]+]], v[[LOK]]{{$}} 25 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], -1{{$}} 33 ; GCN: v_mov_b32_e32 v[[LOK:[0-9]+]], -1{{$}} 34 ; GCN: v_mov_b32_e32 v[[HIK:[0-9]+]], v[[LOK]]{{$}} 50 ; GCN-DAG: v_mov_b32_e32 v[[LOK:[0-9]+]], 0{{$}} 67 ; GCN-DAG: v_mov_b32_e32 v[[LOK:[0-9]+]], -1{{$}} 76 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 0xf7ffffff{{$}} 84 ; GCN-DAG: v_mov_b32_e32 v[[LOK:[0-9]+]], -1{{$}} [all …]
|
D | call-argument-types.ll | 67 ; GCN-DAG: v_mov_b32_e32 v0, 1{{$}} 129 ; GCN-NEXT: v_mov_b32_e32 v0, 0x7b 185 ; GCN-DAG: v_mov_b32_e32 v0, 0x7b{{$}} 243 ; GCN: v_mov_b32_e32 v0, 42 257 ; GCN-DAG: v_mov_b32_e32 v0, [[K0]] 261 ; GCN-DAG: v_mov_b32_e32 v1, [[K1]] 280 ; GCN-DAG: v_mov_b32_e32 v0, 1 281 ; GCN-DAG: v_mov_b32_e32 v1, 2 282 ; GCN-DAG: v_mov_b32_e32 v2, 3 283 ; GCN-DAG: v_mov_b32_e32 v3, 4 [all …]
|
D | dagcombine-setcc-select.ll | 5 ; GCN-DAG: v_mov_b32_e32 [[ONE:v[0-9]+]], 1.0 11 ; GCN-DAG: v_mov_b32_e32 [[TWO:v[0-9]+]], 2.0 12 ; GCN-DAG: v_mov_b32_e32 [[FOUR:v[0-9]+]], 4.0 26 ; GCN-DAG: v_mov_b32_e32 [[ONE:v[0-9]+]], 1.0 32 ; GCN-DAG: v_mov_b32_e32 [[TWO:v[0-9]+]], 2.0 33 ; GCN-DAG: v_mov_b32_e32 [[FOUR:v[0-9]+]], 4.0 47 ; GCN-DAG: v_mov_b32_e32 [[ONE:v[0-9]+]], 1.0 53 ; GCN-DAG: v_mov_b32_e32 [[TWO:v[0-9]+]], 2.0 54 ; GCN-DAG: v_mov_b32_e32 [[FOUR:v[0-9]+]], 4.0 68 ; GCN-DAG: v_mov_b32_e32 [[ONE:v[0-9]+]], 1.0 [all …]
|
D | llvm.amdgcn.atomic.inc.ll | 19 ; GCN-DAG: v_mov_b32_e32 [[K:v[0-9]+]], 42 31 ; GCN-DAG: v_mov_b32_e32 [[K:v[0-9]+]], 42 45 ; GCN-DAG: v_mov_b32_e32 [[DATA:v[0-9]+]], 4 46 ; GCN-DAG: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[SPTR]] 57 ; GCN-DAG: v_mov_b32_e32 [[K:v[0-9]+]], 42 66 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 76 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 87 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 96 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 106 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 [all …]
|
D | llvm.amdgcn.atomic.dec.ll | 47 ; GCN-DAG: v_mov_b32_e32 [[K:v[0-9]+]], 42 59 ; GCN-DAG: v_mov_b32_e32 [[K:v[0-9]+]], 42 73 ; GCN-DAG: v_mov_b32_e32 [[DATA:v[0-9]+]], 4 74 ; GCN-DAG: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[SPTR]] 85 ; GCN-DAG: v_mov_b32_e32 [[K:v[0-9]+]], 42 94 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 104 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 115 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 124 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 134 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 [all …]
|
D | immv216.ll | 7 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0x80008000{{$}} 15 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0{{$}} 23 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0x80008000{{$}} 31 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0x38003800{{$}} 39 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0xb800b800{{$}} 47 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0x3c003c00{{$}} 55 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0xbc00bc00{{$}} 63 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0x40004000{{$}} 71 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0xc000c000{{$}} 79 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0x44004400{{$}} [all …]
|
D | llvm.amdgcn.exp.compr.ll | 18 ; GCN-DAG: v_mov_b32_e32 [[SRC0:v[0-9]+]], 0x40003c00 19 ; GCN-DAG: v_mov_b32_e32 [[SRC1:v[0-9]+]], 0x44003800 27 ; GCN-DAG: v_mov_b32_e32 [[SRC0:v[0-9]+]], 0x40003c00 28 ; GCN-DAG: v_mov_b32_e32 [[SRC1:v[0-9]+]], 0x44003800 36 ; GCN-DAG: v_mov_b32_e32 [[SRC0:v[0-9]+]], 0x40003c00 37 ; GCN-DAG: v_mov_b32_e32 [[SRC1:v[0-9]+]], 0x44003800 45 ; GCN-DAG: v_mov_b32_e32 [[SRC0:v[0-9]+]], 0x40003c00 46 ; GCN-DAG: v_mov_b32_e32 [[SRC1:v[0-9]+]], 0x44003800 54 ; GCN-DAG: v_mov_b32_e32 [[SRC0:v[0-9]+]], 0x40003c00 55 ; GCN-DAG: v_mov_b32_e32 [[SRC1:v[0-9]+]], 0x44003800 [all …]
|
D | ret.ll | 5 ; GCN-DAG: v_mov_b32_e32 v1, v0 20 ; GCN: v_mov_b32_e32 v4, v0 23 ; GCN-DAG: v_mov_b32_e32 v0, 1.0 24 ; GCN-DAG: v_mov_b32_e32 v1, 2.0 25 ; GCN-DAG: v_mov_b32_e32 v2, 4.0 26 ; GCN-DAG: v_mov_b32_e32 v3, -1.0 40 ; GCN-NOT: v_mov_b32_e32 v0 41 ; GCN-NOT: v_mov_b32_e32 v1 42 ; GCN-NOT: v_mov_b32_e32 v2 43 ; GCN: v_mov_b32_e32 v3, v4 [all …]
|
D | imm.ll | 6 ; GCN: v_mov_b32_e32 v[[LO_VGPR:[0-9]+]], 5 16 ; GCN: v_mov_b32_e32 v[[HI_VGPR:[0-9]+]], 5 25 ; GCN-DAG: v_mov_b32_e32 v[[LO_VREG:[0-9]+]], 0{{$}} 42 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0{{$}} 58 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0.5{{$}} 66 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], -0.5{{$}} 74 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 1.0{{$}} 82 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], -1.0{{$}} 90 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 2.0{{$}} 98 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], -2.0{{$}} [all …]
|
D | shift-and-i128-ubfe.ll | 7 ; GCN: v_mov_b32_e32 v[[ZERO0:[0-9]+]], 0{{$}} 8 ; GCN: v_mov_b32_e32 v[[ZERO1:[0-9]+]], v[[ZERO0]]{{$}} 9 ; GCN: v_mov_b32_e32 v[[ZERO2:[0-9]+]], v[[ZERO0]]{{$}} 29 ; GCN-DAG: v_mov_b32_e32 v[[ZERO0:[0-9]+]], 0{{$}} 30 ; GCN: v_mov_b32_e32 v[[ZERO1:[0-9]+]], v[[ZERO0]]{{$}} 31 ; GCN: v_mov_b32_e32 v[[ZERO2:[0-9]+]], v[[ZERO0]]{{$}} 32 ; GCN: v_mov_b32_e32 v[[ZERO3:[0-9]+]], v[[ZERO0]]{{$}} 52 ; GCN-DAG: v_mov_b32_e32 v[[ZERO0:[0-9]+]], 0{{$}} 53 ; GCN: v_mov_b32_e32 v[[ZERO1:[0-9]+]], v[[ZERO0]]{{$}} 54 ; GCN: v_mov_b32_e32 v[[ZERO2:[0-9]+]], v[[ZERO0]]{{$}} [all …]
|
D | atomic_cmp_swap_local.ll | 14 ; GCN-DAG: v_mov_b32_e32 [[VCMP:v[0-9]+]], 7 15 ; GCN-DAG: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[PTR]] 16 ; GCN-DAG: v_mov_b32_e32 [[VSWAP:v[0-9]+]], [[SWAP]] 35 ; GCN-DAG: v_mov_b32_e32 v[[LOVCMP:[0-9]+]], 7 36 ; GCN-DAG: v_mov_b32_e32 v[[HIVCMP:[0-9]+]], 0 37 ; GCN-DAG: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[PTR]] 38 ; GCN-DAG: v_mov_b32_e32 v[[LOSWAPV:[0-9]+]], s[[LOSWAP]] 39 ; GCN-DAG: v_mov_b32_e32 v[[HISWAPV:[0-9]+]], s[[HISWAP]] 76 ; GCN-DAG: v_mov_b32_e32 [[VCMP:v[0-9]+]], 7 77 ; GCN-DAG: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[PTR]] [all …]
|
/external/llvm/test/CodeGen/AMDGPU/ |
D | fcanonicalize.ll | 26 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0{{$}} 44 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 1.0{{$}} 53 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], -1.0{{$}} 62 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0x41800000{{$}} 71 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0{{$}} 80 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0x7fffff{{$}} 89 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0{{$}} 98 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0x807fffff{{$}} 107 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0x7fc00000{{$}} 116 ; GCN: v_mov_b32_e32 [[REG:v[0-9]+]], 0x7fc00000{{$}} [all …]
|
D | bitreverse-inline-immediates.ll | 8 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 0{{$}} 16 ; GCN: v_mov_b32_e32 v[[LOK:[0-9]+]], 0{{$}} 17 ; GCN: v_mov_b32_e32 v[[HIK:[0-9]+]], v[[LOK]]{{$}} 25 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], -1{{$}} 33 ; GCN: v_mov_b32_e32 v[[LOK:[0-9]+]], -1{{$}} 34 ; GCN: v_mov_b32_e32 v[[HIK:[0-9]+]], v[[LOK]]{{$}} 50 ; GCN-DAG: v_mov_b32_e32 v[[LOK:[0-9]+]], 0{{$}} 67 ; GCN-DAG: v_mov_b32_e32 v[[LOK:[0-9]+]], -1{{$}} 76 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 0xf7ffffff{{$}} 84 ; GCN-DAG: v_mov_b32_e32 v[[LOK:[0-9]+]], -1{{$}} [all …]
|
D | addrspacecast.ll | 11 ; HSA-DAG: v_mov_b32_e32 [[VAPERTURE:v[0-9]+]], [[APERTURE]] 12 ; HSA-DAG: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[PTR]] 17 ; HSA-DAG: v_mov_b32_e32 [[K:v[0-9]+]], 7 34 ; HSA-DAG: v_mov_b32_e32 [[VAPERTURE:v[0-9]+]], [[APERTURE]] 35 ; HSA-DAG: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[PTR]] 40 ; HSA-DAG: v_mov_b32_e32 [[K:v[0-9]+]], 7 54 ; HSA-DAG: v_mov_b32_e32 v[[VPTRLO:[0-9]+]], s[[PTRLO]] 55 ; HSA-DAG: v_mov_b32_e32 v[[VPTRHI:[0-9]+]], s[[PTRHI]] 56 ; HSA-DAG: v_mov_b32_e32 [[K:v[0-9]+]], 7 67 ; HSA-DAG: v_mov_b32_e32 v[[VPTRLO:[0-9]+]], s[[PTRLO]] [all …]
|
D | captured-frame-index.ll | 5 ; GCN: v_mov_b32_e32 [[ZERO1:v[0-9]+]], 0{{$}} 7 ; GCN: v_mov_b32_e32 [[ZERO0:v[0-9]+]], 0{{$}} 8 ; GCN: v_mov_b32_e32 [[VLDSPTR:v[0-9]+]], [[LDSPTR]] 19 ; GCN-DAG: v_mov_b32_e32 [[ZERO:v[0-9]+]], 0{{$}} 25 ; GCN-DAG: v_mov_b32_e32 [[VLDSPTR:v[0-9]+]], [[LDSPTR]] 28 ; GCN-DAG: v_mov_b32_e32 [[FI1:v[0-9]+]], 4{{$}} 42 ; GCN-DAG: v_mov_b32_e32 [[K:v[0-9]+]], 0x4d2{{$}} 43 ; GCN-DAG: v_mov_b32_e32 [[ZERO:v[0-9]+]], 0{{$}} 57 ; GCN-DAG: v_mov_b32_e32 [[ZERO:v[0-9]+]], 0{{$}} 58 ; GCN-DAG: v_mov_b32_e32 [[K0:v[0-9]+]], 32{{$}} [all …]
|
D | llvm.amdgcn.atomic.dec.ll | 15 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 24 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 35 ; GCN: v_mov_b32_e32 [[DATA:v[0-9]+]], 4 36 ; GCN: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[SPTR]] 44 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 53 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 62 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 79 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 88 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 102 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 [all …]
|
D | llvm.amdgcn.atomic.inc.ll | 15 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 24 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 35 ; GCN: v_mov_b32_e32 [[DATA:v[0-9]+]], 4 36 ; GCN: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[SPTR]] 44 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 53 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 62 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 79 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 88 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 102 ; GCN: v_mov_b32_e32 [[K:v[0-9]+]], 42 [all …]
|
D | ret.ll | 7 ; GCN: v_mov_b32_e32 v1, v0 23 ; GCN-DAG: v_mov_b32_e32 v0, 1.0 24 ; GCN-DAG: v_mov_b32_e32 v1, 2.0 25 ; GCN-DAG: v_mov_b32_e32 v2, 4.0 26 ; GCN-DAG: v_mov_b32_e32 v3, -1.0 39 ; GCN-NOT: v_mov_b32_e32 v0 40 ; GCN-NOT: v_mov_b32_e32 v1 41 ; GCN-NOT: v_mov_b32_e32 v2 42 ; GCN: v_mov_b32_e32 v3, v4 43 ; GCN: v_mov_b32_e32 v4, v6 [all …]
|
D | atomic_cmp_swap_local.ll | 10 ; GCN: v_mov_b32_e32 [[VCMP:v[0-9]+]], 7 11 ; GCN-DAG: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[PTR]] 12 ; GCN-DAG: v_mov_b32_e32 [[VSWAP:v[0-9]+]], [[SWAP]] 28 ; GCN-DAG: v_mov_b32_e32 v[[LOVCMP:[0-9]+]], 7 29 ; GCN-DAG: v_mov_b32_e32 v[[HIVCMP:[0-9]+]], 0 30 ; GCN-DAG: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[PTR]] 31 ; GCN-DAG: v_mov_b32_e32 v[[LOSWAPV:[0-9]+]], s[[LOSWAP]] 32 ; GCN-DAG: v_mov_b32_e32 v[[HISWAPV:[0-9]+]], s[[HISWAP]] 63 ; GCN-DAG: v_mov_b32_e32 [[VCMP:v[0-9]+]], 7 64 ; GCN-DAG: v_mov_b32_e32 [[VPTR:v[0-9]+]], [[PTR]] [all …]
|
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/Disassembler/AMDGPU/ |
D | mov.txt | 3 # CHECK: v_mov_b32_e32 v2, v1 ; encoding: [0x01,0x03,0x04,0x7e] 6 # CHECK: v_mov_b32_e32 v1, 0.5 ; encoding: [0xf0,0x02,0x02,0x7e] 9 # CHECK: v_mov_b32_e32 v15, s100 ; encoding: [0x64,0x02,0x1e,0x7e] 12 # CHECK: v_mov_b32_e32 v90, flat_scratch_lo ; encoding: [0x66,0x02,0xb4,0x7e] 15 # CHECK: v_mov_b32_e32 v150, vcc_lo ; encoding: [0x6a,0x02,0x2c,0x7f] 18 # CHECK: v_mov_b32_e32 v199, exec_lo ; encoding: [0x7e,0x02,0x8e,0x7f] 21 # CHECK: v_mov_b32_e32 v222, m0 ; encoding: [0x7c,0x02,0xbc,0x7f] 24 # CHECK: v_mov_b32_e32 v255, -13 ; encoding: [0xcd,0x02,0xfe,0x7f]
|
/external/llvm/test/MC/Disassembler/AMDGPU/ |
D | mov.txt | 3 # CHECK: v_mov_b32_e32 v2, v1 ; encoding: [0x01,0x03,0x04,0x7e] 6 # CHECK: v_mov_b32_e32 v1, 0.5 ; encoding: [0xf0,0x02,0x02,0x7e] 9 # CHECK: v_mov_b32_e32 v15, s100 ; encoding: [0x64,0x02,0x1e,0x7e] 12 # CHECK: v_mov_b32_e32 v90, flat_scratch_lo ; encoding: [0x66,0x02,0xb4,0x7e] 15 # CHECK: v_mov_b32_e32 v150, vcc_lo ; encoding: [0x6a,0x02,0x2c,0x7f] 18 # CHECK: v_mov_b32_e32 v199, exec_lo ; encoding: [0x7e,0x02,0x8e,0x7f] 21 # CHECK: v_mov_b32_e32 v222, m0 ; encoding: [0x7c,0x02,0xbc,0x7f] 24 # CHECK: v_mov_b32_e32 v255, -13 ; encoding: [0xcd,0x02,0xfe,0x7f]
|
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/AMDGPU/ |
D | sym_kernel_scope.s | 7 v_mov_b32_e32 v5, s8 20 v_mov_b32_e32 v1, s86 34 v_mov_b32_e32 v0, v0 45 v_mov_b32_e32 v[A], s0 47 v_mov_b32_e32 v[B], s0 48 v_mov_b32_e32 v[B], v[A] 50 v_mov_b32_e32 v[C], v[A]
|