Home
last modified time | relevance | path

Searched refs:s_addc_u32 (Results 1 – 25 of 54) sorted by relevance

123

/external/swiftshader/third_party/llvm-7.0/llvm/test/CodeGen/AMDGPU/
Dadd_i128.ll23 ; GCN: s_addc_u32
24 ; GCN: s_addc_u32
25 ; GCN: s_addc_u32
35 ; GCN: s_addc_u32
36 ; GCN: s_addc_u32
37 ; GCN: s_addc_u32
47 ; GCN: s_addc_u32
48 ; GCN: s_addc_u32
49 ; GCN: s_addc_u32
Dglobal-variable-relocs.ll18 ; CHECK: s_addc_u32 s[[ADDR_HI:[0-9]+]], s[[PC_HI]], private@rel32@hi+8
32 ; CHECK: s_addc_u32 s[[ADDR_HI:[0-9]+]], s[[PC_HI]], internal@rel32@hi+8
46 ; CHECK: s_addc_u32 s[[GOTADDR_HI:[0-9]+]], s[[PC_HI]], available_externally@gotpcrel32@hi+4
49 ; CHECK: s_addc_u32 s[[GEP_HI:[0-9]+]], s[[ADDR_HI]], 0
63 ; CHECK: s_addc_u32 s[[GOTADDR_HI:[0-9]+]], s[[PC_HI]], linkonce@gotpcrel32@hi+4
66 ; CHECK: s_addc_u32 s[[GEP_HI:[0-9]+]], s[[ADDR_HI]], 0
80 ; CHECK: s_addc_u32 s[[GOTADDR_HI:[0-9]+]], s[[PC_HI]], weak@gotpcrel32@hi+4
83 ; CHECK: s_addc_u32 s[[GEP_HI:[0-9]+]], s[[ADDR_HI]], 0
97 ; CHECK: s_addc_u32 s[[GOTADDR_HI:[0-9]+]], s[[PC_HI]], common@gotpcrel32@hi+4
100 ; CHECK: s_addc_u32 s[[GEP_HI:[0-9]+]], s[[ADDR_HI]], 0
[all …]
Dglobal-constant.ll13 ; NOHSA: s_addc_u32 s{{[0-9]+}}, s[[PC0_HI]], 0
17 ; HSA: s_addc_u32 s{{[0-9]+}}, s[[PC0_HI]], private1@rel32@hi+4
23 ; NOHSA: s_addc_u32 s{{[0-9]+}}, s[[PC1_HI]], 0
27 ; HSA: s_addc_u32 s{{[0-9]+}}, s[[PC1_HI]], private2@rel32@hi+4
42 ; HSA: s_addc_u32 s{{[0-9]+}}, s[[PC0_HI]], available_externally@gotpcrel32@hi+4
Dmem-builtins.ll15 ; GCN: s_addc_u32 s{{[0-9]+}}, s{{[0-9]+}}, memcmp@rel32@hi+4
26 ; GCN: s_addc_u32 s{{[0-9]+}}, s{{[0-9]+}}, memchr@rel32@hi+4
36 ; GCN: s_addc_u32 s{{[0-9]+}}, s{{[0-9]+}}, strcpy@rel32@hi+4
46 ; GCN: s_addc_u32 s{{[0-9]+}}, s{{[0-9]+}}, strcmp@rel32@hi+4
56 ; GCN: s_addc_u32 s{{[0-9]+}}, s{{[0-9]+}}, strlen@rel32@hi+4
66 ; GCN: s_addc_u32 s{{[0-9]+}}, s{{[0-9]+}}, strnlen@rel32@hi+4
Dbranch-relax-bundle.ll12 ; s_addc_u32
24 ; GCN-NEXT: s_addc_u32
30 ; GCN: s_addc_u32 s{{[0-9]+}}, s{{[0-9]+}}, func@
Dadd_i64.ll23 ; SI: s_addc_u32
36 ; SI: s_addc_u32
47 ; SI: s_addc_u32
49 ; SI: s_addc_u32
Dcall-preserved-registers.ll11 ; GCN-NEXT: s_addc_u32 s35, s35,
95 ; GCN-NEXT: s_addc_u32
136 ; GCN-NEXT: s_addc_u32 s7, s7, external_void_func_void@rel32@hi+4
157 ; GCN-NEXT: s_addc_u32 s7, s7, external_void_func_void@rel32@hi+4
188 ; GCN-NEXT: s_addc_u32
Dcall-argument-types.ll66 ; GCN-NEXT: s_addc_u32 s[[PC_HI]], s[[PC_HI]], external_void_func_i1@rel32@hi+4
83 ; GCN-NEXT: s_addc_u32 s[[PC_HI]], s[[PC_HI]], external_void_func_i1_signext@rel32@hi+4
107 ; GCN-NEXT: s_addc_u32 s[[PC_HI]], s[[PC_HI]], external_void_func_i1_zeroext@rel32@hi+4
128 ; GCN-NEXT: s_addc_u32 s[[PC_HI]], s[[PC_HI]], external_void_func_i8@rel32@hi+4
149 ; GCN-NEXT: s_addc_u32 s[[PC_HI]], s[[PC_HI]], external_void_func_i8_signext@rel32@hi+4
170 ; GCN-NEXT: s_addc_u32 s[[PC_HI]], s[[PC_HI]], external_void_func_i8_zeroext@rel32@hi+4
202 ; GCN-NEXT: s_addc_u32 s[[PC_HI]], s[[PC_HI]], external_void_func_i16_signext@rel32@hi+4
223 ; GCN-NEXT: s_addc_u32 s[[PC_HI]], s[[PC_HI]], external_void_func_i16_zeroext@rel32@hi+4
242 ; GCN-NEXT: s_addc_u32 s[[PC_HI]], s[[PC_HI]], external_void_func_i32@rel32@hi+4
260 ; GCN-DAG: s_addc_u32 s[[PC_HI]], s[[PC_HI]], external_void_func_i64@rel32@hi+4
Dbranch-relaxation.ll66 ; GCN-NEXT: s_addc_u32 vcc_hi, vcc_hi, 0
110 ; GCN-NEXT: s_addc_u32 vcc_hi, vcc_hi, 0
230 ; GCN-NEXT: s_addc_u32 vcc_hi, vcc_hi, 0{{$}}
240 ; GCN-NEXT: s_addc_u32 vcc_hi, vcc_hi, 0{{$}}
323 ; GCN-NEXT: s_addc_u32 vcc_hi, vcc_hi, 0{{$}}
335 ; GCN-NEXT: s_addc_u32 vcc_hi, vcc_hi, 0{{$}}
394 ; GCN-NEXT: s_addc_u32 vcc_hi, vcc_hi, 0{{$}}
Dsplit-scalar-i64-add.ll28 ; SI: s_addc_u32 {{s[0-9]+}}, 0xf423f, 0
53 ; SI: s_addc_u32 {{s[0-9]+}}, 0x1869f, {{s[0-9]+}}
Dllvm.amdgcn.implicitarg.ptr.ll126 ; GCN: s_addc_u32 s7, s5, 0{{$}}
140 ; GCN: s_addc_u32 s7, s5, 0{{$}}
222 ; GCN: s_addc_u32 s9, s7, 0
Duaddo.ll8 ; GCN: s_addc_u32
94 ; GCN: s_addc_u32
Dipra.ll68 ; GCN-NEXT: s_addc_u32 s7,
Dadd.ll153 ; GCN: s_addc_u32
193 ; GCN: s_addc_u32
Dxnor.ll50 ; GCN: s_addc_u32
/external/llvm/test/CodeGen/AMDGPU/
Dglobal-variable-relocs.ll18 ; CHECK: s_addc_u32 s[[ADDR_HI:[0-9]+]], s[[PC_HI]], 0
32 ; CHECK: s_addc_u32 s[[ADDR_HI:[0-9]+]], s[[PC_HI]], 0
46 ; CHECK: s_addc_u32 s[[GOTADDR_HI:[0-9]+]], s[[PC_HI]], 0
49 ; CHECK: s_addc_u32 s[[GEP_HI:[0-9]+]], s[[ADDR_HI]], 0
63 ; CHECK: s_addc_u32 s[[GOTADDR_HI:[0-9]+]], s[[PC_HI]], 0
66 ; CHECK: s_addc_u32 s[[GEP_HI:[0-9]+]], s[[ADDR_HI]], 0
80 ; CHECK: s_addc_u32 s[[GOTADDR_HI:[0-9]+]], s[[PC_HI]], 0
83 ; CHECK: s_addc_u32 s[[GEP_HI:[0-9]+]], s[[ADDR_HI]], 0
97 ; CHECK: s_addc_u32 s[[GOTADDR_HI:[0-9]+]], s[[PC_HI]], 0
100 ; CHECK: s_addc_u32 s[[GEP_HI:[0-9]+]], s[[ADDR_HI]], 0
[all …]
Dglobal-constant.ll10 ; GCN: s_addc_u32 s{{[0-9]+}}, s[[PC0_HI]], 0
13 ; GCN: s_addc_u32 s{{[0-9]+}}, s[[PC1_HI]], 0
Dadd_i64.ll47 ; SI: s_addc_u32
49 ; SI: s_addc_u32
Dsplit-scalar-i64-add.ll25 ; SI: s_addc_u32 {{s[0-9]+}}, 0xf423f, 0
50 ; SI: s_addc_u32 {{s[0-9]+}}, 0x1869f, {{s[0-9]+}}
Dadd.ll124 ; SI: s_addc_u32
164 ; SI: s_addc_u32
Duaddo.ll57 ; SI: s_addc_u32
/external/llvm/test/MC/AMDGPU/
Dexpressions.s29 s_addc_u32 s1, s1, 0 label
Dsop2.s19 s_addc_u32 s1, s2, s3 label
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/AMDGPU/
Dexpressions.s29 s_addc_u32 s1, s1, 0 label
Dsop2.s25 s_addc_u32 s1, s2, s3 label

123