Lines Matching refs:Q4
1007 VLD2.U8 {Q3,Q4},[R1],R5 @LOAD 1-16 pred row 2
1010 VSUBL.U8 Q4,D0,D2 @Get residue 1-8 row 1
1028 VADD.S16 Q8 ,Q4,Q5 @e[k] = resi_tmp_1 + resi_tmp_2 k -> 1-8 row 1
1029 VSUB.S16 Q9 ,Q4,Q5 @o[k] = resi_tmp_1 - resi_tmp_2 k ->9-16 row 1
1098 VMULL.S16 Q4,D27,D1 @g_ai2_ihevc_trans_16[6][0-4] * eo[0-4] R2
1123 VTRN.32 Q2,Q4 @R2 transpose1 -- 2 cycles
1138 VADD.S32 Q2,Q2,Q4 @R2 add
1143 VADD.S32 Q4,Q6,Q2 @R2 add
1153 VZIP.S32 Q5,Q4 @ 3 cycle instruction
1229 VMULL.S16 Q4,D22,D4 @o[0][0-3]* R2
1232 VMLAL.S16 Q4,D23,D5 @o[0][4-7]* R2
1272 VTRN.32 Q4 ,Q6 @ 2-cycle instruction
1283 VADD.S32 Q6 ,Q6 ,Q4
1382 VADD.S32 Q12,Q4,Q7 @e[k] = resi_tmp_1 + resi_tmp_2 k -> 1-4 R2
1385 VSUB.S32 Q0 ,Q4,Q7 @o[k] = resi_tmp_1 - resi_tmp_2 k -> 1-4 R2
1395 VADD.S32 Q4,Q12,Q13 @ee[k] = e[k] + e[7 - k] row R2
1413 VMUL.S32 Q4,Q6,Q12 @g_ai2_ihevc_trans_16 * eee[0] eee[1] eeo[0] eeo[1] R1
1414 VMLA.S32 Q4,Q8,Q13 @g_ai2_ihevc_trans_16 * eee[1] eee[0] eeo[1] eeo[0] R1
1434 VADD.S32 Q4,Q4,Q14 @ROUND R1
1440 VSHRN.S32 D8,Q4,#SHIFT @NARROW R1
1526 VMUL.S32 Q4,Q2,Q0
1527 VMLA.S32 Q4,Q3,Q1
1533 VMUL.S32 Q4,Q2,Q0
1534 VMLA.S32 Q4,Q3,Q1
1545 VMUL.S32 Q4,Q2,Q10 @o[0][0-3]
1546 VMLA.S32 Q4,Q3,Q11 @o[0][4-7]
1577 VMUL.S32 Q4,Q2,Q0
1578 VMLA.S32 Q4,Q3,Q1
1587 VMUL.S32 Q4,Q2,Q0
1588 VMLA.S32 Q4,Q3,Q1