/external/capstone/suite/MC/ARM/ |
D | neon-bitwise-encoding.s.cs | 4 0xb0,0x01,0x41,0xf3 = veor d16, d17, d16 5 0xf2,0x01,0x40,0xf3 = veor q8, q8, q9 23 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3 24 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3 25 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3 26 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3 27 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3 28 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3 29 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3 30 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3 [all …]
|
D | neont2-bitwise-encoding.s.cs | 4 0x41,0xff,0xb0,0x01 = veor d16, d17, d16 5 0x40,0xff,0xf2,0x01 = veor q8, q8, q9
|
/external/llvm/test/MC/ARM/ |
D | neon-bitwise-encoding.s | 10 veor d16, d17, d16 11 veor q8, q8, q9 13 @ CHECK: veor d16, d17, d16 @ encoding: [0xb0,0x01,0x41,0xf3] 14 @ CHECK: veor q8, q8, q9 @ encoding: [0xf2,0x01,0x40,0xf3] 110 veor q4, q7, q3 111 veor.8 q4, q7, q3 112 veor.16 q4, q7, q3 113 veor.32 q4, q7, q3 114 veor.64 q4, q7, q3 116 veor.i8 q4, q7, q3 [all …]
|
D | neont2-bitwise-encoding.s | 11 veor d16, d17, d16 12 veor q8, q8, q9 14 @ CHECK: veor d16, d17, d16 @ encoding: [0x41,0xff,0xb0,0x01] 15 @ CHECK: veor q8, q8, q9 @ encoding: [0x40,0xff,0xf2,0x01]
|
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/ARM/ |
D | neon-bitwise-encoding.s | 10 veor d16, d17, d16 11 veor q8, q8, q9 13 @ CHECK: veor d16, d17, d16 @ encoding: [0xb0,0x01,0x41,0xf3] 14 @ CHECK: veor q8, q8, q9 @ encoding: [0xf2,0x01,0x40,0xf3] 110 veor q4, q7, q3 111 veor.8 q4, q7, q3 112 veor.16 q4, q7, q3 113 veor.32 q4, q7, q3 114 veor.64 q4, q7, q3 116 veor.i8 q4, q7, q3 [all …]
|
D | neont2-bitwise-encoding.s | 11 veor d16, d17, d16 12 veor q8, q8, q9 14 @ CHECK: veor d16, d17, d16 @ encoding: [0x41,0xff,0xb0,0x01] 15 @ CHECK: veor q8, q8, q9 @ encoding: [0x40,0xff,0xf2,0x01]
|
/external/boringssl/ios-arm/crypto/fipsmodule/ |
D | ghashv8-armx32.S | 42 veor q12,q3,q8 @ twisted H 48 veor q8,q8,q12 53 veor q10,q0,q2 54 veor q1,q1,q9 55 veor q1,q1,q10 60 veor q0,q1,q10 64 veor q10,q10,q2 65 veor q14,q0,q10 68 veor q9,q9,q14 91 veor q9,q9,q3 @ Karatsuba pre-processing [all …]
|
D | bsaes-armv7.S | 1123 veor q7, q7, q6 @ fix up round 0 key 1139 veor q7, q7, q6 @ fix up round 0 key 1171 veor q0, q0, q14 @ ^= IV 1173 veor q1, q1, q8 1174 veor q6, q6, q9 1176 veor q4, q4, q10 1177 veor q2, q2, q11 1179 veor q7, q7, q12 1181 veor q3, q3, q13 1183 veor q5, q5, q14 [all …]
|
D | ghash-armv4.S | 397 veor q3,q3,q8 @ twisted H 419 veor d28,d26,d27 @ Karatsuba pre-processing 440 veor d28,d26,d27 @ Karatsuba pre-processing 448 veor q3,q0 @ inp^=Xi 459 veor q8, q8, q0 @ L = E + F 462 veor q9, q9, q11 @ M = G + H 464 veor d16, d16, d17 @ t0 = (L) (P0 + P1) << 8 467 veor d18, d18, d19 @ t1 = (M) (P2 + P3) << 16 470 veor q10, q10, q0 @ N = I + J 471 veor d16, d16, d17 [all …]
|
D | aesv8-armx32.S | 55 veor q0,q0,q0 73 veor q3,q3,q9 75 veor q3,q3,q9 77 veor q10,q10,q1 78 veor q3,q3,q9 80 veor q3,q3,q10 91 veor q3,q3,q9 93 veor q3,q3,q9 95 veor q10,q10,q1 96 veor q3,q3,q9 [all …]
|
D | vpaes-armv7.S | 122 veor q0, q1, q5 @ vpxor %xmm5, %xmm1, %xmm0 123 veor q0, q0, q2 @ vpxor %xmm2, %xmm0, %xmm0 139 veor q4, q4, q5 @ vpxor %xmm5, %xmm4, %xmm4 # 4 = sb1u + k 142 veor q0, q0, q4 @ vpxor %xmm4, %xmm0, %xmm0 # 0 = A 148 veor q2, q2, q5 @ vpxor %xmm5, %xmm2, %xmm2 # 2 = 2A 153 veor q3, q3, q2 @ vpxor %xmm2, %xmm3, %xmm3 # 0 = 2A+B 157 veor q0, q5, q3 @ vpxor %xmm3, %xmm0, %xmm0 # 3 = 2A+B+D 159 veor q0, q0, q4 @ vpxor %xmm4, %xmm0, %xmm0 # 0 = 2A+3B+C+D 168 veor q1, q1, q0 @ vpxor %xmm0, %xmm1, %xmm1 # 0 = j 173 veor q3, q3, q5 @ vpxor %xmm5, %xmm3, %xmm3 # 3 = iak = 1/i + a/k [all …]
|
D | sha1-armv4-large.S | 533 veor q15,q15,q15 560 veor q8,q8,q0 563 veor q12,q12,q2 566 veor q12,q12,q8 589 veor q8,q8,q12 592 veor q8,q8,q13 608 veor q9,q9,q1 611 veor q12,q12,q3 614 veor q12,q12,q9 636 veor q9,q9,q12 [all …]
|
/external/boringssl/linux-arm/crypto/fipsmodule/ |
D | ghashv8-armx32.S | 41 veor q12,q3,q8 @ twisted H 47 veor q8,q8,q12 52 veor q10,q0,q2 53 veor q1,q1,q9 54 veor q1,q1,q10 59 veor q0,q1,q10 63 veor q10,q10,q2 64 veor q14,q0,q10 67 veor q9,q9,q14 88 veor q9,q9,q3 @ Karatsuba pre-processing [all …]
|
D | bsaes-armv7.S | 1116 veor q7, q7, q6 @ fix up round 0 key 1132 veor q7, q7, q6 @ fix up round 0 key 1164 veor q0, q0, q14 @ ^= IV 1166 veor q1, q1, q8 1167 veor q6, q6, q9 1169 veor q4, q4, q10 1170 veor q2, q2, q11 1172 veor q7, q7, q12 1174 veor q3, q3, q13 1176 veor q5, q5, q14 [all …]
|
D | ghash-armv4.S | 390 veor q3,q3,q8 @ twisted H 410 veor d28,d26,d27 @ Karatsuba pre-processing 429 veor d28,d26,d27 @ Karatsuba pre-processing 437 veor q3,q0 @ inp^=Xi 448 veor q8, q8, q0 @ L = E + F 451 veor q9, q9, q11 @ M = G + H 453 veor d16, d16, d17 @ t0 = (L) (P0 + P1) << 8 456 veor d18, d18, d19 @ t1 = (M) (P2 + P3) << 16 459 veor q10, q10, q0 @ N = I + J 460 veor d16, d16, d17 [all …]
|
D | vpaes-armv7.S | 119 veor q0, q1, q5 @ vpxor %xmm5, %xmm1, %xmm0 120 veor q0, q0, q2 @ vpxor %xmm2, %xmm0, %xmm0 136 veor q4, q4, q5 @ vpxor %xmm5, %xmm4, %xmm4 # 4 = sb1u + k 139 veor q0, q0, q4 @ vpxor %xmm4, %xmm0, %xmm0 # 0 = A 145 veor q2, q2, q5 @ vpxor %xmm5, %xmm2, %xmm2 # 2 = 2A 150 veor q3, q3, q2 @ vpxor %xmm2, %xmm3, %xmm3 # 0 = 2A+B 154 veor q0, q5, q3 @ vpxor %xmm3, %xmm0, %xmm0 # 3 = 2A+B+D 156 veor q0, q0, q4 @ vpxor %xmm4, %xmm0, %xmm0 # 0 = 2A+3B+C+D 165 veor q1, q1, q0 @ vpxor %xmm0, %xmm1, %xmm1 # 0 = j 170 veor q3, q3, q5 @ vpxor %xmm5, %xmm3, %xmm3 # 3 = iak = 1/i + a/k [all …]
|
D | sha1-armv4-large.S | 530 veor q15,q15,q15 557 veor q8,q8,q0 560 veor q12,q12,q2 563 veor q12,q12,q8 586 veor q8,q8,q12 589 veor q8,q8,q13 605 veor q9,q9,q1 608 veor q12,q12,q3 611 veor q12,q12,q9 633 veor q9,q9,q12 [all …]
|
/external/swiftshader/third_party/subzero/tests_lit/assembler/arm32/ |
D | xor-vec.ll | 1 ; Show that we know how to translate veor vector instructions. 31 ; ASM: veor.i32 q0, q0, q1 33 ; IASM-NOT: veor.i32 46 ; ASM: veor.i16 q0, q0, q1 48 ; IASM-NOT: veor.i16 61 ; ASM: veor.i8 q0, q0, q1 63 ; IASM-NOT: veor.i8 80 ; ASM: veor.i32 q0, q0, q1 82 ; IASM-NOT: veor.i32 95 ; ASM: veor.i16 q0, q0, q1 [all …]
|
D | veor.ll | 1 ; Show that we know how to translate veor. Does this by noting that 2 ; loading a double 0.0 introduces a veor. 33 ; ASM: veor.f64 d0, d0, d0 35 ; IASM-NOT: veor
|
/external/boringssl/ios-arm/crypto/chacha/ |
D | chacha-armv4.S | 888 veor q3,q3,q0 890 veor q7,q7,q4 892 veor q11,q11,q8 906 veor q12,q1,q2 908 veor q13,q5,q6 910 veor q14,q9,q10 930 veor q12,q3,q0 932 veor q13,q7,q4 934 veor q14,q11,q8 954 veor q12,q1,q2 [all …]
|
/external/boringssl/linux-arm/crypto/chacha/ |
D | chacha-armv4.S | 885 veor q3,q3,q0 887 veor q7,q7,q4 889 veor q11,q11,q8 903 veor q12,q1,q2 905 veor q13,q5,q6 907 veor q14,q9,q10 927 veor q12,q3,q0 929 veor q13,q7,q4 931 veor q14,q11,q8 951 veor q12,q1,q2 [all …]
|
/external/boringssl/src/crypto/fipsmodule/sha/asm/ |
D | sha1-armv4-large.pl | 401 &veor (@X[0],@X[0],@X[-4&7]); # "X[0]"^="X[-16]" 404 &veor (@Tx[0],@Tx[0],@X[-2&7]); # "X[-3]"^"X[-8]" 407 &veor (@Tx[0],@Tx[0],@X[0]); # "X[0]"^="X[-3]"^"X[-8] 430 &veor (@X[0],@X[0],@Tx[0]); 433 &veor (@X[0],@X[0],@Tx[1]); # "X[0]"^=("X[0]">>96)<<<2 450 &veor (@X[0],@X[0],@X[-4&7]); # "X[0]"="X[-32]"^"X[-16]" 453 &veor (@X[0],@X[0],@X[-7&7]); # "X[0]"^="X[-28]" 460 &veor (@Tx[0],@Tx[0],@X[0]); # "X[-6]"^="X[0]"
|
D | sha256-armv4.pl | 353 &veor ($T1,$T1,$T2); 362 &veor ($T1,$T1,$T3); # sigma0(X[1..4]) 374 &veor ($T5,$T5,$T4); 383 &veor ($T5,$T5,$T4); # sigma1(X[14..15]) 398 &veor ($T5,$T5,$T4); 410 &veor ($T5,$T5,$T4); # sigma1(X[16..17])
|
/external/libvpx/libvpx/vpx_dsp/arm/ |
D | loopfilter_4_neon.asm | 188 veor d7, d7, d18 ; qs0 define 196 veor d6, d6, d18 ; ps0 define 198 veor d5, d5, d18 ; ps1 define 201 veor d16, d16, d18 ; qs1 237 veor d6, d26, d18 ; *oq0 = u^0x80 define 244 veor d5, d19, d18 ; *op0 = u^0x80 define 245 veor d4, d21, d18 ; *op1 = u^0x80 define 246 veor d7, d20, d18 ; *oq1 = u^0x80 define 483 veor q7, q7, q10 ; qs0 488 veor q6, q6, q10 ; ps0 [all …]
|
/external/libvpx/config/arm-neon/vpx_dsp/arm/ |
D | loopfilter_4_neon.asm.S | 199 veor d7, d7, d18 @ qs0 define 207 veor d6, d6, d18 @ ps0 define 209 veor d5, d5, d18 @ ps1 define 212 veor d16, d16, d18 @ qs1 248 veor d6, d26, d18 @ *oq0 = u^0x80 define 255 veor d5, d19, d18 @ *op0 = u^0x80 define 256 veor d4, d21, d18 @ *op1 = u^0x80 define 257 veor d7, d20, d18 @ *oq1 = u^0x80 define 497 veor q7, q7, q10 @ qs0 502 veor q6, q6, q10 @ ps0 [all …]
|