Lines Matching refs:GPRRegBankID
193 assert((RegBank->getID() == ARM::GPRRegBankID || in guessRegClass()
248 RBI.getRegBank(VReg1, MRI, TRI)->getID() == ARM::GPRRegBankID && in selectMergeValues()
253 RBI.getRegBank(VReg2, MRI, TRI)->getID() == ARM::GPRRegBankID && in selectMergeValues()
275 RBI.getRegBank(VReg0, MRI, TRI)->getID() == ARM::GPRRegBankID && in selectUnmergeValues()
280 RBI.getRegBank(VReg1, MRI, TRI)->getID() == ARM::GPRRegBankID && in selectUnmergeValues()
360 if (RegBank == ARM::GPRRegBankID) { in selectLoadStoreOpCode()
532 if (!validReg(MRI, ResReg, 1, ARM::GPRRegBankID)) in selectCmp()
775 assert(validReg(MRI, CondReg, 1, ARM::GPRRegBankID) && in selectSelect()
789 assert(validOpRegPair(MRI, ResReg, TrueReg, 32, ARM::GPRRegBankID) && in selectSelect()
790 validOpRegPair(MRI, TrueReg, FalseReg, 32, ARM::GPRRegBankID) && in selectSelect()
927 assert(DstRegBank.getID() == ARM::GPRRegBankID && in select()
953 if (SrcRegBank.getID() != ARM::GPRRegBankID) { in select()
1024 if (SrcRegBank.getID() != ARM::GPRRegBankID) { in select()
1037 Opcodes.MOVCCi, ARM::GPRRegBankID, 32); in select()
1136 if (!validReg(MRI, I.getOperand(0).getReg(), 1, ARM::GPRRegBankID)) { in select()