Lines Matching refs:v6
27 ; GISEL-NEXT: v_add_i32_e32 v6, vcc, 1, v4
30 ; GISEL-NEXT: v_cndmask_b32_e32 v4, v4, v6, vcc
165 ; GISEL-NEXT: v_ashrrev_i32_e32 v6, 31, v1
170 ; GISEL-NEXT: v_add_i32_e32 v1, vcc, v1, v6
172 ; GISEL-NEXT: v_xor_b32_e32 v9, v6, v7
175 ; GISEL-NEXT: v_xor_b32_e32 v1, v1, v6
179 ; GISEL-NEXT: v_cvt_f32_u32_e32 v6, v3
182 ; GISEL-NEXT: v_rcp_iflag_f32_e32 v6, v6
184 ; GISEL-NEXT: v_mul_f32_e32 v6, 0x4f7ffffe, v6
186 ; GISEL-NEXT: v_cvt_u32_f32_e32 v6, v6
188 ; GISEL-NEXT: v_mul_lo_u32 v7, v7, v6
190 ; GISEL-NEXT: v_mul_hi_u32 v7, v6, v7
192 ; GISEL-NEXT: v_add_i32_e32 v5, vcc, v6, v7
195 ; GISEL-NEXT: v_mul_lo_u32 v6, v4, v2
199 ; GISEL-NEXT: v_sub_i32_e32 v0, vcc, v0, v6
203 ; GISEL-NEXT: v_sub_i32_e64 v6, s[4:5], v0, v2
207 ; GISEL-NEXT: v_cndmask_b32_e32 v0, v0, v6, vcc
208 ; GISEL-NEXT: v_add_i32_e32 v6, vcc, 1, v4
212 ; GISEL-NEXT: v_cndmask_b32_e32 v0, v4, v6, vcc
226 ; CGP-NEXT: v_ashrrev_i32_e32 v6, 31, v1
231 ; CGP-NEXT: v_xor_b32_e32 v9, v6, v7
232 ; CGP-NEXT: v_add_i32_e32 v1, vcc, v1, v6
236 ; CGP-NEXT: v_xor_b32_e32 v1, v1, v6
240 ; CGP-NEXT: v_cvt_f32_u32_e32 v6, v3
243 ; CGP-NEXT: v_rcp_f32_e32 v6, v6
245 ; CGP-NEXT: v_mul_f32_e32 v6, 0x4f7ffffe, v6
247 ; CGP-NEXT: v_cvt_u32_f32_e32 v6, v6
249 ; CGP-NEXT: v_mul_lo_u32 v7, v7, v6
253 ; CGP-NEXT: v_mul_hi_u32 v7, v6, v7
257 ; CGP-NEXT: v_add_i32_e32 v5, vcc, v6, v7
258 ; CGP-NEXT: v_mul_lo_u32 v6, 0, v4
262 ; CGP-NEXT: v_add_i32_e32 v4, vcc, v6, v4
264 ; CGP-NEXT: v_mul_lo_u32 v6, v4, v2
268 ; CGP-NEXT: v_sub_i32_e32 v0, vcc, v0, v6
272 ; CGP-NEXT: v_sub_i32_e64 v6, s[4:5], v0, v2
276 ; CGP-NEXT: v_cndmask_b32_e32 v0, v0, v6, vcc
277 ; CGP-NEXT: v_add_i32_e32 v6, vcc, 1, v4
281 ; CGP-NEXT: v_cndmask_b32_e32 v0, v4, v6, vcc
345 ; GISEL-NEXT: v_mul_lo_u32 v6, s4, v5
347 ; GISEL-NEXT: v_mul_hi_u32 v6, v5, v6
349 ; GISEL-NEXT: v_add_i32_e32 v5, vcc, v5, v6
353 ; GISEL-NEXT: v_mul_lo_u32 v6, v5, s8
357 ; GISEL-NEXT: v_sub_i32_e32 v0, vcc, v0, v6
361 ; GISEL-NEXT: v_subrev_i32_e64 v6, s[4:5], s8, v0
365 ; GISEL-NEXT: v_cndmask_b32_e32 v0, v0, v6, vcc
366 ; GISEL-NEXT: v_add_i32_e32 v6, vcc, 1, v5
370 ; GISEL-NEXT: v_cndmask_b32_e32 v0, v5, v6, vcc
389 ; CGP-NEXT: v_cvt_f32_u32_e32 v6, s4
393 ; CGP-NEXT: v_rcp_iflag_f32_e32 v6, v6
396 ; CGP-NEXT: v_mul_f32_e32 v6, 0x4f7ffffe, v6
398 ; CGP-NEXT: v_cvt_u32_f32_e32 v6, v6
400 ; CGP-NEXT: v_mul_lo_u32 v8, s5, v6
402 ; CGP-NEXT: v_mul_hi_u32 v8, v6, v8
404 ; CGP-NEXT: v_add_i32_e32 v6, vcc, v6, v8
406 ; CGP-NEXT: v_mul_hi_u32 v6, v0, v6
408 ; CGP-NEXT: v_lshlrev_b32_e32 v7, 12, v6
409 ; CGP-NEXT: v_add_i32_e32 v8, vcc, 1, v6
415 ; CGP-NEXT: v_cndmask_b32_e32 v6, v6, v8, vcc
421 ; CGP-NEXT: v_add_i32_e32 v7, vcc, 1, v6
425 ; CGP-NEXT: v_cndmask_b32_e32 v0, v6, v7, vcc
489 ; GISEL-NEXT: v_mul_lo_u32 v6, s4, v5
491 ; GISEL-NEXT: v_mul_hi_u32 v6, v5, v6
493 ; GISEL-NEXT: v_add_i32_e32 v5, vcc, v5, v6
497 ; GISEL-NEXT: v_mul_lo_u32 v6, v5, s8
501 ; GISEL-NEXT: v_sub_i32_e32 v0, vcc, v0, v6
505 ; GISEL-NEXT: v_subrev_i32_e64 v6, s[4:5], s8, v0
509 ; GISEL-NEXT: v_cndmask_b32_e32 v0, v0, v6, vcc
510 ; GISEL-NEXT: v_add_i32_e32 v6, vcc, 1, v5
514 ; GISEL-NEXT: v_cndmask_b32_e32 v0, v5, v6, vcc
533 ; CGP-NEXT: v_cvt_f32_u32_e32 v6, s4
537 ; CGP-NEXT: v_rcp_iflag_f32_e32 v6, v6
540 ; CGP-NEXT: v_mul_f32_e32 v6, 0x4f7ffffe, v6
542 ; CGP-NEXT: v_cvt_u32_f32_e32 v6, v6
544 ; CGP-NEXT: v_mul_lo_u32 v8, s5, v6
546 ; CGP-NEXT: v_mul_hi_u32 v8, v6, v8
548 ; CGP-NEXT: v_add_i32_e32 v6, vcc, v6, v8
550 ; CGP-NEXT: v_mul_hi_u32 v6, v0, v6
552 ; CGP-NEXT: v_mul_lo_u32 v7, v6, s4
553 ; CGP-NEXT: v_add_i32_e32 v8, vcc, 1, v6
559 ; CGP-NEXT: v_cndmask_b32_e32 v6, v6, v8, vcc
565 ; CGP-NEXT: v_add_i32_e32 v7, vcc, 1, v6
569 ; CGP-NEXT: v_cndmask_b32_e32 v0, v6, v7, vcc
602 ; CHECK-NEXT: v_add_i32_e32 v6, vcc, 1, v4
605 ; CHECK-NEXT: v_cndmask_b32_e32 v4, v4, v6, vcc
631 ; GISEL-NEXT: v_ashrrev_i32_e32 v6, 31, v2
635 ; GISEL-NEXT: v_add_i32_e32 v2, vcc, v2, v6
636 ; GISEL-NEXT: v_xor_b32_e32 v4, v4, v6
639 ; GISEL-NEXT: v_xor_b32_e32 v2, v2, v6
641 ; GISEL-NEXT: v_cvt_f32_u32_e32 v6, v2
645 ; GISEL-NEXT: v_rcp_iflag_f32_e32 v6, v6
647 ; GISEL-NEXT: v_mul_f32_e32 v6, 0x4f7ffffe, v6
649 ; GISEL-NEXT: v_cvt_u32_f32_e32 v6, v6
651 ; GISEL-NEXT: v_mul_lo_u32 v7, v7, v6
653 ; GISEL-NEXT: v_mul_hi_u32 v7, v6, v7
655 ; GISEL-NEXT: v_add_i32_e32 v6, vcc, v6, v7
657 ; GISEL-NEXT: v_mul_hi_u32 v6, v0, v6
659 ; GISEL-NEXT: v_mul_lo_u32 v8, v6, v2
660 ; GISEL-NEXT: v_add_i32_e32 v9, vcc, 1, v6
666 ; GISEL-NEXT: v_cndmask_b32_e32 v6, v6, v9, vcc
672 ; GISEL-NEXT: v_add_i32_e32 v8, vcc, 1, v6
676 ; GISEL-NEXT: v_cndmask_b32_e32 v0, v6, v8, vcc
695 ; CGP-NEXT: v_ashrrev_i32_e32 v6, 31, v2
699 ; CGP-NEXT: v_xor_b32_e32 v4, v4, v6
700 ; CGP-NEXT: v_add_i32_e32 v2, vcc, v2, v6
703 ; CGP-NEXT: v_xor_b32_e32 v2, v2, v6
705 ; CGP-NEXT: v_cvt_f32_u32_e32 v6, v2
709 ; CGP-NEXT: v_rcp_f32_e32 v6, v6
711 ; CGP-NEXT: v_mul_f32_e32 v6, 0x4f7ffffe, v6
713 ; CGP-NEXT: v_cvt_u32_f32_e32 v6, v6
715 ; CGP-NEXT: v_mul_lo_u32 v7, v7, v6
718 ; CGP-NEXT: v_mul_hi_u32 v7, v6, v7
723 ; CGP-NEXT: v_add_i32_e32 v6, vcc, v6, v7
725 ; CGP-NEXT: v_mul_lo_u32 v8, 0, v6
726 ; CGP-NEXT: v_mul_hi_u32 v6, v0, v6
729 ; CGP-NEXT: v_add_i32_e32 v6, vcc, v8, v6
731 ; CGP-NEXT: v_mul_lo_u32 v8, v6, v2
732 ; CGP-NEXT: v_add_i32_e32 v9, vcc, 1, v6
738 ; CGP-NEXT: v_cndmask_b32_e32 v6, v6, v9, vcc
744 ; CGP-NEXT: v_add_i32_e32 v8, vcc, 1, v6
748 ; CGP-NEXT: v_cndmask_b32_e32 v0, v6, v8, vcc
784 ; GISEL-NEXT: v_add_i32_e32 v6, vcc, 1, v4
787 ; GISEL-NEXT: v_cndmask_b32_e32 v4, v4, v6, vcc
845 ; GISEL-NEXT: v_ashrrev_i32_e32 v6, 31, v1
850 ; GISEL-NEXT: v_add_i32_e32 v1, vcc, v1, v6
852 ; GISEL-NEXT: v_xor_b32_e32 v9, v6, v7
855 ; GISEL-NEXT: v_xor_b32_e32 v1, v1, v6
859 ; GISEL-NEXT: v_cvt_f32_u32_e32 v6, v3
862 ; GISEL-NEXT: v_rcp_iflag_f32_e32 v6, v6
864 ; GISEL-NEXT: v_mul_f32_e32 v6, 0x4f7ffffe, v6
866 ; GISEL-NEXT: v_cvt_u32_f32_e32 v6, v6
868 ; GISEL-NEXT: v_mul_lo_u32 v7, v7, v6
870 ; GISEL-NEXT: v_mul_hi_u32 v7, v6, v7
872 ; GISEL-NEXT: v_add_i32_e32 v5, vcc, v6, v7
875 ; GISEL-NEXT: v_mul_lo_u32 v6, v4, v2
879 ; GISEL-NEXT: v_sub_i32_e32 v0, vcc, v0, v6
883 ; GISEL-NEXT: v_sub_i32_e64 v6, s[4:5], v0, v2
887 ; GISEL-NEXT: v_cndmask_b32_e32 v0, v0, v6, vcc
888 ; GISEL-NEXT: v_add_i32_e32 v6, vcc, 1, v4
892 ; GISEL-NEXT: v_cndmask_b32_e32 v0, v4, v6, vcc
911 ; CGP-NEXT: v_cvt_f32_u32_e32 v6, v3
914 ; CGP-NEXT: v_rcp_f32_e32 v6, v6
916 ; CGP-NEXT: v_mul_f32_e32 v6, 0x4f7ffffe, v6
918 ; CGP-NEXT: v_cvt_u32_f32_e32 v6, v6
920 ; CGP-NEXT: v_mul_lo_u32 v7, v7, v6
924 ; CGP-NEXT: v_mul_hi_u32 v7, v6, v7
928 ; CGP-NEXT: v_add_i32_e32 v5, vcc, v6, v7
929 ; CGP-NEXT: v_mul_lo_u32 v6, 0, v4
933 ; CGP-NEXT: v_add_i32_e32 v4, vcc, v6, v4
935 ; CGP-NEXT: v_mul_lo_u32 v6, v4, v2
939 ; CGP-NEXT: v_sub_i32_e32 v0, vcc, v0, v6
943 ; CGP-NEXT: v_sub_i32_e64 v6, s[4:5], v0, v2
947 ; CGP-NEXT: v_cndmask_b32_e32 v0, v0, v6, vcc
948 ; CGP-NEXT: v_add_i32_e32 v6, vcc, 1, v4
952 ; CGP-NEXT: v_cndmask_b32_e32 v0, v4, v6, vcc