• Home
  • Raw
  • Download

Lines Matching refs:CGP

3 …e-disable-idiv-expansion=0 -mtriple=amdgcn-amd-amdpal < %s | FileCheck -check-prefixes=CHECK,CGP %s
32 ; CGP-LABEL: v_udiv_i32:
33 ; CGP: ; %bb.0:
34 ; CGP-NEXT: s_waitcnt vmcnt(0) expcnt(0) lgkmcnt(0)
35 ; CGP-NEXT: v_cvt_f32_u32_e32 v2, v1
36 ; CGP-NEXT: v_sub_i32_e32 v3, vcc, 0, v1
37 ; CGP-NEXT: v_rcp_f32_e32 v2, v2
38 ; CGP-NEXT: v_mul_f32_e32 v2, 0x4f7ffffe, v2
39 ; CGP-NEXT: v_cvt_u32_f32_e32 v2, v2
40 ; CGP-NEXT: v_mul_lo_u32 v3, v3, v2
41 ; CGP-NEXT: v_mul_lo_u32 v4, 0, v3
42 ; CGP-NEXT: v_mul_hi_u32 v3, v2, v3
43 ; CGP-NEXT: v_add_i32_e32 v3, vcc, v4, v3
44 ; CGP-NEXT: v_add_i32_e32 v2, vcc, v2, v3
45 ; CGP-NEXT: v_mul_lo_u32 v3, 0, v2
46 ; CGP-NEXT: v_mul_hi_u32 v2, v0, v2
47 ; CGP-NEXT: v_add_i32_e32 v2, vcc, v3, v2
48 ; CGP-NEXT: v_mul_lo_u32 v3, v2, v1
49 ; CGP-NEXT: v_add_i32_e32 v4, vcc, 1, v2
50 ; CGP-NEXT: v_sub_i32_e32 v0, vcc, v0, v3
51 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v0, v1
52 ; CGP-NEXT: v_cndmask_b32_e32 v2, v2, v4, vcc
53 ; CGP-NEXT: v_sub_i32_e64 v3, s[4:5], v0, v1
54 ; CGP-NEXT: v_cndmask_b32_e32 v0, v0, v3, vcc
55 ; CGP-NEXT: v_add_i32_e32 v3, vcc, 1, v2
56 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v0, v1
57 ; CGP-NEXT: v_cndmask_b32_e32 v0, v2, v3, vcc
58 ; CGP-NEXT: s_setpc_b64 s[30:31]
91 ; CGP-LABEL: s_udiv_i32:
92 ; CGP: ; %bb.0:
93 ; CGP-NEXT: v_cvt_f32_u32_e32 v0, s1
94 ; CGP-NEXT: s_sub_i32 s2, 0, s1
95 ; CGP-NEXT: v_rcp_f32_e32 v0, v0
96 ; CGP-NEXT: v_mul_f32_e32 v0, 0x4f7ffffe, v0
97 ; CGP-NEXT: v_cvt_u32_f32_e32 v0, v0
98 ; CGP-NEXT: v_mul_lo_u32 v1, s2, v0
99 ; CGP-NEXT: v_mul_lo_u32 v2, 0, v1
100 ; CGP-NEXT: v_mul_hi_u32 v1, v0, v1
101 ; CGP-NEXT: v_add_i32_e32 v1, vcc, v2, v1
102 ; CGP-NEXT: v_add_i32_e32 v0, vcc, v0, v1
103 ; CGP-NEXT: v_mul_lo_u32 v1, 0, v0
104 ; CGP-NEXT: v_mul_hi_u32 v0, s0, v0
105 ; CGP-NEXT: v_add_i32_e32 v0, vcc, v1, v0
106 ; CGP-NEXT: v_mul_lo_u32 v1, v0, s1
107 ; CGP-NEXT: v_add_i32_e32 v2, vcc, 1, v0
108 ; CGP-NEXT: v_sub_i32_e32 v1, vcc, s0, v1
109 ; CGP-NEXT: v_cmp_le_u32_e32 vcc, s1, v1
110 ; CGP-NEXT: v_cndmask_b32_e32 v0, v0, v2, vcc
111 ; CGP-NEXT: v_subrev_i32_e64 v2, s[2:3], s1, v1
112 ; CGP-NEXT: v_cndmask_b32_e32 v1, v1, v2, vcc
113 ; CGP-NEXT: v_add_i32_e32 v2, vcc, 1, v0
114 ; CGP-NEXT: v_cmp_le_u32_e32 vcc, s1, v1
115 ; CGP-NEXT: v_cndmask_b32_e32 v0, v0, v2, vcc
116 ; CGP-NEXT: v_readfirstlane_b32 s0, v0
117 ; CGP-NEXT: ; return to shader part epilog
167 ; CGP-LABEL: v_udiv_v2i32:
168 ; CGP: ; %bb.0:
169 ; CGP-NEXT: s_waitcnt vmcnt(0) expcnt(0) lgkmcnt(0)
170 ; CGP-NEXT: v_cvt_f32_u32_e32 v4, v2
171 ; CGP-NEXT: v_sub_i32_e32 v5, vcc, 0, v2
172 ; CGP-NEXT: v_cvt_f32_u32_e32 v6, v3
173 ; CGP-NEXT: v_sub_i32_e32 v7, vcc, 0, v3
174 ; CGP-NEXT: v_rcp_f32_e32 v4, v4
175 ; CGP-NEXT: v_rcp_f32_e32 v6, v6
176 ; CGP-NEXT: v_mul_f32_e32 v4, 0x4f7ffffe, v4
177 ; CGP-NEXT: v_mul_f32_e32 v6, 0x4f7ffffe, v6
178 ; CGP-NEXT: v_cvt_u32_f32_e32 v4, v4
179 ; CGP-NEXT: v_cvt_u32_f32_e32 v6, v6
180 ; CGP-NEXT: v_mul_lo_u32 v5, v5, v4
181 ; CGP-NEXT: v_mul_lo_u32 v7, v7, v6
182 ; CGP-NEXT: v_mul_lo_u32 v8, 0, v5
183 ; CGP-NEXT: v_mul_hi_u32 v5, v4, v5
184 ; CGP-NEXT: v_mul_lo_u32 v9, 0, v7
185 ; CGP-NEXT: v_mul_hi_u32 v7, v6, v7
186 ; CGP-NEXT: v_add_i32_e32 v5, vcc, v8, v5
187 ; CGP-NEXT: v_add_i32_e32 v7, vcc, v9, v7
188 ; CGP-NEXT: v_add_i32_e32 v4, vcc, v4, v5
189 ; CGP-NEXT: v_add_i32_e32 v5, vcc, v6, v7
190 ; CGP-NEXT: v_mul_lo_u32 v6, 0, v4
191 ; CGP-NEXT: v_mul_hi_u32 v4, v0, v4
192 ; CGP-NEXT: v_mul_lo_u32 v7, 0, v5
193 ; CGP-NEXT: v_mul_hi_u32 v5, v1, v5
194 ; CGP-NEXT: v_add_i32_e32 v4, vcc, v6, v4
195 ; CGP-NEXT: v_add_i32_e32 v5, vcc, v7, v5
196 ; CGP-NEXT: v_mul_lo_u32 v6, v4, v2
197 ; CGP-NEXT: v_add_i32_e32 v7, vcc, 1, v4
198 ; CGP-NEXT: v_mul_lo_u32 v8, v5, v3
199 ; CGP-NEXT: v_add_i32_e32 v9, vcc, 1, v5
200 ; CGP-NEXT: v_sub_i32_e32 v0, vcc, v0, v6
201 ; CGP-NEXT: v_sub_i32_e32 v1, vcc, v1, v8
202 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v0, v2
203 ; CGP-NEXT: v_cndmask_b32_e32 v4, v4, v7, vcc
204 ; CGP-NEXT: v_sub_i32_e64 v6, s[4:5], v0, v2
205 ; CGP-NEXT: v_cmp_ge_u32_e64 s[4:5], v1, v3
206 ; CGP-NEXT: v_cndmask_b32_e64 v5, v5, v9, s[4:5]
207 ; CGP-NEXT: v_sub_i32_e64 v7, s[6:7], v1, v3
208 ; CGP-NEXT: v_cndmask_b32_e32 v0, v0, v6, vcc
209 ; CGP-NEXT: v_add_i32_e32 v6, vcc, 1, v4
210 ; CGP-NEXT: v_cndmask_b32_e64 v1, v1, v7, s[4:5]
211 ; CGP-NEXT: v_add_i32_e32 v7, vcc, 1, v5
212 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v0, v2
213 ; CGP-NEXT: v_cndmask_b32_e32 v0, v4, v6, vcc
214 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v1, v3
215 ; CGP-NEXT: v_cndmask_b32_e32 v1, v5, v7, vcc
216 ; CGP-NEXT: s_setpc_b64 s[30:31]
292 ; CGP-LABEL: v_udiv_v2i32_pow2k_denom:
293 ; CGP: ; %bb.0:
294 ; CGP-NEXT: s_waitcnt vmcnt(0) expcnt(0) lgkmcnt(0)
295 ; CGP-NEXT: s_movk_i32 s4, 0x1000
296 ; CGP-NEXT: v_mov_b32_e32 v2, 0x1000
297 ; CGP-NEXT: s_movk_i32 s5, 0xf000
298 ; CGP-NEXT: v_mov_b32_e32 v3, 0xfffff000
299 ; CGP-NEXT: v_cvt_f32_u32_e32 v4, s4
300 ; CGP-NEXT: v_cvt_f32_u32_e32 v5, v2
301 ; CGP-NEXT: v_rcp_iflag_f32_e32 v4, v4
302 ; CGP-NEXT: v_rcp_iflag_f32_e32 v5, v5
303 ; CGP-NEXT: v_mul_f32_e32 v4, 0x4f7ffffe, v4
304 ; CGP-NEXT: v_mul_f32_e32 v5, 0x4f7ffffe, v5
305 ; CGP-NEXT: v_cvt_u32_f32_e32 v4, v4
306 ; CGP-NEXT: v_cvt_u32_f32_e32 v5, v5
307 ; CGP-NEXT: v_mul_lo_u32 v6, s5, v4
308 ; CGP-NEXT: v_mul_lo_u32 v3, v3, v5
309 ; CGP-NEXT: v_mul_hi_u32 v6, v4, v6
310 ; CGP-NEXT: v_mul_hi_u32 v3, v5, v3
311 ; CGP-NEXT: v_add_i32_e32 v4, vcc, v4, v6
312 ; CGP-NEXT: v_add_i32_e32 v3, vcc, v5, v3
313 ; CGP-NEXT: v_mul_hi_u32 v4, v0, v4
314 ; CGP-NEXT: v_mul_hi_u32 v3, v1, v3
315 ; CGP-NEXT: v_lshlrev_b32_e32 v5, 12, v4
316 ; CGP-NEXT: v_add_i32_e32 v6, vcc, 1, v4
317 ; CGP-NEXT: v_lshlrev_b32_e32 v7, 12, v3
318 ; CGP-NEXT: v_add_i32_e32 v8, vcc, 1, v3
319 ; CGP-NEXT: v_sub_i32_e32 v0, vcc, v0, v5
320 ; CGP-NEXT: v_sub_i32_e32 v1, vcc, v1, v7
321 ; CGP-NEXT: v_cmp_le_u32_e32 vcc, s4, v0
322 ; CGP-NEXT: v_cndmask_b32_e32 v4, v4, v6, vcc
323 ; CGP-NEXT: v_subrev_i32_e64 v5, s[4:5], s4, v0
324 ; CGP-NEXT: v_cmp_ge_u32_e64 s[4:5], v1, v2
325 ; CGP-NEXT: v_cndmask_b32_e64 v3, v3, v8, s[4:5]
326 ; CGP-NEXT: v_sub_i32_e64 v6, s[6:7], v1, v2
327 ; CGP-NEXT: v_cndmask_b32_e32 v0, v0, v5, vcc
328 ; CGP-NEXT: v_add_i32_e32 v5, vcc, 1, v4
329 ; CGP-NEXT: v_cndmask_b32_e64 v1, v1, v6, s[4:5]
330 ; CGP-NEXT: v_add_i32_e32 v6, vcc, 1, v3
331 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v0, v2
332 ; CGP-NEXT: v_cndmask_b32_e32 v0, v4, v5, vcc
333 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v1, v2
334 ; CGP-NEXT: v_cndmask_b32_e32 v1, v3, v6, vcc
335 ; CGP-NEXT: s_setpc_b64 s[30:31]
411 ; CGP-LABEL: v_udiv_v2i32_oddk_denom:
412 ; CGP: ; %bb.0:
413 ; CGP-NEXT: s_waitcnt vmcnt(0) expcnt(0) lgkmcnt(0)
414 ; CGP-NEXT: s_mov_b32 s4, 0x12d8fb
415 ; CGP-NEXT: v_mov_b32_e32 v2, 0x12d8fb
416 ; CGP-NEXT: s_mov_b32 s5, 0xffed2705
417 ; CGP-NEXT: v_cvt_f32_u32_e32 v3, s4
418 ; CGP-NEXT: v_cvt_f32_u32_e32 v4, v2
419 ; CGP-NEXT: v_rcp_iflag_f32_e32 v3, v3
420 ; CGP-NEXT: v_rcp_iflag_f32_e32 v4, v4
421 ; CGP-NEXT: v_mul_f32_e32 v3, 0x4f7ffffe, v3
422 ; CGP-NEXT: v_mul_f32_e32 v4, 0x4f7ffffe, v4
423 ; CGP-NEXT: v_cvt_u32_f32_e32 v3, v3
424 ; CGP-NEXT: v_cvt_u32_f32_e32 v4, v4
425 ; CGP-NEXT: v_mul_lo_u32 v5, s5, v3
426 ; CGP-NEXT: v_mul_lo_u32 v6, s5, v4
427 ; CGP-NEXT: v_mul_hi_u32 v5, v3, v5
428 ; CGP-NEXT: v_mul_hi_u32 v6, v4, v6
429 ; CGP-NEXT: v_add_i32_e32 v3, vcc, v3, v5
430 ; CGP-NEXT: v_add_i32_e32 v4, vcc, v4, v6
431 ; CGP-NEXT: v_mul_hi_u32 v3, v0, v3
432 ; CGP-NEXT: v_mul_hi_u32 v4, v1, v4
433 ; CGP-NEXT: v_mul_lo_u32 v5, v3, s4
434 ; CGP-NEXT: v_add_i32_e32 v6, vcc, 1, v3
435 ; CGP-NEXT: v_mul_lo_u32 v7, v4, v2
436 ; CGP-NEXT: v_add_i32_e32 v8, vcc, 1, v4
437 ; CGP-NEXT: v_sub_i32_e32 v0, vcc, v0, v5
438 ; CGP-NEXT: v_sub_i32_e32 v1, vcc, v1, v7
439 ; CGP-NEXT: v_cmp_le_u32_e32 vcc, s4, v0
440 ; CGP-NEXT: v_cndmask_b32_e32 v3, v3, v6, vcc
441 ; CGP-NEXT: v_subrev_i32_e64 v5, s[4:5], s4, v0
442 ; CGP-NEXT: v_cmp_ge_u32_e64 s[4:5], v1, v2
443 ; CGP-NEXT: v_cndmask_b32_e64 v4, v4, v8, s[4:5]
444 ; CGP-NEXT: v_sub_i32_e64 v6, s[6:7], v1, v2
445 ; CGP-NEXT: v_cndmask_b32_e32 v0, v0, v5, vcc
446 ; CGP-NEXT: v_add_i32_e32 v5, vcc, 1, v3
447 ; CGP-NEXT: v_cndmask_b32_e64 v1, v1, v6, s[4:5]
448 ; CGP-NEXT: v_add_i32_e32 v6, vcc, 1, v4
449 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v0, v2
450 ; CGP-NEXT: v_cndmask_b32_e32 v0, v3, v5, vcc
451 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v1, v2
452 ; CGP-NEXT: v_cndmask_b32_e32 v1, v4, v6, vcc
453 ; CGP-NEXT: s_setpc_b64 s[30:31]
535 ; CGP-LABEL: v_udiv_v2i32_pow2_shl_denom:
536 ; CGP: ; %bb.0:
537 ; CGP-NEXT: s_waitcnt vmcnt(0) expcnt(0) lgkmcnt(0)
538 ; CGP-NEXT: s_movk_i32 s4, 0x1000
539 ; CGP-NEXT: v_lshl_b32_e32 v2, s4, v2
540 ; CGP-NEXT: v_lshl_b32_e32 v3, s4, v3
541 ; CGP-NEXT: v_cvt_f32_u32_e32 v4, v2
542 ; CGP-NEXT: v_sub_i32_e32 v5, vcc, 0, v2
543 ; CGP-NEXT: v_cvt_f32_u32_e32 v6, v3
544 ; CGP-NEXT: v_sub_i32_e32 v7, vcc, 0, v3
545 ; CGP-NEXT: v_rcp_f32_e32 v4, v4
546 ; CGP-NEXT: v_rcp_f32_e32 v6, v6
547 ; CGP-NEXT: v_mul_f32_e32 v4, 0x4f7ffffe, v4
548 ; CGP-NEXT: v_mul_f32_e32 v6, 0x4f7ffffe, v6
549 ; CGP-NEXT: v_cvt_u32_f32_e32 v4, v4
550 ; CGP-NEXT: v_cvt_u32_f32_e32 v6, v6
551 ; CGP-NEXT: v_mul_lo_u32 v5, v5, v4
552 ; CGP-NEXT: v_mul_lo_u32 v7, v7, v6
553 ; CGP-NEXT: v_mul_lo_u32 v8, 0, v5
554 ; CGP-NEXT: v_mul_hi_u32 v5, v4, v5
555 ; CGP-NEXT: v_mul_lo_u32 v9, 0, v7
556 ; CGP-NEXT: v_mul_hi_u32 v7, v6, v7
557 ; CGP-NEXT: v_add_i32_e32 v5, vcc, v8, v5
558 ; CGP-NEXT: v_add_i32_e32 v7, vcc, v9, v7
559 ; CGP-NEXT: v_add_i32_e32 v4, vcc, v4, v5
560 ; CGP-NEXT: v_add_i32_e32 v5, vcc, v6, v7
561 ; CGP-NEXT: v_mul_lo_u32 v6, 0, v4
562 ; CGP-NEXT: v_mul_hi_u32 v4, v0, v4
563 ; CGP-NEXT: v_mul_lo_u32 v7, 0, v5
564 ; CGP-NEXT: v_mul_hi_u32 v5, v1, v5
565 ; CGP-NEXT: v_add_i32_e32 v4, vcc, v6, v4
566 ; CGP-NEXT: v_add_i32_e32 v5, vcc, v7, v5
567 ; CGP-NEXT: v_mul_lo_u32 v6, v4, v2
568 ; CGP-NEXT: v_add_i32_e32 v7, vcc, 1, v4
569 ; CGP-NEXT: v_mul_lo_u32 v8, v5, v3
570 ; CGP-NEXT: v_add_i32_e32 v9, vcc, 1, v5
571 ; CGP-NEXT: v_sub_i32_e32 v0, vcc, v0, v6
572 ; CGP-NEXT: v_sub_i32_e32 v1, vcc, v1, v8
573 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v0, v2
574 ; CGP-NEXT: v_cndmask_b32_e32 v4, v4, v7, vcc
575 ; CGP-NEXT: v_sub_i32_e64 v6, s[4:5], v0, v2
576 ; CGP-NEXT: v_cmp_ge_u32_e64 s[4:5], v1, v3
577 ; CGP-NEXT: v_cndmask_b32_e64 v5, v5, v9, s[4:5]
578 ; CGP-NEXT: v_sub_i32_e64 v7, s[6:7], v1, v3
579 ; CGP-NEXT: v_cndmask_b32_e32 v0, v0, v6, vcc
580 ; CGP-NEXT: v_add_i32_e32 v6, vcc, 1, v4
581 ; CGP-NEXT: v_cndmask_b32_e64 v1, v1, v7, s[4:5]
582 ; CGP-NEXT: v_add_i32_e32 v7, vcc, 1, v5
583 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v0, v2
584 ; CGP-NEXT: v_cndmask_b32_e32 v0, v4, v6, vcc
585 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v1, v3
586 ; CGP-NEXT: v_cndmask_b32_e32 v1, v5, v7, vcc
587 ; CGP-NEXT: s_setpc_b64 s[30:31]
621 ; CGP-LABEL: v_udiv_i32_24bit:
622 ; CGP: ; %bb.0:
623 ; CGP-NEXT: s_waitcnt vmcnt(0) expcnt(0) lgkmcnt(0)
624 ; CGP-NEXT: s_mov_b32 s4, 0xffffff
625 ; CGP-NEXT: v_and_b32_e32 v0, s4, v0
626 ; CGP-NEXT: v_and_b32_e32 v1, s4, v1
627 ; CGP-NEXT: v_cvt_f32_u32_e32 v2, v1
628 ; CGP-NEXT: v_sub_i32_e32 v3, vcc, 0, v1
629 ; CGP-NEXT: v_rcp_f32_e32 v2, v2
630 ; CGP-NEXT: v_mul_f32_e32 v2, 0x4f7ffffe, v2
631 ; CGP-NEXT: v_cvt_u32_f32_e32 v2, v2
632 ; CGP-NEXT: v_mul_lo_u32 v3, v3, v2
633 ; CGP-NEXT: v_mul_lo_u32 v4, 0, v3
634 ; CGP-NEXT: v_mul_hi_u32 v3, v2, v3
635 ; CGP-NEXT: v_add_i32_e32 v3, vcc, v4, v3
636 ; CGP-NEXT: v_add_i32_e32 v2, vcc, v2, v3
637 ; CGP-NEXT: v_mul_lo_u32 v3, 0, v2
638 ; CGP-NEXT: v_mul_hi_u32 v2, v0, v2
639 ; CGP-NEXT: v_add_i32_e32 v2, vcc, v3, v2
640 ; CGP-NEXT: v_mul_lo_u32 v3, v2, v1
641 ; CGP-NEXT: v_add_i32_e32 v4, vcc, 1, v2
642 ; CGP-NEXT: v_sub_i32_e32 v0, vcc, v0, v3
643 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v0, v1
644 ; CGP-NEXT: v_cndmask_b32_e32 v2, v2, v4, vcc
645 ; CGP-NEXT: v_sub_i32_e64 v3, s[4:5], v0, v1
646 ; CGP-NEXT: v_cndmask_b32_e32 v0, v0, v3, vcc
647 ; CGP-NEXT: v_add_i32_e32 v3, vcc, 1, v2
648 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v0, v1
649 ; CGP-NEXT: v_cndmask_b32_e32 v0, v2, v3, vcc
650 ; CGP-NEXT: s_setpc_b64 s[30:31]
706 ; CGP-LABEL: v_udiv_v2i32_24bit:
707 ; CGP: ; %bb.0:
708 ; CGP-NEXT: s_waitcnt vmcnt(0) expcnt(0) lgkmcnt(0)
709 ; CGP-NEXT: s_mov_b32 s4, 0xffffff
710 ; CGP-NEXT: v_and_b32_e32 v0, s4, v0
711 ; CGP-NEXT: v_and_b32_e32 v1, s4, v1
712 ; CGP-NEXT: v_and_b32_e32 v2, s4, v2
713 ; CGP-NEXT: v_and_b32_e32 v3, s4, v3
714 ; CGP-NEXT: v_cvt_f32_u32_e32 v4, v2
715 ; CGP-NEXT: v_sub_i32_e32 v5, vcc, 0, v2
716 ; CGP-NEXT: v_cvt_f32_u32_e32 v6, v3
717 ; CGP-NEXT: v_sub_i32_e32 v7, vcc, 0, v3
718 ; CGP-NEXT: v_rcp_f32_e32 v4, v4
719 ; CGP-NEXT: v_rcp_f32_e32 v6, v6
720 ; CGP-NEXT: v_mul_f32_e32 v4, 0x4f7ffffe, v4
721 ; CGP-NEXT: v_mul_f32_e32 v6, 0x4f7ffffe, v6
722 ; CGP-NEXT: v_cvt_u32_f32_e32 v4, v4
723 ; CGP-NEXT: v_cvt_u32_f32_e32 v6, v6
724 ; CGP-NEXT: v_mul_lo_u32 v5, v5, v4
725 ; CGP-NEXT: v_mul_lo_u32 v7, v7, v6
726 ; CGP-NEXT: v_mul_lo_u32 v8, 0, v5
727 ; CGP-NEXT: v_mul_hi_u32 v5, v4, v5
728 ; CGP-NEXT: v_mul_lo_u32 v9, 0, v7
729 ; CGP-NEXT: v_mul_hi_u32 v7, v6, v7
730 ; CGP-NEXT: v_add_i32_e32 v5, vcc, v8, v5
731 ; CGP-NEXT: v_add_i32_e32 v7, vcc, v9, v7
732 ; CGP-NEXT: v_add_i32_e32 v4, vcc, v4, v5
733 ; CGP-NEXT: v_add_i32_e32 v5, vcc, v6, v7
734 ; CGP-NEXT: v_mul_lo_u32 v6, 0, v4
735 ; CGP-NEXT: v_mul_hi_u32 v4, v0, v4
736 ; CGP-NEXT: v_mul_lo_u32 v7, 0, v5
737 ; CGP-NEXT: v_mul_hi_u32 v5, v1, v5
738 ; CGP-NEXT: v_add_i32_e32 v4, vcc, v6, v4
739 ; CGP-NEXT: v_add_i32_e32 v5, vcc, v7, v5
740 ; CGP-NEXT: v_mul_lo_u32 v6, v4, v2
741 ; CGP-NEXT: v_add_i32_e32 v7, vcc, 1, v4
742 ; CGP-NEXT: v_mul_lo_u32 v8, v5, v3
743 ; CGP-NEXT: v_add_i32_e32 v9, vcc, 1, v5
744 ; CGP-NEXT: v_sub_i32_e32 v0, vcc, v0, v6
745 ; CGP-NEXT: v_sub_i32_e32 v1, vcc, v1, v8
746 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v0, v2
747 ; CGP-NEXT: v_cndmask_b32_e32 v4, v4, v7, vcc
748 ; CGP-NEXT: v_sub_i32_e64 v6, s[4:5], v0, v2
749 ; CGP-NEXT: v_cmp_ge_u32_e64 s[4:5], v1, v3
750 ; CGP-NEXT: v_cndmask_b32_e64 v5, v5, v9, s[4:5]
751 ; CGP-NEXT: v_sub_i32_e64 v7, s[6:7], v1, v3
752 ; CGP-NEXT: v_cndmask_b32_e32 v0, v0, v6, vcc
753 ; CGP-NEXT: v_add_i32_e32 v6, vcc, 1, v4
754 ; CGP-NEXT: v_cndmask_b32_e64 v1, v1, v7, s[4:5]
755 ; CGP-NEXT: v_add_i32_e32 v7, vcc, 1, v5
756 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v0, v2
757 ; CGP-NEXT: v_cndmask_b32_e32 v0, v4, v6, vcc
758 ; CGP-NEXT: v_cmp_ge_u32_e32 vcc, v1, v3
759 ; CGP-NEXT: v_cndmask_b32_e32 v1, v5, v7, vcc
760 ; CGP-NEXT: s_setpc_b64 s[30:31]