Lines Matching refs:R6
3 …llc < %s -march=mipsel -mcpu=mips32r6 -relocation-model=pic | FileCheck %s -check-prefixes=ALL,32R6
7 …mipsel -mcpu=mips64r6 -target-abi n64 -relocation-model=pic | FileCheck %s -check-prefixes=ALL,64R6
18 ; 32R6: lw $[[R0:[0-9]+]], 0(${{[0-9]+}})
19 ; 32R6: seleqz $2, $[[R0]], $4
24 ; 64R6: lw $[[R0:[0-9]+]], 0(${{[0-9]+}})
25 ; 64R6: seleqz $2, $[[R0]], $4
40 ; 32R6: lw $[[R0:[0-9]+]], 0(${{[0-9]+}})
41 ; 32R6: selnez $2, $[[R0]], $4
46 ; 64R6: lw $[[R0:[0-9]+]], 0(${{[0-9]+}})
47 ; 64R6: selnez $2, $[[R0]], $4
66 ; 32R6-DAG: lw $[[R0:[0-9]+]], 0(${{[0-9]+}})
67 ; 32R6-DAG: lw $[[R1:[0-9]+]], 4(${{[0-9]+}})
68 ; 32R6-DAG: or $[[CC:[0-9]+]], $4, $5
69 ; 32R6-DAG: seleqz $2, $[[R0]], $[[CC]]
70 ; 32R6-DAG: seleqz $3, $[[R1]], $[[CC]]
75 ; 64R6: ld $[[R0:[0-9]+]], 0(${{[0-9]+}})
76 ; 64R6: seleqz $2, $[[R0]], $4
93 ; 32R6-DAG: lw $[[R0:[0-9]+]], 0(${{[0-9]+}})
94 ; 32R6-DAG: lw $[[R1:[0-9]+]], 4(${{[0-9]+}})
95 ; 32R6-DAG: or $[[CC:[0-9]+]], $4, $5
96 ; 32R6-DAG: selnez $2, $[[R0]], $[[CC]]
97 ; 32R6-DAG: selnez $3, $[[R1]], $[[CC]]
102 ; 64R6: ld $[[R0:[0-9]+]], 0(${{[0-9]+}})
103 ; 64R6: selnez $2, $[[R0]], $4