Lines Matching refs:vpinsrd
1269 ; AVX1-NEXT: vpinsrd $1, (%rdx), %xmm1, %xmm4
1277 ; AVX1-NEXT: vpinsrd $2, (%rdx), %xmm1, %xmm5
1285 ; AVX1-NEXT: vpinsrd $3, (%rcx), %xmm1, %xmm6
1294 ; AVX1-NEXT: vpinsrd $0, (%rcx), %xmm6, %xmm6
1302 ; AVX1-NEXT: vpinsrd $1, (%rcx), %xmm3, %xmm3
1311 ; AVX1-NEXT: vpinsrd $2, (%rcx), %xmm3, %xmm3
1319 ; AVX1-NEXT: vpinsrd $3, (%rax), %xmm3, %xmm3
1343 ; AVX1-NEXT: vpinsrd $1, (%rcx), %xmm4, %xmm2
1352 ; AVX1-NEXT: vpinsrd $2, (%rcx), %xmm4, %xmm2
1359 ; AVX1-NEXT: vpinsrd $3, (%rcx), %xmm4, %xmm2
1368 ; AVX1-NEXT: vpinsrd $0, (%rcx), %xmm2, %xmm2
1376 ; AVX1-NEXT: vpinsrd $1, (%rcx), %xmm2, %xmm2
1385 ; AVX1-NEXT: vpinsrd $2, (%rcx), %xmm2, %xmm2
1393 ; AVX1-NEXT: vpinsrd $3, (%rax), %xmm2, %xmm2
1414 ; AVX1-NEXT: vpinsrd $1, (%rcx), %xmm0, %xmm2
1423 ; AVX1-NEXT: vpinsrd $2, (%rcx), %xmm0, %xmm6
1430 ; AVX1-NEXT: vpinsrd $3, (%rcx), %xmm0, %xmm5
1439 ; AVX1-NEXT: vpinsrd $0, (%rcx), %xmm3, %xmm3
1450 ; AVX1-NEXT: vpinsrd $1, (%rcx), %xmm4, %xmm4
1460 ; AVX1-NEXT: vpinsrd $2, (%rcx), %xmm4, %xmm4
1469 ; AVX1-NEXT: vpinsrd $3, (%rax), %xmm2, %xmm2
1500 ; AVX2-NEXT: vpinsrd $1, (%rcx), %xmm1, %xmm4
1524 ; AVX2-NEXT: vpinsrd $3, (%rax), %xmm3, %xmm3
1543 ; AVX2-NEXT: vpinsrd $1, (%rcx), %xmm2, %xmm4
1567 ; AVX2-NEXT: vpinsrd $3, (%rax), %xmm5, %xmm5
1597 ; AVX2-NEXT: vpinsrd $2, (%rcx), %xmm3, %xmm3
1606 ; AVX2-NEXT: vpinsrd $3, (%rax), %xmm2, %xmm2
1613 ; AVX2-NEXT: vpinsrd $2, (%rcx), %xmm1, %xmm5
1619 ; AVX2-NEXT: vpinsrd $3, (%rcx), %xmm1, %xmm5
1626 ; AVX2-NEXT: vpinsrd $0, (%rcx), %xmm5, %xmm5
1633 ; AVX2-NEXT: vpinsrd $1, (%rcx), %xmm3, %xmm3
1640 ; AVX2-NEXT: vpinsrd $2, (%rcx), %xmm3, %xmm3
1647 ; AVX2-NEXT: vpinsrd $2, (%rcx), %xmm2, %xmm5
1653 ; AVX2-NEXT: vpinsrd $3, (%rcx), %xmm2, %xmm5
1660 ; AVX2-NEXT: vpinsrd $0, (%rcx), %xmm5, %xmm5
1667 ; AVX2-NEXT: vpinsrd $1, (%rcx), %xmm5, %xmm5
1674 ; AVX2-NEXT: vpinsrd $2, (%rcx), %xmm5, %xmm5
1686 ; AVX2-NEXT: vpinsrd $1, (%rcx), %xmm0, %xmm5
1692 ; AVX2-NEXT: vpinsrd $2, (%rcx), %xmm0, %xmm5
1698 ; AVX2-NEXT: vpinsrd $3, (%rcx), %xmm0, %xmm5
1705 ; AVX2-NEXT: vpinsrd $0, (%rcx), %xmm5, %xmm5
1712 ; AVX2-NEXT: vpinsrd $1, (%rcx), %xmm3, %xmm3