Lines Matching refs:psrlw
40 ; SSE2-NEXT: psrlw $1, %xmm0
46 ; SSE2-NEXT: psrlw $2, %xmm1
50 ; SSE2-NEXT: psrlw $4, %xmm2
80 ; SSE3-NEXT: psrlw $1, %xmm0
86 ; SSE3-NEXT: psrlw $2, %xmm1
90 ; SSE3-NEXT: psrlw $4, %xmm2
103 ; SSSE3-NEXT: psrlw $4, %xmm1
112 ; SSSE3-NEXT: psrlw $8, %xmm2
114 ; SSSE3-NEXT: psrlw $8, %xmm1
136 ; SSE41-NEXT: psrlw $4, %xmm1
145 ; SSE41-NEXT: psrlw $8, %xmm2
147 ; SSE41-NEXT: psrlw $8, %xmm1
238 ; X32-SSE-NEXT: psrlw $4, %xmm1
247 ; X32-SSE-NEXT: psrlw $8, %xmm2
249 ; X32-SSE-NEXT: psrlw $8, %xmm1
293 ; SSE2-NEXT: psrlw $1, %xmm0
299 ; SSE2-NEXT: psrlw $2, %xmm1
303 ; SSE2-NEXT: psrlw $4, %xmm2
333 ; SSE3-NEXT: psrlw $1, %xmm0
339 ; SSE3-NEXT: psrlw $2, %xmm1
343 ; SSE3-NEXT: psrlw $4, %xmm2
356 ; SSSE3-NEXT: psrlw $4, %xmm1
365 ; SSSE3-NEXT: psrlw $8, %xmm2
367 ; SSSE3-NEXT: psrlw $8, %xmm1
389 ; SSE41-NEXT: psrlw $4, %xmm1
398 ; SSE41-NEXT: psrlw $8, %xmm2
400 ; SSE41-NEXT: psrlw $8, %xmm1
491 ; X32-SSE-NEXT: psrlw $4, %xmm1
500 ; X32-SSE-NEXT: psrlw $8, %xmm2
502 ; X32-SSE-NEXT: psrlw $8, %xmm1
543 ; SSE2-NEXT: psrlw $1, %xmm0
549 ; SSE2-NEXT: psrlw $2, %xmm2
553 ; SSE2-NEXT: psrlw $4, %xmm0
585 ; SSE3-NEXT: psrlw $1, %xmm0
591 ; SSE3-NEXT: psrlw $2, %xmm2
595 ; SSE3-NEXT: psrlw $4, %xmm0
613 ; SSSE3-NEXT: psrlw $4, %xmm1
622 ; SSSE3-NEXT: psrlw $8, %xmm2
624 ; SSSE3-NEXT: psrlw $8, %xmm1
640 ; SSE41-NEXT: psrlw $4, %xmm1
649 ; SSE41-NEXT: psrlw $8, %xmm2
651 ; SSE41-NEXT: psrlw $8, %xmm1
726 ; X32-SSE-NEXT: psrlw $4, %xmm1
735 ; X32-SSE-NEXT: psrlw $8, %xmm2
737 ; X32-SSE-NEXT: psrlw $8, %xmm1
772 ; SSE2-NEXT: psrlw $1, %xmm0
778 ; SSE2-NEXT: psrlw $2, %xmm2
782 ; SSE2-NEXT: psrlw $4, %xmm0
814 ; SSE3-NEXT: psrlw $1, %xmm0
820 ; SSE3-NEXT: psrlw $2, %xmm2
824 ; SSE3-NEXT: psrlw $4, %xmm0
842 ; SSSE3-NEXT: psrlw $4, %xmm1
851 ; SSSE3-NEXT: psrlw $8, %xmm2
853 ; SSSE3-NEXT: psrlw $8, %xmm1
869 ; SSE41-NEXT: psrlw $4, %xmm1
878 ; SSE41-NEXT: psrlw $8, %xmm2
880 ; SSE41-NEXT: psrlw $8, %xmm1
955 ; X32-SSE-NEXT: psrlw $4, %xmm1
964 ; X32-SSE-NEXT: psrlw $8, %xmm2
966 ; X32-SSE-NEXT: psrlw $8, %xmm1
984 ; SSE2-NEXT: psrlw $1, %xmm1
987 ; SSE2-NEXT: psrlw $2, %xmm0
990 ; SSE2-NEXT: psrlw $4, %xmm1
993 ; SSE2-NEXT: psrlw $8, %xmm0
998 ; SSE2-NEXT: psrlw $1, %xmm0
1004 ; SSE2-NEXT: psrlw $2, %xmm1
1008 ; SSE2-NEXT: psrlw $4, %xmm2
1014 ; SSE2-NEXT: psrlw $8, %xmm0
1020 ; SSE3-NEXT: psrlw $1, %xmm1
1023 ; SSE3-NEXT: psrlw $2, %xmm0
1026 ; SSE3-NEXT: psrlw $4, %xmm1
1029 ; SSE3-NEXT: psrlw $8, %xmm0
1034 ; SSE3-NEXT: psrlw $1, %xmm0
1040 ; SSE3-NEXT: psrlw $2, %xmm1
1044 ; SSE3-NEXT: psrlw $4, %xmm2
1050 ; SSE3-NEXT: psrlw $8, %xmm0
1059 ; SSSE3-NEXT: psrlw $4, %xmm1
1067 ; SSSE3-NEXT: psrlw $8, %xmm0
1069 ; SSSE3-NEXT: psrlw $8, %xmm1
1080 ; SSE41-NEXT: psrlw $4, %xmm1
1088 ; SSE41-NEXT: psrlw $8, %xmm0
1090 ; SSE41-NEXT: psrlw $8, %xmm1
1155 ; X32-SSE-NEXT: psrlw $4, %xmm1
1163 ; X32-SSE-NEXT: psrlw $8, %xmm0
1165 ; X32-SSE-NEXT: psrlw $8, %xmm1
1177 ; SSE2-NEXT: psrlw $1, %xmm1
1180 ; SSE2-NEXT: psrlw $2, %xmm0
1183 ; SSE2-NEXT: psrlw $4, %xmm1
1186 ; SSE2-NEXT: psrlw $8, %xmm0
1191 ; SSE2-NEXT: psrlw $1, %xmm0
1197 ; SSE2-NEXT: psrlw $2, %xmm1
1201 ; SSE2-NEXT: psrlw $4, %xmm2
1207 ; SSE2-NEXT: psrlw $8, %xmm0
1213 ; SSE3-NEXT: psrlw $1, %xmm1
1216 ; SSE3-NEXT: psrlw $2, %xmm0
1219 ; SSE3-NEXT: psrlw $4, %xmm1
1222 ; SSE3-NEXT: psrlw $8, %xmm0
1227 ; SSE3-NEXT: psrlw $1, %xmm0
1233 ; SSE3-NEXT: psrlw $2, %xmm1
1237 ; SSE3-NEXT: psrlw $4, %xmm2
1243 ; SSE3-NEXT: psrlw $8, %xmm0
1252 ; SSSE3-NEXT: psrlw $4, %xmm1
1260 ; SSSE3-NEXT: psrlw $8, %xmm0
1262 ; SSSE3-NEXT: psrlw $8, %xmm1
1273 ; SSE41-NEXT: psrlw $4, %xmm1
1281 ; SSE41-NEXT: psrlw $8, %xmm0
1283 ; SSE41-NEXT: psrlw $8, %xmm1
1348 ; X32-SSE-NEXT: psrlw $4, %xmm1
1356 ; X32-SSE-NEXT: psrlw $8, %xmm0
1358 ; X32-SSE-NEXT: psrlw $8, %xmm1
1370 ; SSE2-NEXT: psrlw $1, %xmm1
1374 ; SSE2-NEXT: psrlw $2, %xmm0
1378 ; SSE2-NEXT: psrlw $4, %xmm1
1385 ; SSE2-NEXT: psrlw $1, %xmm0
1391 ; SSE2-NEXT: psrlw $2, %xmm3
1395 ; SSE2-NEXT: psrlw $4, %xmm0
1403 ; SSE3-NEXT: psrlw $1, %xmm1
1407 ; SSE3-NEXT: psrlw $2, %xmm0
1411 ; SSE3-NEXT: psrlw $4, %xmm1
1418 ; SSE3-NEXT: psrlw $1, %xmm0
1424 ; SSE3-NEXT: psrlw $2, %xmm3
1428 ; SSE3-NEXT: psrlw $4, %xmm0
1438 ; SSSE3-NEXT: psrlw $4, %xmm0
1453 ; SSE41-NEXT: psrlw $4, %xmm0
1503 ; X32-SSE-NEXT: psrlw $4, %xmm0
1520 ; SSE2-NEXT: psrlw $1, %xmm1
1524 ; SSE2-NEXT: psrlw $2, %xmm0
1528 ; SSE2-NEXT: psrlw $4, %xmm1
1535 ; SSE2-NEXT: psrlw $1, %xmm0
1541 ; SSE2-NEXT: psrlw $2, %xmm3
1545 ; SSE2-NEXT: psrlw $4, %xmm0
1553 ; SSE3-NEXT: psrlw $1, %xmm1
1557 ; SSE3-NEXT: psrlw $2, %xmm0
1561 ; SSE3-NEXT: psrlw $4, %xmm1
1568 ; SSE3-NEXT: psrlw $1, %xmm0
1574 ; SSE3-NEXT: psrlw $2, %xmm3
1578 ; SSE3-NEXT: psrlw $4, %xmm0
1588 ; SSSE3-NEXT: psrlw $4, %xmm0
1603 ; SSE41-NEXT: psrlw $4, %xmm0
1653 ; X32-SSE-NEXT: psrlw $4, %xmm0