Lines Matching refs:is64BitVector
4656 EVT VT8Bit = VT.is64BitVector() ? MVT::v8i8 : MVT::v16i8; in LowerCTTZ()
4661 EVT VT16Bit = VT.is64BitVector() ? MVT::v4i16 : MVT::v8i16; in LowerCTTZ()
4668 EVT VT32Bit = VT.is64BitVector() ? MVT::v2i32 : MVT::v4i32; in LowerCTTZ()
4706 EVT VT8Bit = VT.is64BitVector() ? MVT::v8i8 : MVT::v16i8; in getCTPOP16BitCounts()
4729 if (VT.is64BitVector()) { in lowerCTPOP16BitElements()
4763 EVT VT16Bit = VT.is64BitVector() ? MVT::v4i16 : MVT::v8i16; in lowerCTPOP32BitElements()
4771 if (VT.is64BitVector()) { in lowerCTPOP32BitElements()
5473 if (VT.is64BitVector() && EltSz == 32) in isVUZPMask()
5509 if (VT.is64BitVector() && EltSz == 32) in isVUZP_v_undef_Mask()
5547 if (VT.is64BitVector() && EltSz == 32) in isVZIPMask()
5580 if (VT.is64BitVector() && EltSz == 32) in isVZIP_v_undef_Mask()
6065 (VT.is128BitVector() || VT.is64BitVector())) { in isShuffleMaskLegal()
6686 assert(Op0.getValueType().is64BitVector() && in LowerMUL()
6687 Op1.getValueType().is64BitVector() && in LowerMUL()
9149 if (VT.is64BitVector() || VT.is128BitVector()) in PerformMULCombine()
10116 if (!VT.is64BitVector()) in CombineVLDDUP()