Lines Matching refs:mvc
34 ; CHECK: mvc 0(1,%r2), 0(%r3)
44 ; CHECK: mvc 0(1,%r2), 0(%r3)
54 ; CHECK: mvc 0(256,%r2), 0(%r3)
64 ; CHECK: mvc 0(256,%r2), 0(%r3)
74 ; CHECK: mvc 0(256,%r2), 0(%r3)
75 ; CHECK: mvc 256(1,%r2), 256(%r3)
85 ; CHECK: mvc 0(256,%r2), 0(%r3)
86 ; CHECK: mvc 256(255,%r2), 256(%r3)
96 ; CHECK: mvc 0(256,%r2), 0(%r3)
97 ; CHECK: mvc 256(256,%r2), 256(%r3)
107 ; CHECK: mvc 0(256,%r2), 0(%r3)
108 ; CHECK: mvc 256(256,%r2), 256(%r3)
109 ; CHECK: mvc 512(256,%r2), 512(%r3)
110 ; CHECK: mvc 768(256,%r2), 768(%r3)
111 ; CHECK: mvc 1024(255,%r2), 1024(%r3)
121 ; CHECK: mvc 4000(256,%r2), 3500(%r3)
123 ; CHECK: mvc 0(256,[[NEWDEST]]), 3756(%r3)
124 ; CHECK: mvc 256(256,[[NEWDEST]]), 4012(%r3)
126 ; CHECK: mvc 512(256,[[NEWDEST]]), 0([[NEWSRC]])
127 ; CHECK: mvc 768(255,[[NEWDEST]]), 256([[NEWSRC]])
140 ; CHECK: mvc 4076(256,%r15), 2100(%r15)
142 ; CHECK: mvc 0(256,[[NEWDEST]]), 2356(%r15)
143 ; CHECK: mvc 256(256,[[NEWDEST]]), 2612(%r15)
144 ; CHECK: mvc 512(256,[[NEWDEST]]), 2868(%r15)
145 ; CHECK: mvc 768(255,[[NEWDEST]]), 3124(%r15)
162 ; CHECK: mvc 200(256,%r15), 3826(%r15)
163 ; CHECK: mvc 456(256,%r15), 4082(%r15)
165 ; CHECK: mvc 712(256,%r15), 0([[NEWSRC]])
166 ; CHECK: mvc 968(256,%r15), 256([[NEWSRC]])
167 ; CHECK: mvc 1224(255,%r15), 512([[NEWSRC]])
183 ; CHECK: mvc 0(256,%r2), 0(%r3)
184 ; CHECK: mvc 256(256,%r2), 256(%r3)
185 ; CHECK: mvc 512(256,%r2), 512(%r3)
186 ; CHECK: mvc 768(256,%r2), 768(%r3)
187 ; CHECK: mvc 1024(256,%r2), 1024(%r3)
188 ; CHECK: mvc 1280(256,%r2), 1280(%r3)
201 ; CHECK: mvc 0(256,%r2), 0(%r3)
205 ; CHECK: mvc 0(1,%r2), 0(%r3)
221 ; CHECK: mvc 1600(256,[[BASE]]), 0([[BASE]])
224 ; CHECK: mvc 1600(1,[[BASE]]), 0([[BASE]])