Lines Matching refs:Dm
29 "Vabd", // VABD{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; T1
30 // VABD{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; A1
31 "Vadd", // VADD{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; A1
32 // VADD{<c>}{<q>}.F64 {<Dd>}, <Dn>, <Dm> ; A2
33 // VADD{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; T1
34 // VADD{<c>}{<q>}.F64 {<Dd>}, <Dn>, <Dm> ; T2
35 "Vceq", // VCEQ{<c>}{<q>}.<dt> {<Dd>}, <Dn>, <Dm> ; A2
36 // VCEQ{<c>}{<q>}.<dt> {<Dd>}, <Dn>, <Dm> ; T2
37 "Vcge", // VCGE{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; A2
38 // VCGE{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; T2
39 "Vcgt", // VCGT{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; A2
40 // VCGT{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; T2
41 "Vcle", // VCLE{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; A2
42 // VCLE{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; T2
43 "Vclt", // VCLT{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; A2
44 // VCLT{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; T2
45 "Vmax", // VMAX{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; A1
46 // VMAX{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; T1
47 "Vmin", // VMIN{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; A1
48 // VMIN{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; T1
49 "Vpadd", // VPADD{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; A1
50 // VPADD{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; T1
51 "Vpmax", // VPMAX{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; A1
52 // VPMAX{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; T1
53 "Vpmin", // VPMIN{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; A1
54 // VPMIN{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; T1
55 "Vsub" // VSUB{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; A1
56 // VSUB{<c>}{<q>}.F64 {<Dd>}, <Dn>, <Dm> ; A2
57 // VSUB{<c>}{<q>}.F32 {<Dd>}, <Dn>, <Dm> ; T1
58 // VSUB{<c>}{<q>}.F64 {<Dd>}, <Dn>, <Dm> ; T2