/external/libxaac/decoder/armv7/ |
D | ixheaacd_esbr_qmfsyn64_winadd.s | 68 VLD1.32 {D14, D15}, [R2], R9 70 VMLAL.S32 Q13, D12, D14 106 VLD1.32 {D14, D15}, [R12], R9 108 VMLAL.S32 Q13, D12, D14 161 VLD1.32 {D14, D15}, [R2], R9 163 VMLAL.S32 Q13, D12, D14 199 VLD1.32 {D14, D15}, [R12], R9 201 VMLAL.S32 Q13, D12, D14 250 VLD1.32 {D14, D15}, [R2], R9 252 VMLAL.S32 Q13, D12, D14 [all …]
|
D | ixheaacd_esbr_cos_sin_mod_loop2.s | 81 VSHRN.I64 D14, Q7, #32 86 VST1.32 {D14[0]}, [R0]! 112 VSHRN.I64 D14, Q7, #32 116 VST1.32 {D14[0]}, [R3], R8 141 VSHRN.I64 D14, Q7, #32 145 VST1.32 {D14[0]}, [R0]!
|
D | ixheaacd_post_twiddle_overlap.s | 366 VUZP.16 D14, D15 382 VMULL.U16 Q15, D14, D10 414 VUZP.16 D14, D15 449 VST1.16 D14[0], [R0, : 16], R9 455 VST1.16 D14[1], [R0, : 16], R9 461 VST1.16 D14[2], [R0, : 16], R9 467 VST1.16 D14[3], [R0, : 16], R9 642 VUZP.16 D14, D15 644 VMULL.U16 Q15, D14, D10 677 VUZP.16 D14, D15 [all …]
|
D | ixheaacd_sbr_qmfanal32_winadds.s | 133 VLD2.16 {D13, D14}, [R3]! 139 VLD1.16 D14, [R1], R6 179 VMLAL.S16 Q15, D14, D15 227 VLD2.16 {D13, D14}, [R3]! 232 VLD1.16 D14, [R1], R6 258 VMLAL.S16 Q15, D14, D15
|
D | ixheaacd_overlap_add1.s | 80 VMULL.S32 Q13, D4, D14 101 VMULL.S32 Q0, D14, D4 145 VMULL.S32 Q8, D4, D14 155 VMULL.S32 Q0, D4, D14 195 VMULL.S32 Q8, D4, D14 205 VMULL.S32 Q0, D4, D14 257 VMULL.S32 Q8, D4, D14 266 VMULL.S32 Q13, D4, D14
|
D | ixheaacd_sbr_qmfsyn64_winadd.s | 103 VLD1.16 D14, [R1], R8 109 VMLAL.S16 Q13, D15, D14 171 VLD1.16 D14, [R1], R8 213 VMLAL.S16 Q13, D15, D14 258 VLD1.16 D14, [R1], R8 264 VMLAL.S16 Q13, D15, D14 327 VLD1.16 D14, [R1], R8 358 VMLAL.S16 Q13, D15, D14
|
D | ixheaacd_dct3_32.s | 48 VLD4.16 {D12, D13, D14, D15}, [R4]! 125 VLD4.16 {D12, D13, D14, D15}, [R4]! 160 VLD4.16 {D12, D13, D14, D15}, [R4]! 203 VLD4.16 {D12, D13, D14, D15}, [R4] 288 VADD.I32 D14, D11, D28 290 VNEG.S32 D14, D14 299 VADD.I32 D10, D10, D14 427 VADD.I32 D14, D0, D2 453 VSHR.S32 D14, D14, #1
|
D | ixheaacd_sbr_qmfanal32_winadds_eld.s | 112 VLD1.16 {D13, D14}, [R3]! @ tmpQmf_c2[2*(n + 64)] load and incremented 120 VLD1.16 D14, [R1], R6 160 VMLAL.S16 Q15, D14, D15 209 VLD1.16 {D13, D14}, [R3]! 214 VLD1.16 D14, [R1], R6 241 VMLAL.S16 Q15, D14, D15
|
D | ixheaacd_mps_synt_post_fft_twiddle.s | 51 VSHRN.S64 D14, Q7, #31 54 VQADD.S32 D0, D12, D14
|
D | ixheaacd_calc_pre_twid.s | 60 VSHRN.S64 D14, Q7, #32 68 VSUB.I32 D0, D12, D14
|
D | ia_xheaacd_mps_reoder_mulshift_acc.s | 72 VMULL.S32 Q1, D6, D14 116 VMULL.S32 Q1, D6, D14 160 VMULL.S32 Q1, D6, D14 204 VMULL.S32 Q1, D6, D14
|
D | ixheaacd_overlap_add2.s | 70 VLD2.16 {D14, D15}, [R7], R12 104 VLD2.16 {D14, D15}, [R7], R12 184 VLD1.32 {D14, D15}, [R10], R12 225 VLD1.32 {D14, D15}, [R10], R12
|
D | ixheaacd_post_twiddle.s | 194 VSWP D14, D15 302 VSWP D14, D15 402 VSWP D14, D15 518 VSWP D14, D15 533 VST2.32 {D14, D16}, [R0]!
|
D | ixheaacd_mps_synt_post_twiddle.s | 33 VLD2.32 {D13, D14}, [R2]!
|
D | ixheaacd_dec_DCT2_64_asm.s | 139 VSWP D14, D15 192 VSWP D14, D15 243 VSWP D14, D15 283 VSWP D14, D15
|
D | ixheaacd_esbr_fwd_modulation.s | 60 VST1.32 {D12, D13, D14, D15}, [R7]!
|
/external/libhevc/decoder/arm/ |
D | ihevcd_fmt_conv_420sp_to_rgba8888.s | 227 VQMOVUN.S16 D14,Q7 232 VZIP.8 D14,D15 249 VST1.32 D14,[R2]! 278 VQMOVUN.S16 D14,Q7 283 VZIP.8 D14,D15 300 VST1.32 D14,[R8]! 358 VQMOVUN.S16 D14,Q7 363 VZIP.8 D14,D15 380 VST1.32 D14,[R2]! 400 VQMOVUN.S16 D14,Q7 [all …]
|
/external/libhevc/common/arm/ |
D | ihevc_sao_band_offset_chroma.s | 175 VCLE.U8 D14,D3,D30 @vcle_u8(band_table.val[2], vdup_n_u8(16)) 177 VORR.U8 D3,D3,D14 @band_table.val[2] = vorr_u8(band_table.val[2], au1_cmp) 189 VAND.U8 D3,D3,D14 @band_table.val[2] = vand_u8(band_table.val[2], au1_cmp) 216 …VADD.I8 D14,D10,D30 @band_table_v.val[1] = vadd_u8(band_table_v.val[1], band_p… 228 …VADD.I8 D10,D14,D28 @band_table_v.val[1] = vadd_u8(band_table_v.val[1], vdup_n… 298 VLD2.8 {D13,D14},[r5] @vld1q_u8(pu1_src_cpy) 308 VSUB.I8 D16,D14,D30 @vsub_u8(au1_cur_row_deint.val[1], band_pos_v) 316 …VTBX.8 D14,{D9-D12},D16 @vtbx4_u8(au1_cur_row_deint.val[1], band_table_v, vsub_u8(… 325 VST2.8 {D13,D14},[r5] @vst1q_u8(pu1_src_cpy, au1_cur_row) 352 VLD2.8 {D13,D14},[r5] @vld1q_u8(pu1_src_cpy) [all …]
|
D | ihevc_sao_edge_offset_class0_chroma.s | 187 …VMOV.8 D14[0],r11 @pu1_cur_row_tmp = vsetq_lane_u8(pu1_src_cpy[16], pu1_cur_… 195 …VMOV.8 D14[1],r11 @pu1_cur_row_tmp = vsetq_lane_u8(pu1_src_cpy[17], pu1_cur_… 214 VTBL.8 D14,{D10},D14 @vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx)) 222 VUZP.8 D14,D15 225 VTBL.8 D16,{D11},D14 @offset = vtbl1_s8(offset_tbl_u, vget_low_s8(edge_idx)) 250 VMOVN.I16 D14,Q9 @vmovn_s16(pi2_tmp_cur_row.val[0]) 272 VST1.8 {D14,D15},[r12],r1 @vst1q_u8(pu1_src_cpy, pu1_cur_row) 347 …VMOV.8 D14[0],r11 @pu1_cur_row_tmp = vsetq_lane_u8(pu1_src_cpy[16], pu1_cur_… 354 …VMOV.8 D14[1],r11 @pu1_cur_row_tmp = vsetq_lane_u8(pu1_src_cpy[17], pu1_cur_… 379 VTBL.8 D14,{D10},D14 @vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx)) [all …]
|
D | ihevc_resi_trans_32x32_a9q.s | 186 VLD1.U8 {D14,D15},[R1],R5 @ LOAD 17-32 pred row 2 195 VABAL.U8 Q15,D10,D14 202 VSUBL.U8 Q2,D10,D14 @ Get residue 17-24 row 2 471 VMLAL.S16 Q0,D14,D6 @o[0][8-11]* R1 488 VMLAL.S16 Q4,D14,D6 @o[0][8-11]* R1 496 VMLAL.S16 Q8,D14,D6 @o[0][8-11]* R1 522 VMLAL.S16 Q12,D14,D6 @o[0][8-11]* R1 552 VMLAL.S16 Q0,D14,D6 @o[0][8-11]* R1 575 VMLAL.S16 Q4,D14,D6 @o[0][8-11]* R1 592 VMLAL.S16 Q8,D14,D6 @o[0][8-11]* R1 [all …]
|
D | ihevc_sao_edge_offset_class0.s | 183 …VMOV.8 D14[0],r11 @pu1_cur_row_tmp = vsetq_lane_u8(pu1_src_cpy[16], pu1_cur_… 212 VTBL.8 D14,{D10},D14 @vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx)) 220 VTBL.8 D16,{D11},D14 @offset = vtbl1_s8(offset_tbl, vget_low_s8(edge_idx)) 312 …VMOV.8 D14[0],r11 @pu1_cur_row_tmp = vsetq_lane_u8(pu1_src_cpy[16], pu1_cur_…
|
D | ihevc_sao_band_offset_luma.s | 207 VSUB.I8 D14,D13,D31 @vsub_u8(au1_cur_row, band_pos) 209 …VTBX.8 D13,{D1-D4},D14 @vtbx4_u8(au1_cur_row, band_table, vsub_u8(au1_cur_row, ba…
|
/external/llvm-project/llvm/test/MC/MachO/ |
D | x86_32-symbols.s | 47 D14: label
|
/external/llvm/test/MC/MachO/ |
D | x86_32-symbols.s | 47 D14: label
|
/external/llvm/lib/Target/ARM/ |
D | ARMBaseRegisterInfo.h | 63 case D15: case D14: case D13: case D12: in isARMArea3Register()
|