Searched refs:FMSUBADD (Results 1 – 12 of 12) sorted by relevance
/external/llvm/lib/Target/X86/ |
D | X86IntrinsicsInfo.h | 1658 X86_INTRINSIC_DATA(avx512_mask3_vfmsubadd_pd_128, FMA_OP_MASK3, X86ISD::FMSUBADD, 0), 1659 X86_INTRINSIC_DATA(avx512_mask3_vfmsubadd_pd_256, FMA_OP_MASK3, X86ISD::FMSUBADD, 0), 1660 X86_INTRINSIC_DATA(avx512_mask3_vfmsubadd_pd_512, FMA_OP_MASK3, X86ISD::FMSUBADD, 1662 X86_INTRINSIC_DATA(avx512_mask3_vfmsubadd_ps_128, FMA_OP_MASK3, X86ISD::FMSUBADD, 0), 1663 X86_INTRINSIC_DATA(avx512_mask3_vfmsubadd_ps_256, FMA_OP_MASK3, X86ISD::FMSUBADD, 0), 1664 X86_INTRINSIC_DATA(avx512_mask3_vfmsubadd_ps_512, FMA_OP_MASK3, X86ISD::FMSUBADD, 1850 X86_INTRINSIC_DATA(fma_vfmsubadd_pd, INTR_TYPE_3OP, X86ISD::FMSUBADD, 0), 1851 X86_INTRINSIC_DATA(fma_vfmsubadd_pd_256, INTR_TYPE_3OP, X86ISD::FMSUBADD, 0), 1852 X86_INTRINSIC_DATA(fma_vfmsubadd_ps, INTR_TYPE_3OP, X86ISD::FMSUBADD, 0), 1853 X86_INTRINSIC_DATA(fma_vfmsubadd_ps_256, INTR_TYPE_3OP, X86ISD::FMSUBADD, 0),
|
D | X86ISelLowering.h | 479 FMSUBADD, enumerator
|
D | X86InstrFragmentsSIMD.td | 474 def X86Fmsubadd : SDNode<"X86ISD::FMSUBADD", SDTFma>;
|
D | X86ISelLowering.cpp | 22289 case X86ISD::FMSUBADD: return "X86ISD::FMSUBADD"; in getTargetNodeName()
|
/external/llvm-project/llvm/test/CodeGen/X86/ |
D | fmsubadd-combine.ll | 6 ; This test checks the fusing of MUL + SUB/ADD to FMSUBADD.
|
/external/llvm-project/llvm/lib/Target/X86/MCTargetDesc/ |
D | X86InstComments.cpp | 392 CASE_FMA4_PACKED_RR(FMSUBADD) in printFMAComments() 395 CASE_FMA4_PACKED_RM(FMSUBADD) in printFMAComments() 400 CASE_FMA4_PACKED_MR(FMSUBADD) in printFMAComments()
|
/external/llvm-project/llvm/lib/Target/X86/ |
D | X86ISelLowering.h | 555 FMSUBADD, enumerator
|
D | X86InstrFragmentsSIMD.td | 559 def X86Fmsubadd : SDNode<"X86ISD::FMSUBADD", SDTFPTernaryOp, [SDNPCommutative]>;
|
D | X86ISelLowering.cpp | 9462 unsigned Opc = IsSubAdd ? X86ISD::FMSUBADD : X86ISD::FMADDSUB; in lowerToAddSubOrFMAddSub() 30969 NODE_NAME_CASE(FMSUBADD) in getTargetNodeName() 37366 unsigned Opcode = IsSubAdd ? X86ISD::FMSUBADD : X86ISD::FMADDSUB; in combineShuffleToFMAddSub() 37390 unsigned Opc = IsSubAdd ? X86ISD::FMSUBADD : X86ISD::FMADDSUB; in combineShuffleToAddSubOrFMAddSub() 45943 case X86ISD::FMADDSUB: Opcode = X86ISD::FMSUBADD; break; in negateFMAOpcode() 45945 case X86ISD::FMSUBADD: Opcode = X86ISD::FMADDSUB; break; in negateFMAOpcode() 49874 case X86ISD::FMSUBADD: return combineFMADDSUB(N, DAG, DCI); in PerformDAGCombine()
|
/external/swiftshader/third_party/llvm-10.0/llvm/lib/Target/X86/ |
D | X86ISelLowering.h | 475 FMSUBADD, enumerator
|
D | X86InstrFragmentsSIMD.td | 541 def X86Fmsubadd : SDNode<"X86ISD::FMSUBADD", SDTFPTernaryOp, [SDNPCommutative]>;
|
D | X86ISelLowering.cpp | 9189 unsigned Opc = IsSubAdd ? X86ISD::FMSUBADD : X86ISD::FMADDSUB; in lowerToAddSubOrFMAddSub() 29823 case X86ISD::FMSUBADD: return "X86ISD::FMSUBADD"; in getTargetNodeName() 35025 unsigned Opcode = IsSubAdd ? X86ISD::FMSUBADD : X86ISD::FMADDSUB; in combineShuffleToFMAddSub() 35049 unsigned Opc = IsSubAdd ? X86ISD::FMSUBADD : X86ISD::FMADDSUB; in combineShuffleToAddSubOrFMAddSub() 42539 case X86ISD::FMADDSUB: Opcode = X86ISD::FMSUBADD; break; in negateFMAOpcode() 42541 case X86ISD::FMSUBADD: Opcode = X86ISD::FMADDSUB; break; in negateFMAOpcode() 46083 case X86ISD::FMSUBADD: return combineFMADDSUB(N, DAG, DCI); in PerformDAGCombine()
|