Home
last modified time | relevance | path

Searched refs:a5 (Results 1 – 25 of 1041) sorted by relevance

12345678910>>...42

/external/llvm-project/libcxxabi/test/
Ddynamic_cast5.pass.cpp86 A5 a5; in test() local
97 assert(dynamic_cast<A1*>(a5.getA1()) == a5.getA1()); in test()
98 assert(dynamic_cast<A1*>(a5.getA2()) == 0); in test()
99 assert(dynamic_cast<A1*>(a5.getA3()) == a5.getA1()); in test()
100 assert(dynamic_cast<A1*>(a5.getA4()) == a5.getA1()); in test()
101 assert(dynamic_cast<A1*>(a5.getA5()) == a5.getA1()); in test()
112 assert(dynamic_cast<A2*>(a5.getA1()) == 0); in test()
113 assert(dynamic_cast<A2*>(a5.getA2()) == a5.getA2()); in test()
127 assert(dynamic_cast<A3*>(a5.getA1()) == 0); in test()
128 assert(dynamic_cast<A3*>(a5.getA2()) == 0); in test()
[all …]
/external/libcxxabi/test/
Ddynamic_cast5.pass.cpp83 A5 a5; in test() local
94 assert(dynamic_cast<A1*>(a5.getA1()) == a5.getA1()); in test()
95 assert(dynamic_cast<A1*>(a5.getA2()) == 0); in test()
96 assert(dynamic_cast<A1*>(a5.getA3()) == a5.getA1()); in test()
97 assert(dynamic_cast<A1*>(a5.getA4()) == a5.getA1()); in test()
98 assert(dynamic_cast<A1*>(a5.getA5()) == a5.getA1()); in test()
109 assert(dynamic_cast<A2*>(a5.getA1()) == 0); in test()
110 assert(dynamic_cast<A2*>(a5.getA2()) == a5.getA2()); in test()
124 assert(dynamic_cast<A3*>(a5.getA1()) == 0); in test()
125 assert(dynamic_cast<A3*>(a5.getA2()) == 0); in test()
[all …]
/external/pigweed/pw_preprocessor/public/pw_preprocessor/internal/
Darg_count_impl.h42 #define _PW_LAST_ARG_5(a1, a2, a3, a4, a5) a5 argument
43 #define _PW_LAST_ARG_6(a1, a2, a3, a4, a5, a6) a6 argument
44 #define _PW_LAST_ARG_7(a1, a2, a3, a4, a5, a6, a7) a7 argument
45 #define _PW_LAST_ARG_8(a1, a2, a3, a4, a5, a6, a7, a8) a8 argument
46 #define _PW_LAST_ARG_9(a1, a2, a3, a4, a5, a6, a7, a8, a9) a9 argument
47 #define _PW_LAST_ARG_10(a1, a2, a3, a4, a5, a6, a7, a8, a9, a10) a10 argument
48 #define _PW_LAST_ARG_11(a1, a2, a3, a4, a5, a6, a7, a8, a9, a10, a11) a11 argument
49 #define _PW_LAST_ARG_12(a1, a2, a3, a4, a5, a6, a7, a8, a9, a10, a11, a12) a12 argument
50 #define _PW_LAST_ARG_13(a1, a2, a3, a4, a5, a6, a7, a8, a9, a10, a11, a12, a13) a13 argument
51 #define _PW_LAST_ARG_14(a1, a2, a3, a4, a5, a6, a7, a8, a9, a10, a11, a12, a13, a14) a14 argument
[all …]
/external/pigweed/pw_preprocessor/public/pw_preprocessor/
Dconcat.h41 #define _PW_CONCAT_5(a1, a2, a3, a4, a5) a1##a2##a3##a4##a5 // NOLINT argument
42 #define _PW_CONCAT_6(a1, a2, a3, a4, a5, a6) a1##a2##a3##a4##a5##a6 // NOLINT argument
43 #define _PW_CONCAT_7(a1, a2, a3, a4, a5, a6, a7) a1##a2##a3##a4##a5##a6##a7 // NOLINT argument
44 #define _PW_CONCAT_8(a1, a2, a3, a4, a5, a6, a7, a8) a1##a2##a3##a4##a5##a6##a7##a8 // NOLINT argument
45 #define _PW_CONCAT_9(a1, a2, a3, a4, a5, a6, a7, a8, a9) a1##a2##a3##a4##a5##a6##a7##a8##a9 // NOL… argument
46 #define _PW_CONCAT_10(a1, a2, a3, a4, a5, a6, a7, a8, a9, a10) a1##a2##a3##a4##a5##a6##a7##a8##a9##… argument
47 #define _PW_CONCAT_11(a1, a2, a3, a4, a5, a6, a7, a8, a9, a10, a11) a1##a2##a3##a4##a5##a6##a7##a8#… argument
48 #define _PW_CONCAT_12(a1, a2, a3, a4, a5, a6, a7, a8, a9, a10, a11, a12) a1##a2##a3##a4##a5##a6##a7… argument
49 #define _PW_CONCAT_13(a1, a2, a3, a4, a5, a6, a7, a8, a9, a10, a11, a12, a13) a1##a2##a3##a4##a5##a… argument
50 #define _PW_CONCAT_14(a1, a2, a3, a4, a5, a6, a7, a8, a9, a10, a11, a12, a13, a14) a1##a2##a3##a4## argument
[all …]
/external/llvm-project/lld/test/ELF/
Driscv-tls-le.s21 # LE: lui a5, 0
22 # LE-NEXT: add a5, a5, tp
23 # LE-NEXT: addi a5, a5, 8
24 # LE-NEXT: lui a5, 0
25 # LE-NEXT: add a5, a5, tp
26 # LE-NEXT: sw a0, 12(a5)
28 lui a5, %tprel_hi(.LANCHOR0)
29 add a5, a5, tp, %tprel_add(.LANCHOR0)
30 addi a5, a5, %tprel_lo(.LANCHOR0)
32 lui a5, %tprel_hi(a)
[all …]
/external/rust/crates/ring/crypto/fipsmodule/ec/asm/
Decp_nistz256-armv4.pl70 ($r_ptr,$a_ptr,$b_ptr,$ff,$a0,$a1,$a2,$a3,$a4,$a5,$a6,$a7,$t1,$t2)=
86 ldr $a5,[$a_ptr,#20]
91 adcs $a5,$a5,$a5
127 ldr $a5,[$a_ptr,#20]
142 adcs $a5,$a5,$t1
161 sbcs $a5,$a5,#0
180 adcs $a5,$a5,#0
183 str $a5,[$r_ptr,#20]
208 ldr $a5,[$a_ptr,#20]
213 adcs $a5,$a5,$a5
[all …]
/external/llvm-project/llvm/test/CodeGen/RISCV/
Durem-vector-lkk.ll63 ; RV32IM-NEXT: lui a5, 364242
64 ; RV32IM-NEXT: addi a5, a5, 777
65 ; RV32IM-NEXT: mulhu a5, a4, a5
66 ; RV32IM-NEXT: sub a2, a4, a5
68 ; RV32IM-NEXT: add a2, a2, a5
70 ; RV32IM-NEXT: addi a5, zero, 95
71 ; RV32IM-NEXT: mul a2, a2, a5
74 ; RV32IM-NEXT: lui a5, 135300
75 ; RV32IM-NEXT: addi a5, a5, 529
76 ; RV32IM-NEXT: mulhu a4, a4, a5
[all …]
Dsrem-vector-lkk.ll62 ; RV32IM-NEXT: lui a5, 706409
63 ; RV32IM-NEXT: addi a5, a5, 389
64 ; RV32IM-NEXT: mulh a5, a4, a5
65 ; RV32IM-NEXT: add a5, a5, a4
66 ; RV32IM-NEXT: srli a2, a5, 31
67 ; RV32IM-NEXT: srli a5, a5, 6
68 ; RV32IM-NEXT: add a2, a5, a2
69 ; RV32IM-NEXT: addi a5, zero, 95
70 ; RV32IM-NEXT: mul a2, a2, a5
76 ; RV32IM-NEXT: srli a5, a4, 31
[all …]
Dcallee-saved-gprs.ll54 ; RV32I-NEXT: addi a5, a7, %lo(var)
55 ; RV32I-NEXT: lw a0, 16(a5)
57 ; RV32I-NEXT: lw a0, 20(a5)
59 ; RV32I-NEXT: lw t4, 24(a5)
60 ; RV32I-NEXT: lw t5, 28(a5)
61 ; RV32I-NEXT: lw t6, 32(a5)
62 ; RV32I-NEXT: lw s2, 36(a5)
63 ; RV32I-NEXT: lw s3, 40(a5)
64 ; RV32I-NEXT: lw s4, 44(a5)
65 ; RV32I-NEXT: lw s5, 48(a5)
[all …]
/external/python/cpython3/Include/
DPython-ast.h468 #define FunctionDef(a0, a1, a2, a3, a4, a5, a6, a7, a8, a9, a10) _Py_FunctionDef(a0, a1, a2, a3, a4… argument
473 …fine AsyncFunctionDef(a0, a1, a2, a3, a4, a5, a6, a7, a8, a9, a10) _Py_AsyncFunctionDef(a0, a1, a2… argument
479 #define ClassDef(a0, a1, a2, a3, a4, a5, a6, a7, a8, a9) _Py_ClassDef(a0, a1, a2, a3, a4, a5, a6, a… argument
484 #define Return(a0, a1, a2, a3, a4, a5) _Py_Return(a0, a1, a2, a3, a4, a5) argument
487 #define Delete(a0, a1, a2, a3, a4, a5) _Py_Delete(a0, a1, a2, a3, a4, a5) argument
490 #define Assign(a0, a1, a2, a3, a4, a5, a6, a7) _Py_Assign(a0, a1, a2, a3, a4, a5, a6, a7) argument
494 #define AugAssign(a0, a1, a2, a3, a4, a5, a6, a7) _Py_AugAssign(a0, a1, a2, a3, a4, a5, a6, a7) argument
498 #define AnnAssign(a0, a1, a2, a3, a4, a5, a6, a7, a8) _Py_AnnAssign(a0, a1, a2, a3, a4, a5, a6, a7,… argument
502 #define For(a0, a1, a2, a3, a4, a5, a6, a7, a8, a9) _Py_For(a0, a1, a2, a3, a4, a5, a6, a7, a8, a9) argument
506 #define AsyncFor(a0, a1, a2, a3, a4, a5, a6, a7, a8, a9) _Py_AsyncFor(a0, a1, a2, a3, a4, a5, a6, a… argument
[all …]
/external/mesa3d/src/intel/tools/tests/gen7.5/
Dadd.expected8 40 01 60 00 a5 14 cf 21 84 01 6e 00 34 40 0e 00
10 40 02 00 00 a5 1c d0 2f f0 04 00 00 01 00 00 00
13 40 00 60 00 a5 14 20 22 e0 01 8d 00 ec 40 00 00
14 40 00 80 00 a5 14 60 2a e0 09 8d 00 2c 41 00 00
15 40 01 60 00 a5 1c 61 21 a0 00 60 00 40 00 00 00
23 40 05 60 00 a5 1c 41 2e 80 00 60 00 07 00 00 00
25 40 00 60 00 a5 1c 60 20 60 00 8d 00 0c 00 00 00
26 40 00 80 00 a5 1c a0 20 60 00 8d 00 0c 00 00 00
27 40 05 60 00 a5 14 47 2e 84 00 6a 00 e4 00 6a 00
29 40 0d 60 00 a5 1c 84 2e 20 00 00 00 02 00 00 00
[all …]
Dasr.expected1 0c 01 60 00 a5 04 a1 21 ba 00 0a 00 bf 00 0f 00
2 0c 01 60 00 a5 0c 21 27 c0 04 60 00 01 00 00 00
3 0c 00 60 00 a5 04 60 20 40 00 00 00 44 00 00 00
4 0c 00 80 00 a5 04 60 20 40 00 00 00 44 00 00 00
5 0c 00 60 00 a5 0c c0 20 a0 00 8d 00 01 00 00 00
6 0c 00 80 00 a5 0c 00 21 c0 00 8d 00 01 00 00 00
7 0c 05 60 00 a5 0c 81 20 c0 01 60 00 10 00 00 00
8 0c 09 60 00 a5 0c 82 20 20 00 00 00 10 00 00 00
11 0c 00 60 00 a5 1d 40 20 00 40 00 00 0f 00 00 00
12 0c 00 80 00 a5 1d 40 20 00 40 00 00 0f 00 00 00
Dcmp.expected1 10 00 60 01 a5 14 e0 20 c0 00 8d 00 54 00 00 00
2 10 00 80 01 a5 14 60 21 20 01 8d 00 54 00 00 00
8 10 01 60 04 a5 1c ef 21 c4 21 6e 00 01 00 00 00
16 10 00 60 02 a5 1c 40 20 c0 00 8d 00 ff 00 00 00
18 10 00 80 02 a5 1c 40 20 00 01 8d 00 ff 00 00 00
20 10 00 60 01 a5 1c c0 20 40 00 8d 00 ff 00 00 00
21 10 00 80 01 a5 1c 40 20 00 05 8d 00 ff 00 00 00
36 10 00 60 02 a5 14 a0 20 80 00 8d 00 44 00 00 00
37 10 00 80 02 a5 14 e0 20 a0 00 8d 00 44 00 00 00
52 10 01 60 02 a5 14 87 22 24 00 0a 00 34 00 0a 00
[all …]
Dmov.expected18 01 00 60 00 a5 03 e0 20 40 00 8d 00 00 00 00 00
20 01 00 80 00 a5 03 00 21 40 00 8d 00 00 00 00 00
26 01 03 60 00 a5 00 af 21 44 06 6e 00 00 00 00 00
31 01 01 60 00 a5 00 ef 24 74 00 0e 00 00 00 00 00
32 01 05 60 00 a5 00 41 2e 20 00 00 00 00 00 00 00
40 01 02 00 00 a5 00 c0 2f e0 04 00 00 00 00 00 00
43 01 00 60 00 a5 00 80 2f 00 01 8d 00 00 00 00 00
46 01 00 80 00 a5 00 00 2f 00 06 8d 00 00 00 00 00
54 01 09 60 00 a5 00 02 21 85 00 05 00 00 00 00 00
61 01 01 60 00 a5 03 61 22 40 02 60 00 00 00 00 00
[all …]
/external/mesa3d/src/intel/tools/tests/gen6/
Dasr.expected1 0c 01 60 00 a5 1c 6f 21 64 01 6e 00 10 00 00 00
2 0c 00 60 00 a5 1c 40 20 40 00 8d 00 10 00 00 00
3 0c 00 80 00 a5 1c 40 20 40 00 8d 00 10 00 00 00
4 0c 00 60 00 a5 0c c0 20 a0 00 8d 00 01 00 00 00
5 0c 00 80 00 a5 0c 00 21 c0 00 8d 00 01 00 00 00
8 0c 00 60 00 a5 1d 40 20 00 40 00 00 0f 00 00 00
9 0c 00 80 00 a5 1d 40 20 00 40 00 00 0f 00 00 00
10 0c 01 60 00 a5 04 4f 23 24 03 6e 00 84 02 6e 00
11 0c 01 60 00 a5 0c 0f 22 e4 01 6e 00 17 00 00 00
12 0c 00 60 00 a5 04 c0 21 40 01 8d 00 00 01 8d 00
[all …]
Dshl.expected1 09 01 60 00 a5 0c 21 23 a0 02 60 00 04 00 00 00
2 09 00 60 00 a5 0c 60 20 50 00 00 00 04 00 00 00
3 09 00 80 00 a5 0c 60 20 50 00 00 00 04 00 00 00
4 09 01 60 00 a5 1c 6f 21 64 01 6e 00 10 00 00 00
9 09 00 60 00 a5 1c 40 20 40 00 8d 00 10 00 00 00
10 09 00 80 00 a5 1c 40 20 40 00 8d 00 10 00 00 00
11 09 01 60 00 a5 04 2f 23 44 00 0e 00 04 03 6e 00
12 09 00 60 00 a5 04 40 21 54 00 00 00 20 01 8d 00
13 09 00 80 00 a5 04 a0 21 54 00 00 00 60 01 8d 00
/external/mesa3d/src/intel/tools/tests/gen4.5/
Dcmp.expected7 10 01 60 01 a5 1c 41 21 80 00 00 00 00 00 00 00
17 10 20 80 01 a5 1c c0 20 44 00 00 00 27 00 00 00
19 10 01 60 01 a5 14 a1 20 a0 00 60 00 2a 00 0a 00
31 10 20 80 04 a5 1c 80 20 40 00 00 00 01 00 00 00
32 10 20 80 02 a5 1c 80 20 44 00 00 00 00 00 00 00
33 10 20 80 01 a5 14 00 21 c0 00 8d 00 54 00 00 00
35 10 20 80 05 a5 1c c0 20 60 00 00 00 01 00 00 00
39 10 20 80 04 a5 14 80 20 4c 00 00 00 40 00 00 00
40 10 01 60 02 a5 14 61 20 20 00 00 00 25 00 05 00
43 10 01 60 06 a5 1c a1 20 20 00 00 00 00 00 00 00
[all …]
/external/mesa3d/src/intel/tools/tests/gen4/
Dcmp.expected8 10 01 60 01 a5 1c 41 21 80 00 00 00 00 00 00 00
18 10 20 80 01 a5 1c c0 20 44 00 00 00 27 00 00 00
22 10 01 60 01 a5 14 a1 20 a0 00 60 00 2a 00 0a 00
33 10 20 80 04 a5 1c 80 20 40 00 00 00 01 00 00 00
34 10 20 80 02 a5 1c 80 20 44 00 00 00 00 00 00 00
35 10 20 80 01 a5 14 00 21 c0 00 8d 00 54 00 00 00
38 10 20 80 05 a5 1c c0 20 60 00 00 00 01 00 00 00
39 10 20 80 04 a5 14 80 20 4c 00 00 00 40 00 00 00
40 10 01 60 02 a5 14 61 20 20 00 00 00 25 00 05 00
43 10 01 60 06 a5 1c a1 20 20 00 00 00 00 00 00 00
[all …]
/external/pigweed/pw_tokenizer/public/pw_tokenizer/internal/
Dargument_types_macro_4_byte.h39 #define _PW_TOKENIZER_TYPES_5(a1, a2, a3, a4, a5) (_PW_VARARGS_TYPE(a5) << 12 | _PW_VARARGS_TYPE(a4… argument
41 #define _PW_TOKENIZER_TYPES_6(a1, a2, a3, a4, a5, a6) (_PW_VARARGS_TYPE(a6) << 14 | _PW_VARARGS_TYP… argument
43 …ENIZER_TYPES_7(a1, a2, a3, a4, a5, a6, a7) (_PW_VARARGS_TYPE(a7) << 16 | _PW_VARARGS_TYPE(a6) << 1… argument
45 …1, a2, a3, a4, a5, a6, a7, a8) (_PW_VARARGS_TYPE(a8) << 18 | _PW_VARARGS_TYPE(a7) << 16 | _PW_VARA… argument
47a5, a6, a7, a8, a9) (_PW_VARARGS_TYPE(a9) << 20 | _PW_VARARGS_TYPE(a8) << 18 | _PW_VARARGS_TYPE(a7… argument
49a5, a6, a7, a8, a9, a10) (_PW_VARARGS_TYPE(a10) << 22 | _PW_VARARGS_TYPE(a9) << 20 | _PW_VARARGS_T… argument
51a5, a6, a7, a8, a9, a10, a11) (_PW_VARARGS_TYPE(a11) << 24 | _PW_VARARGS_TYPE(a10) << 22 | _PW_VAR… argument
53a5, a6, a7, a8, a9, a10, a11, a12) (_PW_VARARGS_TYPE(a12) << 26 | _PW_VARARGS_TYPE(a11) << 24 | _P… argument
55a5, a6, a7, a8, a9, a10, a11, a12, a13) (_PW_VARARGS_TYPE(a13) << 28 | _PW_VARARGS_TYPE(a12) << 26… argument
57a5, a6, a7, a8, a9, a10, a11, a12, a13, a14) (_PW_VARARGS_TYPE(a14) << 30 | _PW_VARARGS_TYPE(a13) … argument
Dargument_types_macro_8_byte.h39 #define _PW_TOKENIZER_TYPES_5(a1, a2, a3, a4, a5) (_PW_VARARGS_TYPE(a5) << 14 | _PW_VARARGS_TYPE(a4… argument
41 #define _PW_TOKENIZER_TYPES_6(a1, a2, a3, a4, a5, a6) (_PW_VARARGS_TYPE(a6) << 16 | _PW_VARARGS_TYP… argument
43 …ENIZER_TYPES_7(a1, a2, a3, a4, a5, a6, a7) (_PW_VARARGS_TYPE(a7) << 18 | _PW_VARARGS_TYPE(a6) << 1… argument
45 …1, a2, a3, a4, a5, a6, a7, a8) (_PW_VARARGS_TYPE(a8) << 20 | _PW_VARARGS_TYPE(a7) << 18 | _PW_VARA… argument
47a5, a6, a7, a8, a9) (_PW_VARARGS_TYPE(a9) << 22 | _PW_VARARGS_TYPE(a8) << 20 | _PW_VARARGS_TYPE(a7… argument
49a5, a6, a7, a8, a9, a10) (_PW_VARARGS_TYPE(a10) << 24 | _PW_VARARGS_TYPE(a9) << 22 | _PW_VARARGS_T… argument
51a5, a6, a7, a8, a9, a10, a11) (_PW_VARARGS_TYPE(a11) << 26 | _PW_VARARGS_TYPE(a10) << 24 | _PW_VAR… argument
53a5, a6, a7, a8, a9, a10, a11, a12) (_PW_VARARGS_TYPE(a12) << 28 | _PW_VARARGS_TYPE(a11) << 26 | _P… argument
55a5, a6, a7, a8, a9, a10, a11, a12, a13) (_PW_VARARGS_TYPE(a13) << 30 | _PW_VARARGS_TYPE(a12) << 28… argument
57a5, a6, a7, a8, a9, a10, a11, a12, a13, a14) (_PW_VARARGS_TYPE(a14) << 32 | _PW_VARARGS_TYPE(a13) … argument
[all …]
/external/mesa3d/src/intel/tools/tests/gen7/
Dadd.expected8 40 02 00 00 a5 1c d0 2f f0 04 00 00 01 00 00 00
9 40 00 60 00 a5 14 80 2f 6c 00 00 00 40 00 00 00
10 40 00 80 00 a5 14 00 2f 6c 00 00 00 40 00 00 00
11 40 01 60 00 a5 1c 41 2c 00 0c 60 00 01 00 00 00
12 40 01 60 00 a5 14 01 2a 8a 00 0a 00 00 0c 60 00
16 40 05 60 00 a5 1c 41 2e 80 00 60 00 07 00 00 00
20 40 00 60 00 a5 1c 60 20 60 00 8d 00 0c 00 00 00
21 40 00 80 00 a5 1c a0 20 60 00 8d 00 0c 00 00 00
22 40 05 60 00 a5 14 47 2e 84 00 6a 00 e4 00 6a 00
25 40 0d 60 00 a5 1c 84 2e 20 00 00 00 02 00 00 00
[all …]
Dcmp.expected25 10 00 60 01 a5 1c a0 20 44 00 00 00 27 00 00 00
26 10 10 60 01 a5 1c c0 20 44 00 00 00 27 00 00 00
34 10 01 60 01 a5 14 ee 23 60 00 00 00 65 02 6e 00
35 10 00 60 02 a5 14 00 21 a0 00 8d 00 64 00 00 00
36 10 10 60 02 a5 14 a0 21 e0 00 8d 00 64 00 00 00
39 10 01 60 04 a5 14 81 21 ba 00 0a 00 bf 00 0f 00
54 10 00 60 02 a5 1c 80 20 4c 00 00 00 00 00 00 00
55 10 10 60 02 a5 1c c0 20 4c 00 00 00 00 00 00 00
67 10 00 60 01 a5 14 a0 20 80 00 8d 00 54 00 00 00
68 10 10 60 01 a5 14 00 21 c0 00 8d 00 54 00 00 00
[all …]
Dmov.expected14 01 00 60 00 a5 03 e0 20 40 00 8d 00 00 00 00 00
16 01 00 80 00 a5 03 00 21 40 00 8d 00 00 00 00 00
17 01 01 60 00 a5 00 ef 24 74 00 0e 00 00 00 00 00
23 01 03 60 00 a5 00 af 21 44 06 6e 00 00 00 00 00
30 01 02 00 00 a5 00 c0 2f e0 04 00 00 00 00 00 00
34 01 09 60 00 fd 52 a5 2e 00 00 00 00 20 00 7e 00
39 01 05 60 00 a5 00 01 21 60 03 60 00 00 00 00 00
40 01 09 60 00 a5 00 02 21 85 00 05 00 00 00 00 00
49 01 01 60 00 a5 03 61 22 40 02 60 00 00 00 00 00
64 01 0d 60 00 a5 00 83 2e 84 00 65 00 00 00 00 00
[all …]
/external/mesa3d/src/intel/tools/tests/gen5/
Dcmp.expected17 10 01 60 01 a5 14 21 21 80 00 60 00 20 00 00 00
18 10 01 60 01 a5 1c 41 21 20 00 00 00 01 00 00 00
25 10 00 60 01 a5 14 60 20 60 00 8d 00 54 00 00 00
26 10 20 80 01 a5 14 80 20 00 01 8d 00 54 00 00 00
29 10 01 60 06 a5 1c a1 20 20 00 00 00 00 00 00 00
34 10 00 60 02 a5 1c 00 23 80 02 8d 00 02 00 00 00
35 10 00 60 01 a5 1c 20 23 80 02 8d 00 02 00 00 00
40 10 20 80 02 a5 1c 00 26 00 05 8d 00 02 00 00 00
41 10 20 80 01 a5 1c 80 26 00 05 8d 00 02 00 00 00
58 10 00 60 02 a5 14 80 20 60 00 8d 00 44 00 00 00
[all …]
/external/llvm-project/llvm/test/MC/RISCV/
Dcompress-rv64i.s15 # CHECK-ALIAS: ld s0, 248(a5)
16 # CHECK-INST: c.ld s0, 248(a5)
18 ld s0, 248(a5)
21 # CHECK-ALIAS: sd s0, 64(a5)
22 # CHECK-INST: c.sd s0, 64(a5)
24 sd s0, 64(a5)
33 # CHEACK-ALIAS: subw s0, s0, a5
34 # CHECK-INST: c.subw s0, a5
36 subw s0, s0, a5
39 # CHECK-ALIAS: addw s0, s0, a5
[all …]

12345678910>>...42