Home
last modified time | relevance | path

Searched refs:add1 (Results 1 – 25 of 742) sorted by relevance

12345678910>>...30

/external/llvm/test/Transforms/GVN/
Dpr12979.ll5 ; CHECK: %add1 = add i32 %x, %y
6 ; CHECK: %foo = add i32 %add1, %add1
8 %add1 = add nsw i32 %x, %y
10 %foo = add i32 %add1, %add2
16 ; CHECK: %add1 = add i32 %x, %y
17 ; CHECK: %foo = add i32 %add1, %add1
19 %add1 = add nuw i32 %x, %y
21 %foo = add i32 %add1, %add2
27 ; CHECK: %add1 = add i32 %x, %y
28 ; CHECK: %foo = add i32 %add1, %add1
[all …]
Dfpmath.ll5 ; CHECK: %add1 = fadd double %x, %y
7 ; CHECK: %foo = fadd double %add1, %add1
8 %add1 = fadd double %x, %y, !fpmath !0
10 %foo = fadd double %add1, %add2
16 ; CHECK: %add1 = fadd double %x, %y, !fpmath !0
17 ; CHECK: %foo = fadd double %add1, %add1
18 %add1 = fadd double %x, %y, !fpmath !0
20 %foo = fadd double %add1, %add2
26 ; CHECK: %add1 = fadd double %x, %y, !fpmath !1
27 ; CHECK: %foo = fadd double %add1, %add1
[all …]
Dcommute.ll7 %add1 = add i32 %x, %y
9 call void @use(i32 %add1, i32 %add2)
10 ; CHECK: @use(i32 %add1, i32 %add1)
/external/llvm-project/llvm/test/Transforms/GVN/
Dpr12979.ll5 ; CHECK: %add1 = add i32 %x, %y
6 ; CHECK: %foo = add i32 %add1, %add1
8 %add1 = add nsw i32 %x, %y
10 %foo = add i32 %add1, %add2
16 ; CHECK: %add1 = add i32 %x, %y
17 ; CHECK: %foo = add i32 %add1, %add1
19 %add1 = add nuw i32 %x, %y
21 %foo = add i32 %add1, %add2
27 ; CHECK: %add1 = add i32 %x, %y
28 ; CHECK: %foo = add i32 %add1, %add1
[all …]
Dfpmath.ll5 ; CHECK: %add1 = fadd double %x, %y
7 ; CHECK: %foo = fadd double %add1, %add1
8 %add1 = fadd double %x, %y, !fpmath !0
10 %foo = fadd double %add1, %add2
16 ; CHECK: %add1 = fadd double %x, %y, !fpmath !0
17 ; CHECK: %foo = fadd double %add1, %add1
18 %add1 = fadd double %x, %y, !fpmath !0
20 %foo = fadd double %add1, %add2
26 ; CHECK: %add1 = fadd double %x, %y, !fpmath !1
27 ; CHECK: %foo = fadd double %add1, %add1
[all …]
/external/llvm-project/llvm/test/Transforms/NewGVN/
Dpr12979.ll5 ; CHECK: %add1 = add i32 %x, %y
6 ; CHECK: %foo = add i32 %add1, %add1
8 %add1 = add nsw i32 %x, %y
10 %foo = add i32 %add1, %add2
16 ; CHECK: %add1 = add i32 %x, %y
17 ; CHECK: %foo = add i32 %add1, %add1
19 %add1 = add nuw i32 %x, %y
21 %foo = add i32 %add1, %add2
27 ; CHECK: %add1 = add i32 %x, %y
28 ; CHECK: %foo = add i32 %add1, %add1
[all …]
Dfpmath.ll5 ; CHECK: %add1 = fadd double %x, %y
7 ; CHECK: %foo = fadd double %add1, %add1
8 %add1 = fadd double %x, %y, !fpmath !0
10 %foo = fadd double %add1, %add2
16 ; CHECK: %add1 = fadd double %x, %y, !fpmath ![[MD0:[0-9]+]]
17 ; CHECK: %foo = fadd double %add1, %add1
18 %add1 = fadd double %x, %y, !fpmath !0
20 %foo = fadd double %add1, %add2
26 ; CHECK: %add1 = fadd double %x, %y, !fpmath ![[MD1:[0-9]+]]
27 ; CHECK: %foo = fadd double %add1, %add1
[all …]
/external/llvm-project/llvm/test/CodeGen/AMDGPU/
Dreassoc-scalar.ll11 %add1 = add i32 %x, %tid
12 %add2 = add i32 %add1, %y
24 %add1 = add i32 %tid, %x
25 %add2 = add i32 %y, %add1
42 %add1 = add i64 %x, %tid
43 %add2 = add i64 %add1, %y
61 %add1 = add <2 x i32> %x, %v2
62 %add2 = add <2 x i32> %add1, %y
74 %add1 = add i32 %x, %tid
75 %add2 = add nuw i32 %add1, %y
[all …]
Dearly-inline-alias.ll3 ; CHECK: @add1alias = alias i32 (i32), i32 (i32)* @add1
4 ; CHECK: @add1alias2 = alias i32 (i32), i32 (i32)* @add1
6 @add1alias = alias i32 (i32), i32 (i32)* @add1
7 @add1alias2 = alias i32 (i32), i32 (i32)* @add1
9 define i32 @add1(i32) {
/external/llvm/test/CodeGen/X86/
Dfast-isel-args.ll7 %add1 = add nsw i32 %add, %c
8 ret i32 %add1
14 %add1 = add nsw i64 %add, %c
15 ret i64 %add1
29 %add1 = fadd float %a, %b
33 %add5 = fadd float %add1, %add2
41 %add1 = fadd double %a, %b
45 %add5 = fadd double %add1, %add2
/external/llvm-project/llvm/test/CodeGen/X86/
Dfast-isel-args.ll7 %add1 = add nsw i32 %add, %c
8 ret i32 %add1
14 %add1 = add nsw i64 %add, %c
15 ret i64 %add1
29 %add1 = fadd float %a, %b
33 %add5 = fadd float %add1, %add2
41 %add1 = fadd double %a, %b
45 %add5 = fadd double %add1, %add2
Dlea-opt-cse3.ll26 %add1 = add i32 %add, %mul
29 %mul5 = mul nsw i32 %add1, %add4
54 %add1 = add i32 %add, %mul
57 %mul5 = mul nsw i32 %add1, %add4
99 %add1 = add i32 %add, %mul
100 %cmp = icmp ne i32 %add1 , 10
106 %mul5 = mul nsw i32 %add1, %add4
152 %add1 = add i32 %add, %mul
153 %cmp = icmp ne i32 %add1 , 10
159 %mul5 = mul nsw i32 %add1, %add4
/external/llvm-project/llvm/test/Transforms/InstCombine/
Dreassociate-nuw.ll10 %add1 = add nuw i32 %add0, 64
11 ret i32 %add1
42 %add1 = add nuw i32 %add0, 64
43 ret i32 %add1
52 %add1 = add i32 %add0, 64
53 ret i32 %add1
63 %add1 = add nuw i32 %y, 8
64 %add2 = add nuw i32 %add0, %add1
141 %add1 = add nuw i32 %mul1, %mul2
142 ret i32 %add1
[all …]
/external/llvm-project/llvm/test/CodeGen/PowerPC/
Dvavg.ll22 %add1 = add <8 x i16> %add, %n
23 %shr = lshr <8 x i16> %add1, <i16 1, i16 1, i16 1, i16 1, i16 1, i16 1, i16 1, i16 1>
44 %add1 = add <8 x i16> %add, %n
45 %shr = ashr <8 x i16> %add1, <i16 1, i16 1, i16 1, i16 1, i16 1, i16 1, i16 1, i16 1>
66 %add1 = add <4 x i32> %add, %n
67 %shr = lshr <4 x i32> %add1, <i32 1, i32 1, i32 1, i32 1>
88 %add1 = add <4 x i32> %add, %n
89 %shr = ashr <4 x i32> %add1, <i32 1, i32 1, i32 1, i32 1>
110 %add1 = add <16 x i8> %add, %n
111 …%shr = lshr <16 x i8> %add1, <i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8 1, i8…
[all …]
/external/tensorflow/tensorflow/compiler/xla/service/gpu/
Dgpu_hlo_schedule_test.cc135 HloInstruction* add1 = builder.AddInstruction( in TEST_F() local
140 HloInstruction::CreateBinary(f32_2x2_, HloOpcode::kAdd, add1, add2)); in TEST_F()
146 EXPECT_EQ(streams->StreamNumberForHlo(*add1), in TEST_F()
148 EXPECT_EQ(streams->StreamNumberForHlo(*add1), in TEST_F()
154 HloVec({add1, add2, add3})); in TEST_F()
159 EXPECT_TRUE(order->ExecutesBefore(x, add1)); in TEST_F()
162 EXPECT_TRUE(order->ExecutesBefore(y, add1)); in TEST_F()
167 EXPECT_TRUE(order->ExecutesBefore(add1, add3)); in TEST_F()
171 if (order->ExecutesBefore(add1, add2)) { in TEST_F()
172 EXPECT_FALSE(order->ExecutesBefore(add2, add1)); in TEST_F()
[all …]
/external/llvm-project/llvm/test/Other/
Ddebugcounter-earlycse.ll7 ; CHECK-NEXT: %add1 = add i32 %a, %b
10 ; CHECK-NEXT: %ret1 = add i32 %add1, %add2
11 ; CHECK-NEXT: %ret2 = add i32 %add1, %add4
16 %add1 = add i32 %a, %b
20 %ret1 = add i32 %add1, %add2
Ddebugcounter-dce.ll7 ; CHECK-NEXT: %add1 = add i32 1, 2
8 ; CHECK-NEXT: %sub1 = sub i32 %add1, 1
13 %add1 = add i32 1, 2
14 %sub1 = sub i32 %add1, 1
/external/llvm-project/llvm/test/Transforms/LoopUnroll/
Dloop-remarks.ll14 %s.06 = phi i32 [ 0, %entry ], [ %add1, %for.body ]
18 %add1 = add nsw i32 %call, %s.06
24 ret i32 %add1
35 %s.06 = phi i32 [ 0, %entry ], [ %add1, %for.body ]
39 %add1 = add nsw i32 %call, %s.06
45 ret i32 %add1
/external/python/cffi/testing/embedding/
Dadd1-test.c7 extern int add1(int, int);
13 x = add1(40, 2); in main()
14 y = add1(100, -5); in main()
Dperf-test.c12 extern int add1(int, int);
28 add1(0, 0); /* prepare off-line */ in measure()
37 add1(((int)i) & 0xaaaaaa, ((int)i) & 0x555555); in measure()
77 add1(0, 0); /* this is the main thread */ in main()
/external/llvm-project/llvm/test/CodeGen/ARM/
Dmachine-outliner-return-1.ll13 %add1 = add nsw i32 %c, %b
15 %add2 = add nsw i32 %mul, %add1
18 %sub5 = sub nsw i32 %call, %add1
37 %add1 = add nsw i32 %c, %b
39 %add2 = add nsw i32 %mul, %add1
42 %sub5 = sub nsw i32 %call, %add1
/external/llvm/test/CodeGen/SystemZ/
Daddr-01.ll22 %add1 = add i64 %addr, %index
23 %add2 = add i64 %add1, 100
34 %add1 = add i64 %addr, 100
35 %add2 = add i64 %add1, %index
46 %add1 = add i64 %addr, %index
47 %add2 = sub i64 %add1, 100
58 %add1 = sub i64 %addr, 100
59 %add2 = add i64 %add1, %index
Dframe-08.ll42 %add1 = add i32 %l1, %add0
43 %add4 = add i32 %l4, %add1
55 store volatile i32 %add1, i32 *%ptr
94 %add1 = add i32 %l1, %add0
95 %add4 = add i32 %l4, %add1
99 store volatile i32 %add1, i32 *%ptr
145 %add1 = add i32 %l1, %add0
146 %add4 = add i32 %l4, %add1
158 store volatile i32 %add1, i32 *%ptr
196 %add1 = add i32 %l1, %add0
[all …]
/external/llvm-project/llvm/test/CodeGen/SystemZ/
Daddr-01.ll22 %add1 = add i64 %addr, %index
23 %add2 = add i64 %add1, 100
34 %add1 = add i64 %addr, 100
35 %add2 = add i64 %add1, %index
46 %add1 = add i64 %addr, %index
47 %add2 = sub i64 %add1, 100
58 %add1 = sub i64 %addr, 100
59 %add2 = add i64 %add1, %index
Dframe-08.ll42 %add1 = add i32 %l1, %add0
43 %add4 = add i32 %l4, %add1
55 store volatile i32 %add1, i32 *%ptr
94 %add1 = add i32 %l1, %add0
95 %add4 = add i32 %l4, %add1
99 store volatile i32 %add1, i32 *%ptr
145 %add1 = add i32 %l1, %add0
146 %add4 = add i32 %l4, %add1
158 store volatile i32 %add1, i32 *%ptr
196 %add1 = add i32 %l1, %add0
[all …]

12345678910>>...30