Home
last modified time | relevance | path

Searched refs:v_add_co_ci_u32_e32 (Results 1 – 23 of 23) sorted by relevance

/external/llvm-project/llvm/test/CodeGen/AMDGPU/
Doffset-split-global.ll61 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, 0, v1, vcc_lo
85 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, 0, v1, vcc_lo
127 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, -1, v1, vcc_lo
151 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, -1, v1, vcc_lo
173 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, 0, v1, vcc_lo
197 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, 0, v1, vcc_lo
221 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, 0, v1, vcc_lo
243 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, -1, v1, vcc_lo
267 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, -1, v1, vcc_lo
291 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, -1, v1, vcc_lo
[all …]
Doffset-split-flat.ll21 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, 0, v1, vcc_lo
43 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, 0, v1, vcc_lo
65 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, 0, v1, vcc_lo
89 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, 0, v1, vcc_lo
113 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, -1, v1, vcc_lo
137 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, -1, v1, vcc_lo
161 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, -1, v1, vcc_lo
183 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, 0, v1, vcc_lo
207 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, 0, v1, vcc_lo
231 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, 0, v1, vcc_lo
[all …]
Dshl_add_ptr_csub.ll7 ; GCN: v_add_co_ci_u32_e32 v[[EXTRA_HI:[0-9]+]], vcc_lo, 0, v5, vcc_lo
Dvgpr-descriptor-waterfall-loop-idom-update.ll14 ; GCN-NEXT: v_add_co_ci_u32_e32 v3, vcc_lo, 0, v1, vcc_lo
Dgfx10-vop-literal.ll6 ; GFX10: v_add_co_ci_u32_e32 v{{[0-9]+}}, vcc_lo, 0xe7, v{{[0-9]+}}, vcc_lo
Dwave32.ll287 ; GFX1032: v_add_co_ci_u32_e32 v{{[0-9]+}}, vcc_lo, s{{[0-9]+}}, v{{[0-9]+}}, vcc_lo
289 ; GFX1064: v_add_co_ci_u32_e32 v{{[0-9]+}}, vcc, s{{[0-9]+}}, v{{[0-9]+}}, vcc{{$}}
332 ; GFX1032: v_add_co_ci_u32_e32 v{{[0-9]+}}, vcc_lo, 0, v{{[0-9]+}}, vcc_lo
337 ; GFX1032: v_add_co_ci_u32_e32 v{{[0-9]+}}, vcc_lo, 0, v{{[0-9]+}}, vcc_lo
342 ; GFX1064: v_add_co_ci_u32_e32 v{{[0-9]+}}, vcc, 0, v{{[0-9]+}}, vcc{{$}}
347 ; GFX1064: v_add_co_ci_u32_e32 v{{[0-9]+}}, vcc, 0, v{{[0-9]+}}, vcc{{$}}
Dglobal-saddr-load.ll502 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc, 0, v1, vcc
533 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc, 0, v1, vcc
559 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc, -1, v1, vcc
590 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc, -1, v1, vcc
632 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc, 0, v1, vcc
674 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc, -1, v1, vcc
700 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc, 0, v1, vcc
917 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc, 0, v1, vcc
942 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc, 0, v1, vcc
944 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc, 0, v1, vcc
[all …]
Datomic_optimizations_local_pointer.ll1418 ; GFX1064-NEXT: v_add_co_ci_u32_e32 v1, vcc, s4, v1, vcc
1460 ; GFX1032-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, s4, v1, vcc_lo
Dglobal-saddr-atomics.ll129 ; GFX10-NEXT: v_add_co_ci_u32_e32 v3, vcc, 0, v3, vcc
/external/llvm-project/llvm/test/MC/AMDGPU/
Dgfx10-vop2be-literal.s3 v_add_co_ci_u32_e32 v3, vcc_lo, 12345, v3, vcc_lo label
Dwave_any.s45 v_add_co_ci_u32_e32 v3, vcc_lo, v3, v4, vcc_lo label
48 v_add_co_ci_u32_e32 v3, vcc, v3, v4, vcc label
51 v_add_co_ci_u32_e32 v3, v3, v4 label
Dwave32.s98 v_add_co_ci_u32_e32 v3, vcc_lo, v3, v4, vcc_lo label
102 v_add_co_ci_u32_e32 v3, vcc, v3, v4, vcc label
106 v_add_co_ci_u32_e32 v3, v3, v4 label
Dgfx9_unsupported.s157 v_add_co_ci_u32_e32 v255, vcc, v1, v2, vcc label
Dgfx8_unsupported.s682 v_add_co_ci_u32_e32 v255, vcc, v1, v2, vcc label
Dgfx7_unsupported.s772 v_add_co_ci_u32_e32 v255, vcc, v1, v2, vcc label
Dgfx10_asm_all.s45560 v_add_co_ci_u32_e32 v5, vcc, v1, v2, vcc label
45564 v_add_co_ci_u32_e32 v255, vcc, v1, v2, vcc label
45568 v_add_co_ci_u32_e32 v5, vcc, v255, v2, vcc label
45572 v_add_co_ci_u32_e32 v5, vcc, 0, v2, vcc label
45576 v_add_co_ci_u32_e32 v5, vcc, -1, v2, vcc label
45580 v_add_co_ci_u32_e32 v5, vcc, 0.5, v2, vcc label
45584 v_add_co_ci_u32_e32 v5, vcc, -4.0, v2, vcc label
45588 v_add_co_ci_u32_e32 v5, vcc, v1, v255, vcc label
45664 v_add_co_ci_u32_e32 v5, vcc_lo, v1, v2, vcc_lo label
45668 v_add_co_ci_u32_e32 v255, vcc_lo, v1, v2, vcc_lo label
[all …]
/external/llvm-project/llvm/test/MC/Disassembler/AMDGPU/
Dgfx10-vop2be-literal.txt3 # GFX10: v_add_co_ci_u32_e32 v3, vcc_lo, 0x3039, v3, vcc_lo ; encoding: [0xff,0x06,0x06,0x50,0x39,0…
Dwave32.txt52 # GFX1032: v_add_co_ci_u32_e32 v3, vcc_lo, v3, v4, vcc_lo
53 # GFX1064: v_add_co_ci_u32_e32 v3, vcc, v3, v4, vcc ;
Dgfx10_dasm_all.txt19865 # W32: v_add_co_ci_u32_e32 v255, vcc_lo, v1, v2, vcc_lo ; encoding: [0x01,0x05,0xfe,0x51]
19866 # W64: v_add_co_ci_u32_e32 v255, vcc, v1, v2, vcc ; encoding: [0x01,0x05,0xfe,0x51]
19869 # W32: v_add_co_ci_u32_e32 v5, vcc_lo, -1, v2, vcc_lo ; encoding: [0xc1,0x04,0x0a,0x50]
19870 # W64: v_add_co_ci_u32_e32 v5, vcc, -1, v2, vcc ; encoding: [0xc1,0x04,0x0a,0x50]
19873 # W32: v_add_co_ci_u32_e32 v5, vcc_lo, -4.0, v2, vcc_lo ; encoding: [0xf7,0x04,0x0a,0x50]
19874 # W64: v_add_co_ci_u32_e32 v5, vcc, -4.0, v2, vcc ; encoding: [0xf7,0x04,0x0a,0x50]
19877 # W32: v_add_co_ci_u32_e32 v5, vcc_lo, 0, v2, vcc_lo ; encoding: [0x80,0x04,0x0a,0x50]
19878 # W64: v_add_co_ci_u32_e32 v5, vcc, 0, v2, vcc ; encoding: [0x80,0x04,0x0a,0x50]
19881 # W32: v_add_co_ci_u32_e32 v5, vcc_lo, 0.5, v2, vcc_lo ; encoding: [0xf0,0x04,0x0a,0x50]
19882 # W64: v_add_co_ci_u32_e32 v5, vcc, 0.5, v2, vcc ; encoding: [0xf0,0x04,0x0a,0x50]
[all …]
/external/llvm-project/llvm/test/CodeGen/AMDGPU/GlobalISel/
Dllvm.amdgcn.global.atomic.csub.ll27 ; GCN-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, v1, v4, vcc_lo
58 ; GCN-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, v1, v4, vcc_lo
Duaddsat.ll2654 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, v1, v3, vcc_lo
2769 ; GFX10-NEXT: v_add_co_ci_u32_e32 v3, vcc_lo, s1, v1, vcc_lo
2813 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, s1, v1, vcc_lo
2878 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, v1, v11, vcc_lo
2880 ; GFX10-NEXT: v_add_co_ci_u32_e32 v6, vcc_lo, v3, v16, vcc_lo
3258 ; GFX10-NEXT: v_add_co_ci_u32_e32 v11, vcc_lo, s1, v1, vcc_lo
3259 ; GFX10-NEXT: v_add_co_ci_u32_e32 v4, vcc_lo, s2, v2, vcc_lo
3260 ; GFX10-NEXT: v_add_co_ci_u32_e32 v5, vcc_lo, s3, v3, vcc_lo
3352 ; GFX10-NEXT: v_add_co_ci_u32_e32 v1, vcc_lo, s1, v1, vcc_lo
3353 ; GFX10-NEXT: v_add_co_ci_u32_e32 v2, vcc_lo, s2, v2, vcc_lo
[all …]
Dsaddsat.ll4690 ; GFX10-NEXT: v_add_co_ci_u32_e32 v11, vcc_lo, v1, v3, vcc_lo
4868 ; GFX10-NEXT: v_add_co_ci_u32_e32 v3, vcc_lo, s1, v1, vcc_lo
4935 ; GFX10-NEXT: v_add_co_ci_u32_e32 v3, vcc_lo, s1, v1, vcc_lo
5040 ; GFX10-NEXT: v_add_co_ci_u32_e32 v9, vcc_lo, v15, v5, vcc_lo
5042 ; GFX10-NEXT: v_add_co_ci_u32_e32 v20, vcc_lo, v18, v7, vcc_lo
5819 ; GFX10-NEXT: v_add_co_ci_u32_e32 v5, vcc_lo, s1, v1, vcc_lo
5820 ; GFX10-NEXT: v_add_co_ci_u32_e32 v6, vcc_lo, s2, v2, vcc_lo
5821 ; GFX10-NEXT: v_add_co_ci_u32_e32 v7, vcc_lo, s3, v3, vcc_lo
5861 ; GFX10-NEXT: v_add_co_ci_u32_e32 v3, vcc_lo, 0, v3, vcc_lo
5863 ; GFX10-NEXT: v_add_co_ci_u32_e32 v8, vcc_lo, 0, v0, vcc_lo
[all …]
Dssubsat.ll5847 ; GFX10-NEXT: v_add_co_ci_u32_e32 v3, vcc_lo, 0, v3, vcc_lo
5849 ; GFX10-NEXT: v_add_co_ci_u32_e32 v8, vcc_lo, 0, v0, vcc_lo
5850 ; GFX10-NEXT: v_add_co_ci_u32_e32 v9, vcc_lo, 0x80000000, v1, vcc_lo
6103 ; GFX10-NEXT: v_add_co_ci_u32_e32 v3, vcc_lo, 0, v3, vcc_lo
6105 ; GFX10-NEXT: v_add_co_ci_u32_e32 v8, vcc_lo, 0, v0, vcc_lo
6106 ; GFX10-NEXT: v_add_co_ci_u32_e32 v9, vcc_lo, 0x80000000, v1, vcc_lo
6495 ; GFX10-NEXT: v_add_co_ci_u32_e32 v3, vcc_lo, 0, v3, vcc_lo
6496 ; GFX10-NEXT: v_add_co_ci_u32_e32 v20, vcc_lo, 0, v0, vcc_lo
6497 ; GFX10-NEXT: v_add_co_ci_u32_e32 v21, vcc_lo, 0x80000000, v1, vcc_lo