/external/llvm-project/llvm/test/MC/ARM/ |
D | neon-table-encoding.s | 14 vtbx.8 d18, {d16}, d17 15 vtbx.8 d19, {d16, d17}, d18 16 vtbx.8 d20, {d16, d17, d18}, d21 17 vtbx.8 d20, {d16, d17, d18, d19}, d21 19 @ CHECK: vtbx.8 d18, {d16}, d17 @ encoding: [0xe1,0x28,0xf0,0xf3] 20 @ CHECK: vtbx.8 d19, {d16, d17}, d18 @ encoding: [0xe2,0x39,0xf0,0xf3] 21 @ CHECK: vtbx.8 d20, {d16, d17, d18}, d21 @ encoding: [0xe5,0x4a,0xf0,0xf3] 22 @ CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21 @ encoding: [0xe5,0x4b,0xf0,0xf3]
|
D | neont2-table-encoding.s | 16 vtbx.8 d18, {d16}, d17 17 vtbx.8 d19, {d16, d17}, d18 18 vtbx.8 d20, {d16, d17, d18}, d21 19 vtbx.8 d20, {d16, d17, d18, d19}, d21 21 @ CHECK: vtbx.8 d18, {d16}, d17 @ encoding: [0xf0,0xff,0xe1,0x28] 22 @ CHECK: vtbx.8 d19, {d16, d17}, d18 @ encoding: [0xf0,0xff,0xe2,0x39] 23 @ CHECK: vtbx.8 d20, {d16, d17, d18}, d21 @ encoding: [0xf0,0xff,0xe5,0x4a] 24 @ CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21 @ encoding: [0xf0,0xff,0xe5,0x4b]
|
/external/llvm/test/MC/ARM/ |
D | neon-table-encoding.s | 14 vtbx.8 d18, {d16}, d17 15 vtbx.8 d19, {d16, d17}, d18 16 vtbx.8 d20, {d16, d17, d18}, d21 17 vtbx.8 d20, {d16, d17, d18, d19}, d21 19 @ CHECK: vtbx.8 d18, {d16}, d17 @ encoding: [0xe1,0x28,0xf0,0xf3] 20 @ CHECK: vtbx.8 d19, {d16, d17}, d18 @ encoding: [0xe2,0x39,0xf0,0xf3] 21 @ CHECK: vtbx.8 d20, {d16, d17, d18}, d21 @ encoding: [0xe5,0x4a,0xf0,0xf3] 22 @ CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21 @ encoding: [0xe5,0x4b,0xf0,0xf3]
|
D | neont2-table-encoding.s | 16 vtbx.8 d18, {d16}, d17 17 vtbx.8 d19, {d16, d17}, d18 18 vtbx.8 d20, {d16, d17, d18}, d21 19 vtbx.8 d20, {d16, d17, d18, d19}, d21 21 @ CHECK: vtbx.8 d18, {d16}, d17 @ encoding: [0xf0,0xff,0xe1,0x28] 22 @ CHECK: vtbx.8 d19, {d16, d17}, d18 @ encoding: [0xf0,0xff,0xe2,0x39] 23 @ CHECK: vtbx.8 d20, {d16, d17, d18}, d21 @ encoding: [0xf0,0xff,0xe5,0x4a] 24 @ CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21 @ encoding: [0xf0,0xff,0xe5,0x4b]
|
/external/capstone/suite/MC/ARM/ |
D | neon-table-encoding.s.cs | 6 0xe1,0x28,0xf0,0xf3 = vtbx.8 d18, {d16}, d17 7 0xe2,0x39,0xf0,0xf3 = vtbx.8 d19, {d16, d17}, d18 8 0xe5,0x4a,0xf0,0xf3 = vtbx.8 d20, {d16, d17, d18}, d21 9 0xe5,0x4b,0xf0,0xf3 = vtbx.8 d20, {d16, d17, d18, d19}, d21
|
D | neont2-table-encoding.s.cs | 6 0xf0,0xff,0xe1,0x28 = vtbx.8 d18, {d16}, d17 7 0xf0,0xff,0xe2,0x39 = vtbx.8 d19, {d16, d17}, d18 8 0xf0,0xff,0xe5,0x4a = vtbx.8 d20, {d16, d17, d18}, d21 9 0xf0,0xff,0xe5,0x4b = vtbx.8 d20, {d16, d17, d18, d19}, d21
|
/external/llvm/test/CodeGen/ARM/ |
D | vtbl.ll | 54 ;CHECK: vtbx.8 64 ;CHECK: vtbx.8 76 ;CHECK: vtbx.8 89 ;CHECK: vtbx.8
|
/external/llvm-project/llvm/test/CodeGen/ARM/ |
D | vtbl.ll | 54 ;CHECK: vtbx.8 64 ;CHECK: vtbx.8 76 ;CHECK: vtbx.8 89 ;CHECK: vtbx.8
|
/external/llvm/test/MC/Disassembler/ARM/ |
D | neon-tests.txt | 57 # CHECK: vtbx.8 d18, {d4, d5, d6}, d7
|
D | neont2.txt | 1373 # CHECK: vtbx.8 d18, {d16}, d17 1375 # CHECK: vtbx.8 d19, {d16, d17}, d18 1377 # CHECK: vtbx.8 d20, {d16, d17, d18}, d21 1379 # CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21
|
D | neon.txt | 1630 # CHECK: vtbx.8 d18, {d16}, d17 1632 # CHECK: vtbx.8 d19, {d16, d17}, d18 1634 # CHECK: vtbx.8 d20, {d16, d17, d18}, d21 1636 # CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21
|
/external/llvm-project/llvm/test/MC/Disassembler/ARM/ |
D | neon-tests.txt | 60 # CHECK: vtbx.8 d18, {d4, d5, d6}, d7
|
D | neont2.txt | 1383 # CHECK: vtbx.8 d18, {d16}, d17 1385 # CHECK: vtbx.8 d19, {d16, d17}, d18 1387 # CHECK: vtbx.8 d20, {d16, d17, d18}, d21 1389 # CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21
|
D | neon.txt | 1639 # CHECK: vtbx.8 d18, {d16}, d17 1641 # CHECK: vtbx.8 d19, {d16, d17}, d18 1643 # CHECK: vtbx.8 d20, {d16, d17, d18}, d21 1645 # CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21
|
/external/arm-neon-tests/ |
D | ref_vtbX.c | 179 vtbx##X##_##T2##W(VECT_VAR(default_vector, T1, W, N), \ in exec_vtbX()
|
/external/llvm-project/llvm/test/tools/llvm-mca/ARM/ |
D | cortex-a57-neon-instructions.s | 781 vtbx.8 d18, {d16}, d17 782 vtbx.8 d19, {d16, d17}, d18 783 vtbx.8 d20, {d16, d17, d18}, d21 784 vtbx.8 d20, {d16, d17, d18, d19}, d21 1897 # CHECK-NEXT: 1 3 0.50 vtbx.8 d18, {d16}, d17 1898 # CHECK-NEXT: 1 3 0.50 U vtbx.8 d19, {d16, d17}, d18 1899 # CHECK-NEXT: 1 6 0.50 U vtbx.8 d20, {d16, d17, d18}, d21 1900 # CHECK-NEXT: 1 6 0.50 U vtbx.8 d20, {d16, d17, d18, d19}, d21 3020 # CHECK-NEXT: - - - - - - 0.50 0.50 vtbx.8 d18, {d16}, d17 3021 # CHECK-NEXT: - - - - - - 0.50 0.50 vtbx.8 d19, {d16, d17}, d18 [all …]
|
/external/clang/include/clang/Basic/ |
D | arm_neon.td | 734 let InstName = "vtbx" in { 1317 let InstName = "vtbx" in {
|
/external/llvm-project/clang/include/clang/Basic/ |
D | arm_neon.td | 583 let InstName = "vtbx" in { 1226 let InstName = "vtbx" in {
|
/external/capstone/arch/AArch64/ |
D | ARMMappingInsnOp.inc | 5137 { /* ARM_VTBX1, ARM_INS_VTBX: vtbx${p}.8 $vd, $vn, $vm */ 5140 { /* ARM_VTBX2, ARM_INS_VTBX: vtbx${p}.8 $vd, $vn, $vm */ 5143 { /* ARM_VTBX3, ARM_INS_VTBX: vtbx${p}.8 $vd, $vn, $vm */ 5146 { /* ARM_VTBX4, ARM_INS_VTBX: vtbx${p}.8 $vd, $vn, $vm */
|
/external/capstone/arch/ARM/ |
D | ARMMappingInsnOp.inc | 5137 { /* ARM_VTBX1, ARM_INS_VTBX: vtbx${p}.8 $vd, $vn, $vm */ 5140 { /* ARM_VTBX2, ARM_INS_VTBX: vtbx${p}.8 $vd, $vn, $vm */ 5143 { /* ARM_VTBX3, ARM_INS_VTBX: vtbx${p}.8 $vd, $vn, $vm */ 5146 { /* ARM_VTBX4, ARM_INS_VTBX: vtbx${p}.8 $vd, $vn, $vm */
|
/external/vixl/src/aarch32/ |
D | assembler-aarch32.h | 6097 void vtbx(Condition cond, 6102 void vtbx(DataType dt, in vtbx() function 6106 vtbx(al, dt, rd, nreglist, rm); in vtbx()
|
D | disasm-aarch32.h | 2601 void vtbx(Condition cond,
|
/external/swiftshader/third_party/llvm-10.0/configs/common/lib/Target/ARM/ |
D | ARMGenAsmMatcher.inc | 9957 "bw\004vswp\004vtbl\004vtbx\004vtrn\004vtst\005vudot\004vuzp\004vzip\003" 15044 …{ 3903 /* vtbx */, ARM::VTBX2, Convert__Reg1_2__Tie0_1_1__VecListDPair1_3__Reg1_4__CondCode2_0, AM… 15045 …{ 3903 /* vtbx */, ARM::VTBX4, Convert__Reg1_2__Tie0_1_1__VecListFourD1_3__Reg1_4__CondCode2_0, AM… 15046 …{ 3903 /* vtbx */, ARM::VTBX1, Convert__Reg1_2__Tie0_1_1__VecListOneD1_3__Reg1_4__CondCode2_0, AMF… 15047 …{ 3903 /* vtbx */, ARM::VTBX3, Convert__Reg1_2__Tie0_1_1__VecListThreeD1_3__Reg1_4__CondCode2_0, A… 16228 { 3903 /* vtbx */, 8 /* 3 */, MCK_VecListDPair, AMFBS_HasNEON }, 16229 { 3903 /* vtbx */, 8 /* 3 */, MCK_VecListFourD, AMFBS_HasNEON }, 16230 { 3903 /* vtbx */, 8 /* 3 */, MCK_VecListOneD, AMFBS_HasNEON }, 16231 { 3903 /* vtbx */, 8 /* 3 */, MCK_VecListThreeD, AMFBS_HasNEON },
|
/external/llvm/lib/Target/ARM/ |
D | ARMInstrNEON.td | 6472 "vtbx", "8", "$Vd, $Vn, $Vm", "$orig = $Vd", 6479 "vtbx", "8", "$Vd, $Vn, $Vm", "$orig = $Vd", []>; 6484 "vtbx", "8", "$Vd, $Vn, $Vm", 6489 "vtbx", "8", "$Vd, $Vn, $Vm",
|
/external/swiftshader/third_party/llvm-10.0/llvm/lib/Target/ARM/ |
D | ARMInstrNEON.td | 7034 "vtbx", "8", "$Vd, $Vn, $Vm", "$orig = $Vd", 7041 "vtbx", "8", "$Vd, $Vn, $Vm", "$orig = $Vd", []>; 7046 "vtbx", "8", "$Vd, $Vn, $Vm", 7051 "vtbx", "8", "$Vd, $Vn, $Vm",
|