Home
last modified time | relevance | path

Searched refs:D12 (Results 1 – 25 of 165) sorted by relevance

1234567

/external/libxaac/decoder/armv7/
Dixheaacd_esbr_cos_sin_mod_loop2.s80 VSHRN.I64 D12, Q6, #32
84 VST1.32 {D12[0]}, [R3], R8
88 VQNEG.S32 D12, D12
91 VST1.32 {D12[1]}, [R10]!
111 VSHRN.I64 D12, Q6, #32
115 VST1.32 {D12[0]}, [R0]!
117 VQNEG.S32 D12, D12
119 VST1.32 {D12[1]}, [R11], R8
140 VSHRN.I64 D12, Q6, #32
144 VST1.32 {D12[0]}, [R3], R8
[all …]
Dixheaacd_dct3_32.s48 VLD4.16 {D12, D13, D14, D15}, [R4]!
73 VMULL.U16 Q15, D4, D12
88 VMLSL.U16 Q14, D10, D12
98 VMLAL.S16 Q15, D5, D12
105 VMLSL.S16 Q14, D11, D12
125 VLD4.16 {D12, D13, D14, D15}, [R4]!
129 VMULL.U16 Q15, D4, D12
133 VMLSL.U16 Q14, D10, D12
149 VMLSL.S16 Q14, D11, D12
151 VMLAL.S16 Q15, D5, D12
[all …]
Dixheaacd_esbr_qmfsyn64_winadd.s67 VLD1.32 {D12, D13}, [R0], R8
70 VMLAL.S32 Q13, D12, D14
105 VLD1.32 {D12, D13}, [R1], R8
108 VMLAL.S32 Q13, D12, D14
160 VLD1.32 {D12, D13}, [R0], R8
163 VMLAL.S32 Q13, D12, D14
198 VLD1.32 {D12, D13}, [R1], R8
201 VMLAL.S32 Q13, D12, D14
249 VLD1.32 {D12, D13}, [R0], R8
252 VMLAL.S32 Q13, D12, D14
[all …]
Dixheaacd_post_twiddle.s114 VMULL.U16 Q13, D2, D12
115 VMULL.U16 Q12, D0, D12
124 VMLAL.S16 Q13, D3, D12
125 VMLAL.S16 Q12, D1, D12
220 VMULL.U16 Q13, D2, D12
222 VMULL.U16 Q12, D0, D12
231 VMLAL.S16 Q13, D3, D12
232 VMLAL.S16 Q12, D1, D12
328 VMULL.U16 Q13, D2, D12
330 VMULL.U16 Q12, D0, D12
[all …]
Dixheaacd_overlap_add1.s44 VDUP.S16 D12, R12
78 VADDL.S16 Q7, D3, D12
99 VADDL.S16 Q7, D2, D12
143 VADDL.S16 Q7, D3, D12
153 VADDL.S16 Q7, D2, D12
193 VADDL.S16 Q7, D3, D12
203 VADDL.S16 Q7, D2, D12
255 VADDL.S16 Q7, D3, D12
264 VADDL.S16 Q7, D2, D12
Dixheaacd_sbr_qmfanal32_winadds.s124 VLD2.16 {D11, D12}, [R3]!
129 VLD1.16 D12, [R1], R6
177 VMLAL.S16 Q15, D12, D13
217 VLD2.16 {D11, D12}, [R3]!
222 VLD1.16 D12, [R1], R6
256 VMLAL.S16 Q15, D12, D13
Dixheaacd_sbr_qmfsyn64_winadd.s97 VLD1.16 D12, [R1], R8
104 VMLAL.S16 Q13, D12, D13
165 VLD1.16 D12, [R1], R8
211 VMLAL.S16 Q13, D12, D13
252 VLD1.16 D12, [R1], R8
259 VMLAL.S16 Q13, D12, D13
321 VLD1.16 D12, [R1], R8
356 VMLAL.S16 Q13, D12, D13
Dixheaacd_sbr_qmfanal32_winadds_eld.s103 VLD1.16 {D11, D12}, [R3]! @ tmpQmf_c2[2*(n + 0)] load and incremented
108 VLD1.16 D12, [R1], R6 @ tmpQ2[n + 64] load and incremented by R6
158 VMLAL.S16 Q15, D12, D13
199 VLD1.16 {D11, D12}, [R3]!
204 VLD1.16 D12, [R1], R6
239 VMLAL.S16 Q15, D12, D13
Dixheaacd_mps_synt_pre_twiddle.s36 VNEG.S32 D12, D2
38 VMULL.S32 Q2, D0, D12
Dixheaacd_mps_synt_post_twiddle.s36 VNEG.S32 D12, D2
38 VMULL.S32 Q2, D13, D12
Dixheaacd_tns_ar_filter_fixed.s112 VLD1.32 {D12, D13}, [R12]! @state[j - 1]
142 VMLAL.S32 Q1, D10, D12
180 VMLAL.S32 Q1, D10, D12
222 VMLAL.S32 Q1, D10, D12
266 VMLAL.S32 Q1, D10, D12
312 VMLAL.S32 Q1, D10, D12
404 VLD1.32 {D12, D13}, [R12]! @state[j - 1]
431 VMLAL.S32 Q1, D10, D12
469 VMLAL.S32 Q1, D10, D12
514 VMLAL.S32 Q1, D10, D12
Dixheaacd_overlap_add2.s82 VMLSL.U16 Q9, D12, D11
125 VMLSL.U16 Q9, D12, D11
191 VLD2.16 {D12, D13}, [R1]!
216 VMLSL.U16 Q9, D12, D10
232 VLD2.16 {D12, D13}, [R1]!
251 VMLSL.U16 Q9, D12, D10
Dixheaacd_mps_synt_post_fft_twiddle.s50 VSHRN.S64 D12, Q6, #31
54 VQADD.S32 D0, D12, D14
Dixheaacd_post_twiddle_overlap.s217 VUZP.16 D12, D13
306 VMULL.U16 Q2, D30, D12
319 VMLAL.S16 Q2, D31, D12
351 VADDL.S16 Q0, D12, D1
405 VUZP.16 D12, D13
562 VMULL.U16 Q2, D30, D12
574 VMLAL.S16 Q2, D31, D12
607 VADDL.S16 Q0, D12, D1
668 VUZP.16 D12, D13
839 VMULL.U16 Q2, D30, D12
[all …]
Dixheaacd_mps_synt_out_calc.s36 VSHRN.S64 D12, Q6, #31
42 VST1.32 {D12, D13}, [R4]!
Dixheaacd_calc_pre_twid.s59 VSHRN.S64 D12, Q6, #32
68 VSUB.I32 D0, D12, D14
Dixheaacd_calc_post_twid.s55 VSHRN.S64 D12, Q7, #32
62 VADD.I32 D1, D10, D12
Dia_xheaacd_mps_reoder_mulshift_acc.s69 VMULL.S32 Q0, D4, D12
113 VMULL.S32 Q0, D4, D12
157 VMULL.S32 Q0, D4, D12
201 VMULL.S32 Q0, D4, D12
/external/libhevc/common/arm/
Dihevc_sao_band_offset_chroma.s215 VLD1.8 D12,[r14]! @band_table_v.val[3]
222 …VADD.I8 D16,D12,D30 @band_table_v.val[3] = vadd_u8(band_table_v.val[3], band_p…
234 …VADD.I8 D12,D16,D26 @band_table_v.val[3] = vadd_u8(band_table_v.val[3], vdup_n…
241 VCLE.U8 D17,D12,D29 @vcle_u8(band_table.val[3], vdup_n_u8(16))
243 VORR.U8 D12,D12,D17 @band_table.val[3] = vorr_u8(band_table.val[3], au1_cmp)
253 VAND.U8 D12,D12,D17 @band_table.val[3] = vand_u8(band_table.val[3], au1_cmp)
310 …VTBX.8 D6,{D9-D12},D8 @vtbx4_u8(au1_cur_row_deint.val[1], band_table_v, vsub_u8(…
316 …VTBX.8 D14,{D9-D12},D16 @vtbx4_u8(au1_cur_row_deint.val[1], band_table_v, vsub_u8(…
327 …VTBX.8 D18,{D9-D12},D20 @vtbx4_u8(au1_cur_row_deint.val[1], band_table_v, vsub_u8(…
329 …VTBX.8 D22,{D9-D12},D24 @vtbx4_u8(au1_cur_row_deint.val[1], band_table_v, vsub_u8(…
[all …]
Dihevc_sao_edge_offset_class1_chroma.s179 VTBL.8 D12,{D6},D12 @vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx))
187 VUZP.8 D12,D13
189 VTBL.8 D12,{D7},D12 @offset = vtbl1_s8(offset_tbl, vget_low_s8(edge_idx))
194 VZIP.8 D12,D13
196 …VADDW.S8 Q10,Q10,D12 @pi2_tmp_cur_row.val[0] = vaddw_s8(pi2_tmp_cur_row.val[0],…
334 VTBL.8 D12,{D6},D12 @vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx))
337 VUZP.8 D12,D13
340 VTBL.8 D12,{D7},D12
344 VZIP.8 D12,D13
346 @VTBL.8 D12,D7,D12 @offset = vtbl1_s8(offset_tbl, vget_low_s8(edge_idx))
[all …]
Dihevc_resi_trans_32x32_a9q.s179 VLD1.U8 {D12,D13},[R1]! @ LOAD 1-16 pred row 2
184 VSUBL.U8 Q12,D8,D12 @ Get residue 1-8 row 2 -- dual issue
193 VABAL.U8 Q15,D8,D12
469 VMULL.S16 Q0,D12,D4 @o[0][0-3]* R1
486 VMULL.S16 Q4,D12,D4 @o[0][0-3]* R1
494 VMULL.S16 Q8,D12,D4 @o[0][0-3]* R1 -- dual issue with 2nd cycle
520 VMULL.S16 Q12,D12,D4 @o[0][0-3]* R1 -- dual issue
550 VMULL.S16 Q0,D12,D4 @o[0][0-3]* R1
573 VMULL.S16 Q4,D12,D4 @o[0][0-3]* R1 -- dual issued with 2nd cycle
590 VMULL.S16 Q8,D12,D4 @o[0][0-3]* R1 -- dual issue
[all …]
Dihevc_sao_edge_offset_class1.s175 VTBL.8 D12,{D6},D12 @vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx))
184 VTBL.8 D12,{D7},D12 @offset = vtbl1_s8(offset_tbl, vget_low_s8(edge_idx))
190 …VADDW.S8 Q10,Q10,D12 @pi2_tmp_cur_row.val[0] = vaddw_s8(pi2_tmp_cur_row.val[0],…
317 VTBL.8 D12,{D6},D12 @vtbl1_s8(edge_idx_tbl, vget_low_s8(edge_idx))
321 VTBL.8 D12,{D7},D12 @offset = vtbl1_s8(offset_tbl, vget_low_s8(edge_idx))
327 …VADDW.S8 Q10,Q10,D12 @pi2_tmp_cur_row.val[0] = vaddw_s8(pi2_tmp_cur_row.val[0],…
/external/eigen/blas/testing/
Ddblat1.f136 DOUBLE PRECISION SA, SB, SC, SS, D12 local
182 DATA D12 /4096.D0/
189 DTRUE(1,5) = 45.D-11 * (D12 * D12)
190 DTRUE(3,5) = 4.D5 / (3.D0 * D12)
191 DTRUE(6,5) = 1.D0 / D12
192 DTRUE(8,5) = 1.D4 / (3.D0 * D12)
193 DTRUE(1,6) = 4.D10 / (1.5D0 * D12 * D12)
195 DTRUE(8,6) = 5.D-7 * D12
197 DTRUE(2,7) = (2.D-10 / 1.5D0) * (D12 * D12)
199 DTRUE(9,7) = 1.D4 / D12
[all …]
Dsblat1.f136 REAL D12, SA, SB, SC, SS local
182 DATA D12 /4096.E0/
189 DTRUE(1,5) = 45.E-11 * (D12 * D12)
190 DTRUE(3,5) = 4.E5 / (3.E0 * D12)
191 DTRUE(6,5) = 1.E0 / D12
192 DTRUE(8,5) = 1.E4 / (3.E0 * D12)
193 DTRUE(1,6) = 4.E10 / (1.5E0 * D12 * D12)
195 DTRUE(8,6) = 5.E-7 * D12
197 DTRUE(2,7) = (2.E-10 / 1.5E0) * (D12 * D12)
199 DTRUE(9,7) = 1.E4 / D12
[all …]
/external/cldr/tools/java/org/unicode/cldr/draft/keyboard/windows/
Dwindows-keycodes.csv26 27,D12

1234567