Home
last modified time | relevance | path

Searched refs:d14 (Results 1 – 25 of 463) sorted by relevance

12345678910>>...19

/external/capstone/suite/MC/AArch64/
Dneon-scalar-cvt.s.cs5 0xd5,0xd9,0x61,0x7e = ucvtf d21, d14
9 0xd5,0xe5,0x40,0x7f = ucvtf d21, d14, #64
16 0xd5,0xc9,0x61,0x5e = fcvtas d21, d14
18 0xd5,0xc9,0x61,0x7e = fcvtau d21, d14
20 0xd5,0xb9,0x61,0x5e = fcvtms d21, d14
22 0xd5,0xb9,0x61,0x7e = fcvtmu d21, d14
24 0xd5,0xa9,0x61,0x5e = fcvtns d21, d14
26 0xd5,0xa9,0x61,0x7e = fcvtnu d21, d14
28 0xd5,0xa9,0xe1,0x5e = fcvtps d21, d14
30 0xd5,0xa9,0xe1,0x7e = fcvtpu d21, d14
[all …]
/external/llvm/test/MC/AArch64/
Dneon-scalar-cvt.s23 ucvtf d21, d14
47 ucvtf d21, d14, #64
93 fcvtas d21, d14
106 fcvtau d21, d14
119 fcvtms d21, d14
132 fcvtmu d21, d14
145 fcvtns d21, d14
158 fcvtnu d21, d14
171 fcvtps d21, d14
184 fcvtpu d21, d14
[all …]
/external/llvm-project/llvm/test/MC/AArch64/
Dneon-scalar-cvt.s23 ucvtf d21, d14
47 ucvtf d21, d14, #64
93 fcvtas d21, d14
106 fcvtau d21, d14
119 fcvtms d21, d14
132 fcvtmu d21, d14
145 fcvtns d21, d14
158 fcvtnu d21, d14
171 fcvtps d21, d14
184 fcvtpu d21, d14
[all …]
/external/capstone/suite/MC/ARM/
Dneont2-shiftaccum-encoding.s.cs3 0x90,0xef,0x1e,0xf1 = vsra.s16 d15, d14, #16
11 0x95,0xff,0x1e,0xb1 = vsra.u16 d11, d14, #11
19 0x90,0xef,0x1e,0xe1 = vsra.s16 d14, d14, #16
27 0x95,0xff,0x1e,0xe1 = vsra.u16 d14, d14, #11
37 0x80,0xef,0xb7,0xe3 = vrsra.s64 d14, d23, #64
68 0xbf,0xff,0x1e,0xd5 = vsli.32 d13, d14, #31
69 0xbf,0xff,0x9f,0xe5 = vsli.64 d14, d15, #63
77 0xc0,0xff,0x9e,0x54 = vsri.64 d21, d14, #64
84 0xbf,0xff,0x1e,0xe5 = vsli.32 d14, d14, #31
93 0x80,0xff,0x9e,0xe4 = vsri.64 d14, d14, #64
Dneon-shiftaccum-encoding.s.cs3 0x1e,0xf1,0x90,0xf2 = vsra.s16 d15, d14, #16
11 0x1e,0xb1,0x95,0xf3 = vsra.u16 d11, d14, #11
19 0x1e,0xe1,0x90,0xf2 = vsra.s16 d14, d14, #16
27 0x1e,0xe1,0x95,0xf3 = vsra.u16 d14, d14, #11
37 0xb7,0xe3,0x80,0xf2 = vrsra.s64 d14, d23, #64
68 0x1e,0xd5,0xbf,0xf3 = vsli.32 d13, d14, #31
69 0x9f,0xe5,0xbf,0xf3 = vsli.64 d14, d15, #63
77 0x9e,0x54,0xc0,0xf3 = vsri.64 d21, d14, #64
84 0x1e,0xe5,0xbf,0xf3 = vsli.32 d14, d14, #31
93 0x9e,0xe4,0x80,0xf3 = vsri.64 d14, d14, #64
Dneont2-pairwise-encoding.s.cs4 0x21,0xef,0x1d,0xeb = vpadd.i32 d14, d1, d13
5 0x40,0xff,0x8e,0x3d = vpadd.f32 d19, d16, d14
10 0xb4,0xff,0x8e,0x52 = vpaddl.u16 d5, d14
21 0xb0,0xff,0xa9,0xe6 = vpadal.u8 d14, d25
34 0x59,0xff,0x9e,0x4a = vpmin.u16 d20, d25, d14
40 0x07,0xff,0x8e,0x6a = vpmax.u8 d6, d23, d14
Dneon-shift-encoding.s.cs60 0x1e,0xe1,0xa1,0xf2 = vsra.s32 d14, d14, #31
76 0x1e,0xe1,0xa1,0xf3 = vsra.u32 d14, d14, #31
92 0x1e,0xe4,0xa1,0xf3 = vsri.32 d14, d14, #31
108 0x1e,0xe5,0xbf,0xf3 = vsli.32 d14, d14, #31
194 0x0e,0xe5,0x37,0xf2 = vrshl.s64 d14, d14, d7
210 0x9e,0xe0,0x80,0xf2 = vshr.s64 d14, d14, #64
226 0x9e,0xe2,0x80,0xf2 = vrshr.s64 d14, d14, #64
Dneon-minmax-encoding.s.cs6 0x0f,0xd6,0x1e,0xf3 = vmax.u16 d13, d14, d15
13 0x0f,0xe6,0x1e,0xf3 = vmax.u16 d14, d14, d15
34 0x1f,0xd6,0x1e,0xf3 = vmin.u16 d13, d14, d15
41 0x1f,0xe6,0x1e,0xf3 = vmin.u16 d14, d14, d15
Dneont2-minmax-encoding.s.cs6 0x1e,0xff,0x0f,0xd6 = vmax.u16 d13, d14, d15
13 0x1e,0xff,0x0f,0xe6 = vmax.u16 d14, d14, d15
34 0x1e,0xff,0x1f,0xd6 = vmin.u16 d13, d14, d15
41 0x1e,0xff,0x1f,0xe6 = vmin.u16 d14, d14, d15
/external/libhevc/common/arm/
Dihevc_itrans_recon_32x32.s247 vld1.16 d14,[r0],r6
257 vmlal.s16 q12,d14,d1[1]
258 vmlal.s16 q13,d14,d3[3]
259 vmlal.s16 q14,d14,d6[1]
260 vmlsl.s16 q15,d14,d7[1]
319 vld1.16 d14,[r0],r6
331 vmlal.s16 q12,d14,d3[1]
332 vmlsl.s16 q13,d14,d6[1]
333 vmlsl.s16 q14,d14,d0[1]
334 vmlsl.s16 q15,d14,d6[3]
[all …]
Dihevc_inter_pred_chroma_vert_w16inp_w16out.s126 vdup.16 d14,d0[2] @coeff_2
155 vmlal.s16 q0,d3,d14
156 vmlal.s16 q4,d6,d14
195 vmlal.s16 q15,d2,d14
204 vmlal.s16 q14,d3,d14
213 vmlal.s16 q13,d4,d14
225 vmlal.s16 q12,d5,d14
240 vmlal.s16 q15,d2,d14
248 vmlal.s16 q14,d3,d14
262 vmlal.s16 q13,d4,d14
[all …]
Dihevc_inter_pred_chroma_vert_w16inp.s126 vdup.16 d14,d0[2] @coeff_2
155 vmlal.s16 q0,d3,d14
156 vmlal.s16 q4,d6,d14
196 vmlal.s16 q15,d2,d14
205 vmlal.s16 q14,d3,d14
215 vmlal.s16 q13,d4,d14
227 vmlal.s16 q12,d5,d14
243 vmlal.s16 q15,d2,d14
252 vmlal.s16 q14,d3,d14
267 vmlal.s16 q13,d4,d14
[all …]
/external/llvm/test/MC/ARM/
Dneon-shiftaccum-encoding.s4 vsra.s16 d15, d14, #16
12 vsra.u16 d11, d14, #11
22 vsra.s16 d14, #16
30 vsra.u16 d14, #11
39 @ CHECK: vsra.s16 d15, d14, #16 @ encoding: [0x1e,0xf1,0x90,0xf2]
47 @ CHECK: vsra.u16 d11, d14, #11 @ encoding: [0x1e,0xb1,0x95,0xf3]
56 @ CHECK: vsra.s16 d14, d14, #16 @ encoding: [0x1e,0xe1,0x90,0xf2]
64 @ CHECK: vsra.u16 d14, d14, #11 @ encoding: [0x1e,0xe1,0x95,0xf3]
75 vrsra.s64 d14, d23, #64
110 @ CHECK: vrsra.s64 d14, d23, #64 @ encoding: [0xb7,0xe3,0x80,0xf2]
[all …]
Dneont2-shiftaccum-encoding.s6 vsra.s16 d15, d14, #16
14 vsra.u16 d11, d14, #11
24 vsra.s16 d14, #16
32 vsra.u16 d14, #11
41 @ CHECK: vsra.s16 d15, d14, #16 @ encoding: [0x90,0xef,0x1e,0xf1]
49 @ CHECK: vsra.u16 d11, d14, #11 @ encoding: [0x95,0xff,0x1e,0xb1]
58 @ CHECK: vsra.s16 d14, d14, #16 @ encoding: [0x90,0xef,0x1e,0xe1]
66 @ CHECK: vsra.u16 d14, d14, #11 @ encoding: [0x95,0xff,0x1e,0xe1]
78 vrsra.s64 d14, d23, #64
113 @ CHECK: vrsra.s64 d14, d23, #64 @ encoding: [0x80,0xef,0xb7,0xe3]
[all …]
Dneont2-pairwise-encoding.s6 vpadd.i32 d14, d1, d13
7 vpadd.f32 d19, d16, d14
11 @ CHECK: vpadd.i32 d14, d1, d13 @ encoding: [0x21,0xef,0x1d,0xeb]
12 @ CHECK: vpadd.f32 d19, d16, d14 @ encoding: [0x40,0xff,0x8e,0x3d]
19 vpaddl.u16 d5, d14
32 @ CHECK: vpaddl.u16 d5, d14 @ encoding: [0xb4,0xff,0x8e,0x52]
45 vpadal.u8 d14, d25
58 @ CHECK: vpadal.u8 d14, d25 @ encoding: [0xb0,0xff,0xa9,0xe6]
73 vpmin.u16 d20, d25, d14
81 @ CHECK: vpmin.u16 d20, d25, d14 @ encoding: [0x59,0xff,0x9e,0x4a]
[all …]
Dneon-minmax-encoding.s7 vmax.u16 d13, d14, d15
15 vmax.u16 d14, d15
39 @ CHECK: vmax.u16 d13, d14, d15 @ encoding: [0x0f,0xd6,0x1e,0xf3]
46 @ CHECK: vmax.u16 d14, d14, d15 @ encoding: [0x0f,0xe6,0x1e,0xf3]
69 vmin.u16 d13, d14, d15
77 vmin.u16 d14, d15
101 @ CHECK: vmin.u16 d13, d14, d15 @ encoding: [0x1f,0xd6,0x1e,0xf3]
108 @ CHECK: vmin.u16 d14, d14, d15 @ encoding: [0x1f,0xe6,0x1e,0xf3]
Dneont2-minmax-encoding.s9 vmax.u16 d13, d14, d15
17 vmax.u16 d14, d15
41 @ CHECK: vmax.u16 d13, d14, d15 @ encoding: [0x1e,0xff,0x0f,0xd6]
48 @ CHECK: vmax.u16 d14, d14, d15 @ encoding: [0x1e,0xff,0x0f,0xe6]
71 vmin.u16 d13, d14, d15
79 vmin.u16 d14, d15
103 @ CHECK: vmin.u16 d13, d14, d15 @ encoding: [0x1e,0xff,0x1f,0xd6]
110 @ CHECK: vmin.u16 d14, d14, d15 @ encoding: [0x1e,0xff,0x1f,0xe6]
/external/llvm-project/llvm/test/MC/ARM/
Dneont2-shiftaccum-encoding.s6 vsra.s16 d15, d14, #16
14 vsra.u16 d11, d14, #11
24 vsra.s16 d14, #16
32 vsra.u16 d14, #11
41 @ CHECK: vsra.s16 d15, d14, #16 @ encoding: [0x90,0xef,0x1e,0xf1]
49 @ CHECK: vsra.u16 d11, d14, #11 @ encoding: [0x95,0xff,0x1e,0xb1]
58 @ CHECK: vsra.s16 d14, d14, #16 @ encoding: [0x90,0xef,0x1e,0xe1]
66 @ CHECK: vsra.u16 d14, d14, #11 @ encoding: [0x95,0xff,0x1e,0xe1]
78 vrsra.s64 d14, d23, #64
113 @ CHECK: vrsra.s64 d14, d23, #64 @ encoding: [0x80,0xef,0xb7,0xe3]
[all …]
Dneon-shiftaccum-encoding.s4 vsra.s16 d15, d14, #16
12 vsra.u16 d11, d14, #11
22 vsra.s16 d14, #16
30 vsra.u16 d14, #11
39 @ CHECK: vsra.s16 d15, d14, #16 @ encoding: [0x1e,0xf1,0x90,0xf2]
47 @ CHECK: vsra.u16 d11, d14, #11 @ encoding: [0x1e,0xb1,0x95,0xf3]
56 @ CHECK: vsra.s16 d14, d14, #16 @ encoding: [0x1e,0xe1,0x90,0xf2]
64 @ CHECK: vsra.u16 d14, d14, #11 @ encoding: [0x1e,0xe1,0x95,0xf3]
75 vrsra.s64 d14, d23, #64
110 @ CHECK: vrsra.s64 d14, d23, #64 @ encoding: [0xb7,0xe3,0x80,0xf2]
[all …]
Dneont2-pairwise-encoding.s6 vpadd.i32 d14, d1, d13
7 vpadd.f32 d19, d16, d14
11 @ CHECK: vpadd.i32 d14, d1, d13 @ encoding: [0x21,0xef,0x1d,0xeb]
12 @ CHECK: vpadd.f32 d19, d16, d14 @ encoding: [0x40,0xff,0x8e,0x3d]
19 vpaddl.u16 d5, d14
32 @ CHECK: vpaddl.u16 d5, d14 @ encoding: [0xb4,0xff,0x8e,0x52]
45 vpadal.u8 d14, d25
58 @ CHECK: vpadal.u8 d14, d25 @ encoding: [0xb0,0xff,0xa9,0xe6]
73 vpmin.u16 d20, d25, d14
81 @ CHECK: vpmin.u16 d20, d25, d14 @ encoding: [0x59,0xff,0x9e,0x4a]
[all …]
Dneont2-minmax-encoding.s9 vmax.u16 d13, d14, d15
17 vmax.u16 d14, d15
41 @ CHECK: vmax.u16 d13, d14, d15 @ encoding: [0x1e,0xff,0x0f,0xd6]
48 @ CHECK: vmax.u16 d14, d14, d15 @ encoding: [0x1e,0xff,0x0f,0xe6]
71 vmin.u16 d13, d14, d15
79 vmin.u16 d14, d15
103 @ CHECK: vmin.u16 d13, d14, d15 @ encoding: [0x1e,0xff,0x1f,0xd6]
110 @ CHECK: vmin.u16 d14, d14, d15 @ encoding: [0x1e,0xff,0x1f,0xe6]
Dneon-minmax-encoding.s7 vmax.u16 d13, d14, d15
15 vmax.u16 d14, d15
39 @ CHECK: vmax.u16 d13, d14, d15 @ encoding: [0x0f,0xd6,0x1e,0xf3]
46 @ CHECK: vmax.u16 d14, d14, d15 @ encoding: [0x0f,0xe6,0x1e,0xf3]
69 vmin.u16 d13, d14, d15
77 vmin.u16 d14, d15
101 @ CHECK: vmin.u16 d13, d14, d15 @ encoding: [0x1f,0xd6,0x1e,0xf3]
108 @ CHECK: vmin.u16 d14, d14, d15 @ encoding: [0x1f,0xe6,0x1e,0xf3]
/external/libvpx/libvpx/vp8/common/arm/neon/
Ddequant_idct_neon.c25 int32x2_t d14, d15; in vp8_dequant_idct_add_neon() local
32 d14 = d15 = vdup_n_s32(0); in vp8_dequant_idct_add_neon()
48 d14 = vld1_lane_s32((const int32_t *)dst0, d14, 0); in vp8_dequant_idct_add_neon()
50 d14 = vld1_lane_s32((const int32_t *)dst0, d14, 1); in vp8_dequant_idct_add_neon()
125 vaddw_u8(vreinterpretq_u16_s16(q1), vreinterpret_u8_s32(d14))); in vp8_dequant_idct_add_neon()
129 d14 = vreinterpret_s32_u8(vqmovun_s16(q1)); in vp8_dequant_idct_add_neon()
133 vst1_lane_s32((int32_t *)dst0, d14, 0); in vp8_dequant_idct_add_neon()
135 vst1_lane_s32((int32_t *)dst0, d14, 1); in vp8_dequant_idct_add_neon()
/external/llvm/test/CodeGen/Thumb2/
Daligned-spill.ll17 …tail call void asm sideeffect "", "~{d8},~{d9},~{d10},~{d11},~{d12},~{d13},~{d14},~{d15}"() nounwi…
30 ; NEON: vst1.64 {d12, d13, d14, d15}, [r4:128]
40 ; NEON: vld1.64 {d12, d13, d14, d15}, [r[[R4]]:128]
50 tail call void asm sideeffect "", "~{d8},~{d9},~{d10},~{d11},~{d12},~{d13},~{d14}"() nounwind
62 ; NEON: vstr d14, [r4, #16]
66 ; NEON: vldr d14,
74 tail call void asm sideeffect "", "~{d8},~{d9},~{d10},~{d12},~{d13},~{d14},~{d15}"() nounwind
82 ; NEON: vpush {d12, d13, d14, d15}
94 ; NEON: vpop {d12, d13, d14, d15}
/external/llvm-project/llvm/test/CodeGen/Thumb2/
Daligned-spill.ll17 …tail call void asm sideeffect "", "~{d8},~{d9},~{d10},~{d11},~{d12},~{d13},~{d14},~{d15}"() nounwi…
30 ; NEON: vst1.64 {d12, d13, d14, d15}, [r4:128]
40 ; NEON: vld1.64 {d12, d13, d14, d15}, [r[[R4]]:128]
50 tail call void asm sideeffect "", "~{d8},~{d9},~{d10},~{d11},~{d12},~{d13},~{d14}"() nounwind
62 ; NEON: vstr d14, [r4, #16]
66 ; NEON: vldr d14,
74 tail call void asm sideeffect "", "~{d8},~{d9},~{d10},~{d12},~{d13},~{d14},~{d15}"() nounwind
82 ; NEON: vpush {d12, d13, d14, d15}
94 ; NEON: vpop {d12, d13, d14, d15}

12345678910>>...19