Searched refs:SDTCisSameNumEltsAs (Results 1 – 7 of 7) sorted by relevance
/external/swiftshader/third_party/llvm-10.0/llvm/lib/Target/X86/ |
D | X86InstrFragmentsSIMD.td | 117 SDTCisSameNumEltsAs<1, 3>]>; 186 SDTCisSameNumEltsAs<1, 3>]>>; 205 SDTCisSameNumEltsAs<0, 1>, SDTCisVT<3, i8>]>; 270 SDTCisSameNumEltsAs<0, 3>, 326 SDTCisSameNumEltsAs<0,2>, 340 SDTCisSameNumEltsAs<0, 3>, 445 SDTCisSameNumEltsAs<0,1>, 452 SDTCisVec<2>, SDTCisSameNumEltsAs<0, 2>, 481 SDTCisSameNumEltsAs<0,1>, 499 SDTCisSameNumEltsAs<0, 1>, [all …]
|
/external/llvm/lib/Target/X86/ |
D | X86InstrFragmentsSIMD.td | 186 SDTCisSameNumEltsAs<0, 1>, SDTCisVT<3, i8>]>; 190 SDTCisSameNumEltsAs<0, 1>, SDTCisVT<3, i8>, 250 SDTCisSameNumEltsAs<0, 3>, 262 SDTCisSameNumEltsAs<0, 1>]>; 284 SDTCisSameNumEltsAs<0, 1>]>>; 319 SDTCisSameNumEltsAs<0,2>]>; 330 SDTCisSameNumEltsAs<0, 3>, 402 SDTCisSameNumEltsAs<0,1>, 409 SDTCisVec<2>, SDTCisSameNumEltsAs<0, 2>, 415 SDTCisVec<1>, SDTCisSameNumEltsAs<0, 1>, [all …]
|
/external/swiftshader/third_party/llvm-10.0/llvm/include/llvm/Target/ |
D | TargetSelectionDAG.td | 76 // SDTCisSameNumEltsAs - The two specified operands have identical number 78 class SDTCisSameNumEltsAs<int OpNum, int OtherOp> : SDTypeConstraint<OpNum> { 147 SDTCisInt<0>, SDTCisInt<1>, SDTCisOpSmallerThanOp<1, 0>, SDTCisSameNumEltsAs<0, 1> 150 SDTCisInt<0>, SDTCisInt<1>, SDTCisOpSmallerThanOp<0, 1>, SDTCisSameNumEltsAs<0, 1> 156 SDTCisFP<0>, SDTCisFP<1>, SDTCisOpSmallerThanOp<0, 1>, SDTCisSameNumEltsAs<0, 1> 159 SDTCisFP<0>, SDTCisFP<1>, SDTCisOpSmallerThanOp<1, 0>, SDTCisSameNumEltsAs<0, 1> 162 SDTCisFP<0>, SDTCisInt<1>, SDTCisSameNumEltsAs<0, 1> 165 SDTCisInt<0>, SDTCisFP<1>, SDTCisSameNumEltsAs<0, 1> 185 SDTCisVec<0>, SDTCisInt<1>, SDTCisSameAs<0, 2>, SDTCisSameAs<2, 3>, SDTCisSameNumEltsAs<0, 1> 228 SDTCisVec<0>, SDTCisPtrTy<1>, SDTCisPtrTy<2>, SDTCisVec<3>, SDTCisSameNumEltsAs<0, 3> [all …]
|
/external/llvm/include/llvm/Target/ |
D | TargetSelectionDAG.td | 77 // SDTCisSameNumEltsAs - The two specified operands have identical number 79 class SDTCisSameNumEltsAs<int OpNum, int OtherOp> : SDTypeConstraint<OpNum> { 173 SDTCisInt<1>, SDTCisSameAs<0, 2>, SDTCisSameAs<2, 3>, SDTCisSameNumEltsAs<0, 1> 216 SDTCisPtrTy<0>, SDTCisVec<1>, SDTCisVec<2>, SDTCisSameNumEltsAs<1, 2> 221 SDTCisSameNumEltsAs<0, 2> 226 SDTCisPtrTy<4>, SDTCVecEltisVT<1, i1>, SDTCisSameNumEltsAs<0, 1> 230 SDTCisVec<0>, SDTCisVec<1>, SDTCisSameAs<0, 2>, SDTCisSameNumEltsAs<0, 1>,
|
/external/llvm/utils/TableGen/ |
D | CodeGenDAGPatterns.h | 179 SDTCisSubVecOfVec, SDTCVecEltisVT, SDTCisSameNumEltsAs, SDTCisSameSizeAs enumerator
|
D | CodeGenDAGPatterns.cpp | 947 ConstraintType = SDTCisSameNumEltsAs; in SDTypeConstraint() 1075 case SDTCisSameNumEltsAs: { in ApplyTypeConstraint()
|
/external/swiftshader/third_party/llvm-10.0/llvm/lib/Target/AArch64/ |
D | AArch64SVEInstrInfo.td | 15 SDTCVecEltisVT<1,i1>, SDTCisSameNumEltsAs<0,1> 20 SDTCVecEltisVT<1,i1>, SDTCisSameNumEltsAs<0,1> 25 SDTCVecEltisVT<1,i1>, SDTCisSameNumEltsAs<0,1> 30 SDTCVecEltisVT<1,i1>, SDTCisSameNumEltsAs<0,1>
|