/external/XNNPACK/test/ |
D | qu8-gemm-minmax-fp32.cc | 481 TEST(QU8_GEMM_MINMAX_FP32_1X2C4__ARMSIMD32, no_a_zero_point) { in TEST() argument 986 TEST(QU8_GEMM_MINMAX_FP32_2X2C4__ARMSIMD32, no_a_zero_point) { in TEST() argument 1491 TEST(QU8_GEMM_MINMAX_FP32_1X8__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 1996 TEST(QU8_GEMM_MINMAX_FP32_1X16__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 2501 TEST(QU8_GEMM_MINMAX_FP32_1X16__NEONV8_MLAL_LANE, no_a_zero_point) { in TEST() argument 3006 TEST(QU8_GEMM_MINMAX_FP32_2X16C4__NEONDOT, no_a_zero_point) { in TEST() argument 3511 TEST(QU8_GEMM_MINMAX_FP32_4X8__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 4016 TEST(QU8_GEMM_MINMAX_FP32_4X16__NEONV8_MLAL_LANE, no_a_zero_point) { in TEST() argument 4521 TEST(QU8_GEMM_MINMAX_FP32_4X16C4__NEONDOT, no_a_zero_point) { in TEST() argument 5026 TEST(QU8_GEMM_MINMAX_FP32_1X4C2__SSE2_LD64, no_a_zero_point) { in TEST() argument [all …]
|
D | qu8-gemm-minmax-fp32-2.cc | 481 TEST(QU8_GEMM_MINMAX_FP32_4X16C4__AARCH64_NEONDOT_CORTEX_A55, no_a_zero_point) { in TEST() argument 986 TEST(QU8_GEMM_MINMAX_FP32_4X16C4__AARCH64_NEONDOT_LD128, no_a_zero_point) { in TEST() argument 1491 TEST(QU8_GEMM_MINMAX_FP32_1X1C4__ARMSIMD32, no_a_zero_point) { in TEST() argument 1996 TEST(QU8_GEMM_MINMAX_FP32_2X1C4__ARMSIMD32, no_a_zero_point) { in TEST() argument 2501 TEST(QU8_GEMM_MINMAX_FP32_1X16C4__NEONDOT, no_a_zero_point) { in TEST() argument 3006 TEST(QU8_GEMM_MINMAX_FP32_4X16__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 3511 TEST(QU8_GEMM_MINMAX_FP32_3X4C2__SSE2_LD64, no_a_zero_point) { in TEST() argument 4016 TEST(QU8_GEMM_MINMAX_FP32_3X4C2__SSE41_LD64, no_a_zero_point) { in TEST() argument 4521 TEST(QU8_GEMM_MINMAX_FP32_2X4C2__AVX_LD64, no_a_zero_point) { in TEST() argument 5026 TEST(QU8_GEMM_MINMAX_FP32_2X4C2__XOP_LD64, no_a_zero_point) { in TEST() argument [all …]
|
D | qu8-igemm-minmax-fp32.cc | 493 TEST(QU8_IGEMM_MINMAX_FP32_4X16C4__AARCH64_NEONDOT_LD128, no_a_zero_point) { in TEST() argument 1010 TEST(QU8_IGEMM_MINMAX_FP32_1X1C4__ARMSIMD32, no_a_zero_point) { in TEST() argument 1527 TEST(QU8_IGEMM_MINMAX_FP32_2X1C4__ARMSIMD32, no_a_zero_point) { in TEST() argument 2044 TEST(QU8_IGEMM_MINMAX_FP32_1X16__NEONV8_MLAL_LANE, no_a_zero_point) { in TEST() argument 2561 TEST(QU8_IGEMM_MINMAX_FP32_1X16C4__NEONDOT, no_a_zero_point) { in TEST() argument 3078 TEST(QU8_IGEMM_MINMAX_FP32_4X16__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 3595 TEST(QU8_IGEMM_MINMAX_FP32_4X16__NEONV8_MLAL_LANE, no_a_zero_point) { in TEST() argument 4112 TEST(QU8_IGEMM_MINMAX_FP32_1X4C2__SSE41_LD64, no_a_zero_point) { in TEST() argument 4629 TEST(QU8_IGEMM_MINMAX_FP32_2X4C2__SSE41_LD64, no_a_zero_point) { in TEST() argument 5146 TEST(QU8_IGEMM_MINMAX_FP32_3X4C2__SSE2_LD64, no_a_zero_point) { in TEST() argument [all …]
|
D | qu8-igemm-minmax-fp32-2.cc | 493 TEST(QU8_IGEMM_MINMAX_FP32_4X16C4__AARCH64_NEONDOT_CORTEX_A55, no_a_zero_point) { in TEST() argument 1010 TEST(QU8_IGEMM_MINMAX_FP32_1X2C4__ARMSIMD32, no_a_zero_point) { in TEST() argument 1527 TEST(QU8_IGEMM_MINMAX_FP32_2X2C4__ARMSIMD32, no_a_zero_point) { in TEST() argument 2044 TEST(QU8_IGEMM_MINMAX_FP32_1X8__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 2561 TEST(QU8_IGEMM_MINMAX_FP32_1X16__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 3078 TEST(QU8_IGEMM_MINMAX_FP32_2X16C4__NEONDOT, no_a_zero_point) { in TEST() argument 3595 TEST(QU8_IGEMM_MINMAX_FP32_4X8__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 4112 TEST(QU8_IGEMM_MINMAX_FP32_4X16C4__NEONDOT, no_a_zero_point) { in TEST() argument 4629 TEST(QU8_IGEMM_MINMAX_FP32_1X4C2__SSE2_LD64, no_a_zero_point) { in TEST() argument 5146 TEST(QU8_IGEMM_MINMAX_FP32_2X4C2__SSE2_LD64, no_a_zero_point) { in TEST() argument [all …]
|
D | qu8-gemm-minmax-rndnu-2.cc | 481 TEST(QU8_GEMM_MINMAX_RNDNU_1X8__AARCH32_NEON_MLAL_LANE_PRFM_CORTEX_A7, no_a_zero_point) { in TEST() argument 986 TEST(QU8_GEMM_MINMAX_RNDNU_4X8__AARCH32_NEON_MLAL_LANE_LD64, no_a_zero_point) { in TEST() argument 1491 TEST(QU8_GEMM_MINMAX_RNDNU_4X8__AARCH32_NEON_MLAL_LANE_PRFM_LD64, no_a_zero_point) { in TEST() argument 1996 TEST(QU8_GEMM_MINMAX_RNDNU_1X8__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 2501 TEST(QU8_GEMM_MINMAX_RNDNU_4X8__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 3006 TEST(QU8_GEMM_MINMAX_RNDNU_4X16__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 3511 TEST(QU8_GEMM_MINMAX_RNDNU_6X16__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 4016 TEST(QU8_GEMM_MINMAX_RNDNU_4X8C4__AARCH64_NEONDOT_CORTEX_A55, no_a_zero_point) { in TEST() argument 4521 TEST(QU8_GEMM_MINMAX_RNDNU_1X8C4__NEONDOT, no_a_zero_point) { in TEST() argument 5026 TEST(QU8_GEMM_MINMAX_RNDNU_2X16C4__NEONDOT, no_a_zero_point) { in TEST() argument [all …]
|
D | qu8-gemm-minmax-rndnu.cc | 481 TEST(QU8_GEMM_MINMAX_RNDNU_1X8__AARCH32_NEON_MLAL_LANE_CORTEX_A7, no_a_zero_point) { in TEST() argument 986 TEST(QU8_GEMM_MINMAX_RNDNU_4X8__AARCH32_NEON_MLAL_LANE_CORTEX_A7, no_a_zero_point) { in TEST() argument 1491 TEST(QU8_GEMM_MINMAX_RNDNU_4X8__AARCH32_NEON_MLAL_LANE_CORTEX_A53, no_a_zero_point) { in TEST() argument 1996 TEST(QU8_GEMM_MINMAX_RNDNU_4X8__AARCH32_NEON_MLAL_LANE_PRFM_CORTEX_A7, no_a_zero_point) { in TEST() argument 2501 TEST(QU8_GEMM_MINMAX_RNDNU_4X8__AARCH32_NEON_MLAL_LANE_PRFM_CORTEX_A53, no_a_zero_point) { in TEST() argument 3006 TEST(QU8_GEMM_MINMAX_RNDNU_1X16__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 3511 TEST(QU8_GEMM_MINMAX_RNDNU_2X8__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 4016 TEST(QU8_GEMM_MINMAX_RNDNU_2X16__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 4521 TEST(QU8_GEMM_MINMAX_RNDNU_3X8__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 5026 TEST(QU8_GEMM_MINMAX_RNDNU_3X16__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument [all …]
|
D | qu8-igemm-minmax-rndnu-2.cc | 493 TEST(QU8_IGEMM_MINMAX_RNDNU_1X8__AARCH32_NEON_MLAL_LANE_PRFM_CORTEX_A7, no_a_zero_point) { in TEST() argument 1010 TEST(QU8_IGEMM_MINMAX_RNDNU_4X8__AARCH32_NEON_MLAL_LANE_LD64, no_a_zero_point) { in TEST() argument 1527 TEST(QU8_IGEMM_MINMAX_RNDNU_4X8__AARCH32_NEON_MLAL_LANE_PRFM_LD64, no_a_zero_point) { in TEST() argument 2044 TEST(QU8_IGEMM_MINMAX_RNDNU_4X8C4__AARCH64_NEONDOT_CORTEX_A55, no_a_zero_point) { in TEST() argument 2561 TEST(QU8_IGEMM_MINMAX_RNDNU_4X8C4__AARCH64_NEONDOT_LD128, no_a_zero_point) { in TEST() argument 3078 TEST(QU8_IGEMM_MINMAX_RNDNU_4X16__AARCH64_NEON_MLAL_LANE_CORTEX_A75, no_a_zero_point) { in TEST() argument 3595 TEST(QU8_IGEMM_MINMAX_RNDNU_4X16__AARCH64_NEON_MLAL_LANE_LD64, no_a_zero_point) { in TEST() argument 4112 TEST(QU8_IGEMM_MINMAX_RNDNU_4X16__AARCH64_NEON_MLAL_LANE_PRFM_CORTEX_A53, no_a_zero_point) { in TEST() argument 4629 TEST(QU8_IGEMM_MINMAX_RNDNU_4X16__AARCH64_NEON_MLAL_LANE_PRFM_LD64, no_a_zero_point) { in TEST() argument 5146 TEST(QU8_IGEMM_MINMAX_RNDNU_1X16C4__NEONDOT, no_a_zero_point) { in TEST() argument [all …]
|
D | qu8-igemm-minmax-rndnu.cc | 493 TEST(QU8_IGEMM_MINMAX_RNDNU_1X8__AARCH32_NEON_MLAL_LANE_CORTEX_A7, no_a_zero_point) { in TEST() argument 1010 TEST(QU8_IGEMM_MINMAX_RNDNU_4X8__AARCH32_NEON_MLAL_LANE_CORTEX_A53, no_a_zero_point) { in TEST() argument 1527 TEST(QU8_IGEMM_MINMAX_RNDNU_4X8__AARCH32_NEON_MLAL_LANE_PRFM_CORTEX_A53, no_a_zero_point) { in TEST() argument 2044 TEST(QU8_IGEMM_MINMAX_RNDNU_4X16__AARCH64_NEON_MLAL_LANE_CORTEX_A53, no_a_zero_point) { in TEST() argument 2561 TEST(QU8_IGEMM_MINMAX_RNDNU_4X16__AARCH64_NEON_MLAL_LANE_PRFM_CORTEX_A75, no_a_zero_point) { in TEST() argument 3078 TEST(QU8_IGEMM_MINMAX_RNDNU_4X16C4__AARCH64_NEONDOT_CORTEX_A55, no_a_zero_point) { in TEST() argument 3595 TEST(QU8_IGEMM_MINMAX_RNDNU_4X16C4__AARCH64_NEONDOT_LD128, no_a_zero_point) { in TEST() argument 4112 TEST(QU8_IGEMM_MINMAX_RNDNU_1X8__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument 4629 TEST(QU8_IGEMM_MINMAX_RNDNU_1X8C4__NEONDOT, no_a_zero_point) { in TEST() argument 5146 TEST(QU8_IGEMM_MINMAX_RNDNU_1X16__NEON_MLAL_LANE, no_a_zero_point) { in TEST() argument [all …]
|