Home
last modified time | relevance | path

Searched refs:pcie_cfg_mmio (Results 1 – 3 of 3) sorted by relevance

/external/crosvm/devices/src/pci/
Dpci_root.rs135 pcie_cfg_mmio: Option<u64>, field
145 pcie_cfg_mmio: Option<u64>, field
169 pcie_cfg_mmio: None, in new()
203 pub fn enable_pcie_cfg_mmio(&mut self, pcie_cfg_mmio: u64) { in enable_pcie_cfg_mmio()
204 self.pcie_cfg_mmio = Some(pcie_cfg_mmio); in enable_pcie_cfg_mmio()
252 if register == PCIE_XBAR_BASE_ADDR && self.pcie_cfg_mmio.is_some() { in config_space_read()
253 let pcie_mmio = self.pcie_cfg_mmio.unwrap() as u32; in config_space_read()
255 } else if register == (PCIE_XBAR_BASE_ADDR + 1) && self.pcie_cfg_mmio.is_some() { in config_space_read()
256 (self.pcie_cfg_mmio.unwrap() >> 32) as u32 in config_space_read()
368 self.pcie_cfg_mmio = deser.pcie_cfg_mmio; in restore()
/external/crosvm/x86_64/src/
Dlib.rs373 pcie_cfg_mmio: AddressRange, field
405 let pcie_cfg_mmio = pcie_ecam.unwrap_or(DEFAULT_PCIE_CFG_MMIO); in init_low_memory_layout() localVariable
414 start: pcie_cfg_mmio in init_low_memory_layout()
423 pcie_cfg_mmio, in init_low_memory_layout()
432 LOW_MEMORY_LAYOUT.get().unwrap().pcie_cfg_mmio in read_pcie_cfg_mmio()
774 let pcie_cfg_mmio = Arc::new(Mutex::new(PciConfigMmio::new(pci.clone(), 12))); in build_vm() localVariable
777 .insert(pcie_cfg_mmio, pcie_cfg_mmio_range.start, pcie_cfg_mmio_len) in build_vm()
1670 fn get_pcie_vcfg_mmio_range(mem: &GuestMemory, pcie_cfg_mmio: &AddressRange) -> AddressRange { in get_pcie_vcfg_mmio_range()
1675 let end = start + pcie_cfg_mmio.len().unwrap() * 2 - 1; in get_pcie_vcfg_mmio_range()
Dacpi.rs542 pcie_cfg_mmio: u64, in create_acpi_tables()
707 mcfg.write(MCFG_FIELD_BASE_ADDRESS, pcie_cfg_mmio); in create_acpi_tables()