Home
last modified time | relevance | path

Searched refs:vselgt (Results 1 – 21 of 21) sorted by relevance

/external/llvm/test/CodeGen/ARM/
Dvsel.ll10 ; CHECK: vselgt.f32 s0, s0, s1
19 ; CHECK: vselgt.f64 d16, d0, d1
82 ; CHECK: vselgt.f32 s0, s1, s0
91 ; CHECK: vselgt.f64 d16, d1, d0
100 ; CHECK: vselgt.f32 s0, s2, s3
109 ; CHECK: vselgt.f64 d16, d1, d2
172 ; CHECK: vselgt.f32 s0, s3, s2
181 ; CHECK: vselgt.f64 d16, d2, d1
190 ; CHECK: vselgt.f32 s0, s2, s3
199 ; CHECK: vselgt.f64 d16, d1, d2
[all …]
/external/llvm/test/MC/ARM/
Dthumb-fp-armv8.s71 vselgt.f32 s0, s1, s0
72 @ CHECK: vselgt.f32 s0, s1, s0 @ encoding: [0x30,0xfe,0x80,0x0a]
73 vselgt.f64 d5, d10, d20
74 @ CHECK: vselgt.f64 d5, d10, d20 @ encoding: [0x3a,0xfe,0x24,0x5b]
Dfp-armv8.s68 vselgt.f32 s0, s1, s0
69 @ CHECK: vselgt.f32 s0, s1, s0 @ encoding: [0x80,0x0a,0x30,0xfe]
70 vselgt.f64 d5, d10, d20
71 @ CHECK: vselgt.f64 d5, d10, d20 @ encoding: [0x24,0x5b,0x3a,0xfe]
Dinvalid-fp-armv8.s39 vselgt.f64 s3, s2, s1
41 vselgt.f32 s0, q3, q1
43 vselgt.f64 q0, s3, q1
Ddirective-arch_extension-fp.s22 vselgt.f32 s0, s0, s0
35 vselgt.f64 d0, d0, d0
158 vselgt.f32 s0, s0, s0
171 vselgt.f64 d0, d0, d0
Dfullfp16.s149 vselgt.f16 s0, s1, s0
150 @ ARM: vselgt.f16 s0, s1, s0 @ encoding: [0x80,0x09,0x30,0xfe]
151 @ THUMB: vselgt.f16 s0, s1, s0 @ encoding: [0x30,0xfe,0x80,0x09]
Dfullfp16-neg.s110 vselgt.f16 s0, s1, s0
/external/capstone/suite/MC/ARM/
Dthumb-fp-armv8.s.cs28 0x30,0xfe,0x80,0x0a = vselgt.f32 s0, s1, s0
29 0x3a,0xfe,0x24,0x5b = vselgt.f64 d5, d10, d20
Dfp-armv8.s.cs28 0x80,0x0a,0x30,0xfe = vselgt.f32 s0, s1, s0
29 0x24,0x5b,0x3a,0xfe = vselgt.f64 d5, d10, d20
/external/llvm/test/MC/Disassembler/ARM/
Dthumb-fp-armv8.txt88 # CHECK: vselgt.f32 s0, s1, s0
91 # CHECK: vselgt.f64 d5, d10, d20
Dfp-armv8.txt84 # CHECK: vselgt.f32 s0, s1, s0
87 # CHECK: vselgt.f64 d5, d10, d20
Dfullfp16-arm.txt109 # CHECK: vselgt.f16 s0, s1, s0
Dfullfp16-thumb.txt109 # CHECK: vselgt.f16 s0, s1, s0
/external/vixl/src/aarch32/
Ddisasm-aarch32.h2418 void vselgt(DataType dt, DRegister rd, DRegister rn, DRegister rm);
2420 void vselgt(DataType dt, SRegister rd, SRegister rn, SRegister rm);
Dassembler-aarch32.h5705 void vselgt(DataType dt, DRegister rd, DRegister rn, DRegister rm);
5707 void vselgt(DataType dt, SRegister rd, SRegister rn, SRegister rm);
Ddisasm-aarch32.cc6458 void Disassembler::vselgt(DataType dt, in vselgt() function in vixl::aarch32::Disassembler
6466 void Disassembler::vselgt(DataType dt, in vselgt() function in vixl::aarch32::Disassembler
24394 vselgt(F32, SRegister(rd), SRegister(rn), SRegister(rm)); in DecodeT32()
24406 vselgt(F64, DRegister(rd), DRegister(rn), DRegister(rm)); in DecodeT32()
55284 vselgt(F32, SRegister(rd), SRegister(rn), SRegister(rm)); in DecodeA32()
55293 vselgt(F64, DRegister(rd), DRegister(rn), DRegister(rm)); in DecodeA32()
Dassembler-aarch32.cc25305 void Assembler::vselgt(DataType dt, DRegister rd, DRegister rn, DRegister rm) { in vselgt() function in vixl::aarch32::Assembler
25324 Delegate(kVselgt, &Assembler::vselgt, dt, rd, rn, rm); in vselgt()
25327 void Assembler::vselgt(DataType dt, SRegister rd, SRegister rn, SRegister rm) { in vselgt() function in vixl::aarch32::Assembler
25346 Delegate(kVselgt, &Assembler::vselgt, dt, rd, rn, rm); in vselgt()
Dmacro-assembler-aarch32.h9653 vselgt(dt, rd, rn, rm); in Vselgt()
9663 vselgt(dt, rd, rn, rm); in Vselgt()
/external/capstone/arch/ARM/
DARMMappingInsnOp.inc4312 { /* ARM_VSELGTD, ARM_INS_VSELGT: vselgt.f64 $dd, $dn, $dm */
4315 { /* ARM_VSELGTS, ARM_INS_VSELGT: vselgt.f32 $sd, $sn, $sm */
/external/capstone/arch/AArch64/
DARMMappingInsnOp.inc4312 { /* ARM_VSELGTD, ARM_INS_VSELGT: vselgt.f64 $dd, $dn, $dm */
4315 { /* ARM_VSELGTS, ARM_INS_VSELGT: vselgt.f32 $sd, $sn, $sm */
/external/swiftshader/third_party/llvm-10.0/configs/common/lib/Target/ARM/
DARMGenAsmMatcher.inc9952 "scclrm\005vsdot\006vseleq\006vselge\006vselgt\006vselvs\004vshl\005vshl"
14461 …{ 3679 /* vselgt */, ARM::VSELGTS, Convert__Reg1_1__Reg1_2__Reg1_3, AMFBS_HasFPARMv8, { MCK__DOT_f…
14462 …{ 3679 /* vselgt */, ARM::VSELGTD, Convert__Reg1_1__Reg1_2__Reg1_3, AMFBS_HasFPARMv8_HasDPVFP, { M…
14463 …{ 3679 /* vselgt */, ARM::VSELGTH, Convert__Reg1_1__Reg1_2__Reg1_3, AMFBS_HasFullFP16, { MCK__DOT_…