Searched refs:d13 (Results 1 – 25 of 29) sorted by relevance
12
43 vld4.8 {d10[0], d11[0], d12[0], d13[0]}, [r0], r145 vld4.8 {d10[1], d11[1], d12[1], d13[1]}, [r0], r147 vld4.8 {d10[2], d11[2], d12[2], d13[2]}, [r0], r149 vld4.8 {d10[3], d11[3], d12[3], d13[3]}, [r0], r150 vld4.8 {d10[4], d11[4], d12[4], d13[4]}, [r0], r151 vld4.8 {d10[5], d11[5], d12[5], d13[5]}, [r0], r152 vld4.8 {d10[6], d11[6], d12[6], d13[6]}, [r0], r153 vld4.8 {d10[7], d11[7], d12[7], d13[7]}, [r0], r1117 vswp d13, d14121 vst2.8 {d12[0], d13[0]}, [r0][all …]
97 vld1.u8 {d13}, [r12], r1 ; p0113 vst1.u8 {d13}, [r2], r1 ; store v op0155 vld1.u8 {d13}, [r2], r1180 vswp d16, d13185 vst4.8 {d10[0], d11[0], d12[0], d13[0]}, [r0], r1186 vst4.8 {d10[1], d11[1], d12[1], d13[1]}, [r0], r1187 vst4.8 {d10[2], d11[2], d12[2], d13[2]}, [r0], r1188 vst4.8 {d10[3], d11[3], d12[3], d13[3]}, [r0], r1189 vst4.8 {d10[4], d11[4], d12[4], d13[4]}, [r0], r1190 vst4.8 {d10[5], d11[5], d12[5], d13[5]}, [r0], r1[all …]
76 vext.8 d31, d12, d13, #186 vext.8 d31, d12, d13, #496 vext.8 d31, d12, d13, #2106 vext.8 d31, d12, d13, #5116 vext.8 d31, d12, d13, #3154 vext.8 d30, d12, d13, #1166 vext.8 d30, d12, d13, #4178 vext.8 d30, d12, d13, #2190 vext.8 d30, d12, d13, #5202 vext.8 d30, d12, d13, #3[all …]
80 vext.8 d31, d12, d13, #190 vext.8 d31, d12, d13, #4100 vext.8 d31, d12, d13, #2110 vext.8 d31, d12, d13, #5120 vext.8 d31, d12, d13, #3167 vext.8 d30, d12, d13, #1179 vext.8 d30, d12, d13, #4191 vext.8 d30, d12, d13, #2203 vext.8 d30, d12, d13, #5215 vext.8 d30, d12, d13, #3[all …]
72 vld1.u8 {d12, d13, d14}, [r0], r183 vmull.u8 q13, d13, d087 vext.8 d30, d12, d13, #195 vext.8 d30, d13, d14, #1103 vext.8 d30, d12, d13, #4111 vext.8 d30, d13, d14, #4119 vext.8 d30, d12, d13, #5127 vext.8 d30, d13, d14, #5135 vext.8 d30, d12, d13, #2143 vext.8 d30, d13, d14, #2[all …]
52 vld1.u8 {d11, d12, d13}, [r0], r184 vext.8 d12, d12, d13, #1108 vld1.u8 {d11, d12, d13}, [r0], r1149 vext.8 d12, d12, d13, #1158 vqrshrn.u16 d13, q12, #7166 vst1.u8 {d10, d11, d12, d13}, [lr]! ;store result241 vld1.u8 {d11, d12, d13}, [r0], r1269 vext.8 d12, d12, d13, #1
23 vst1.i64 {d12, d13, d14, d15}, [r0]!30 vld1.i64 {d12, d13, d14, d15}, [r0]!
96 vld1.u8 {d13}, [r3], r1 ; p0121 vst1.u8 {d13}, [r3], r1 ; store v op0161 vld1.u8 {d13}, [r0], r1233 vst1.8 {d13}, [r12], r1271 vld1.u8 {d13}, [r3], r1335 vst1.8 {d13}, [r3], r1423 vsubl.s8 q13, d15, d13
67 vext.8 d21, d12, d13, #5131 vext.8 d21, d12, d13, #5279 vext.8 d21, d12, d13, #5
61 vsubl.s8 q3, d15, d13
51 vqsub.s16 d13, d2, d3 ;b163 vqadd.s16 d3, d13, d1064 vqsub.s16 d4, d13, d1080 vqsub.s16 d13, d2, d3 ;b194 vqadd.s16 d3, d13, d1095 vqsub.s16 d4, d13, d10
46 vabal.u8 q13, d5, d1371 vabal.u8 q13, d5, d1396 vabal.u8 q13, d5, d13121 vabal.u8 q13, d5, d13165 vabal.u8 q13, d5, d13189 vabal.u8 q13, d5, d13
72 vsubl.u8 q15, d13, d15111 vld1.8 {d13}, [r3]!121 vsubl.u8 q14, d12, d13147 vld1.8 {d13}, [r3]!157 vsubl.u8 q14, d12, d13
49 vld1.u8 {d12, d13, d14, d15}, [r0], r186 vmlal.s16 q10, d13, d13166 vsubl.u8 q3, d13, d15247 vld1.u8 {d12, d13, d14, d15}, [r0], r1276 vsubl.u8 q12, d3, d13317 vmlal.s16 q15, d13, d13374 vld1.u8 {d12, d13, d14, d15}, [r0], r1416 vld1.u8 {d12, d13, d14, d15}, [r0], r1449 vst1.u8 {d12, d13, d14, d15}, [r3]!472 vld1.u8 {d12, d13}, [r0], r1[all …]
55 vld1.u8 {d11, d12, d13}, [r0], r187 vext.8 d12, d12, d13, #1111 vld1.u8 {d11, d12, d13}, [r0], r1152 vext.8 d12, d12, d13, #1161 vqrshrn.u16 d13, q12, #7169 vst1.u8 {d10, d11, d12, d13}, [lr]! ;store result247 vld1.u8 {d11, d12, d13}, [r0], r1275 vext.8 d12, d12, d13, #1
65 vadd.s16 d4, d11, d13 ;op[2] = ((temp2 * x_c2 )>>16) + temp295 vadd.s16 d4, d11, d13 ;c2 = ((temp2 * x_c2 )>>16) + temp2
190 vmlal.s16 q10, d13, d13
42 vorr.s16 d12, d12, d13
53 vsub.s16 d13, d2, d8 ;ip[0]-ip[3]109 vsub.s16 d13, d2, d8 ;d1 = ip[0]-ip[12]
81 pmaddwd xmm1, [GLOBAL(c1)] ; d12 a12 d13 a1386 pshufd xmm6, xmm1, 0x72 ; d13 d12 a13 a1294 punpckhqdq xmm6, xmm7 ; c13 c12 d13 d12
55 vld1.8 {d12[], d13[]}, [r2], lr164 vld1.8 {d12[], d13[]}, [r1], lr335 vld1.8 {d12[], d13[]}, [r2], lr
113 vld1.8 {d12[], d13[]}, [r2], lr252 vld1.8 {d12[], d13[]}, [r2], lr
114 d8, d9, d10, d11, d12, d13, d14, d15, enumerator
190 extern DwVfpRegister d13;