Lines Matching refs:isReg
482 if (!MI.getOperand(i).isReg()) in EmitVEXOpcodePrefix()
506 if (MI.getNumOperands() > CurOp && MI.getOperand(CurOp).isReg() && in EmitVEXOpcodePrefix()
528 if (MO.isReg() && X86InstrInfo::isX86_64ExtendedReg(MO.getReg())) in EmitVEXOpcodePrefix()
530 if (!VEX_B && MO.isReg() && in EmitVEXOpcodePrefix()
540 if (MI.getOperand(CurOp).isReg() && in EmitVEXOpcodePrefix()
550 if (MO.isReg() && !HasVEX_4V && in EmitVEXOpcodePrefix()
605 if (!MO.isReg()) continue; in DetermineREXPrefix()
617 if (MI.getOperand(0).isReg() && in DetermineREXPrefix()
623 if (MO.isReg() && X86InstrInfo::isX86_64ExtendedReg(MO.getReg())) in DetermineREXPrefix()
628 if (MI.getOperand(0).isReg() && in DetermineREXPrefix()
635 if (MO.isReg()) { in DetermineREXPrefix()
650 if (NumOps > e && MI.getOperand(e).isReg() && in DetermineREXPrefix()
656 if (MO.isReg()) { in DetermineREXPrefix()
665 if (MI.getOperand(0).isReg() && in DetermineREXPrefix()
671 if (MO.isReg() && X86InstrInfo::isX86_64ExtendedReg(MO.getReg())) in DetermineREXPrefix()