Home
last modified time | relevance | path

Searched refs:d7 (Results 1 – 25 of 71) sorted by relevance

123

/external/qemu/distrib/sdl-1.2.12/src/video/ataricommon/
DSDL_ataric2p.S49 moveml d2-d7/a2-a6,sp@-
79 movel d1,d7
80 lsrl #4,d7
81 eorl d0,d7
82 andl d4,d7
83 eorl d7,d0
84 lsll #4,d7
85 eorl d7,d1
87 movel d3,d7
88 lsrl #4,d7
[all …]
/external/kernel-headers/original/asm-generic/
Dxor.h109 register long d0, d1, d2, d3, d4, d5, d6, d7; in xor_32regs_2() local
117 d7 = p1[7]; in xor_32regs_2()
125 d7 ^= p2[7]; in xor_32regs_2()
133 p1[7] = d7; in xor_32regs_2()
146 register long d0, d1, d2, d3, d4, d5, d6, d7; in xor_32regs_3() local
154 d7 = p1[7]; in xor_32regs_3()
162 d7 ^= p2[7]; in xor_32regs_3()
170 d7 ^= p3[7]; in xor_32regs_3()
178 p1[7] = d7; in xor_32regs_3()
192 register long d0, d1, d2, d3, d4, d5, d6, d7; in xor_32regs_4() local
[all …]
/external/valgrind/main/none/tests/arm/
Dneon64.c620 TESTINSN_imm("vmov.i16 d7", d7, 0x700); in main()
632 TESTINSN_imm("vmvn.i16 d7", d7, 0x700); in main()
710 TESTINSN_bin("vorr d7, d3, d0", d7, d3, i8, 0x24, d0, i16, 0xff); in main()
716 TESTINSN_bin("vorn d7, d3, d0", d7, d3, i8, 0x24, d0, i16, 0xff); in main()
726 TESTINSN_bin("veor d7, d3, d0", d7, d3, i8, 0x24, d0, i16, 0xff); in main()
736 TESTINSN_bin("vbsl d7, d3, d0", d7, d3, i8, 0x24, d0, i16, 0xff); in main()
746 TESTINSN_bin("vbit d7, d3, d0", d7, d3, i8, 0x24, d0, i16, 0xff); in main()
756 TESTINSN_bin("vbif d7, d3, d0", d7, d3, i8, 0x24, d0, i16, 0xff); in main()
848 TESTINSN_bin("vrhadd.s8 d5, d7, d5", d5, d7, i32, (1 << 31) + 1, d5, i32, (1 << 31) + 2); in main()
851 TESTINSN_bin("vrhadd.s8 d5, d7, d5", d5, d7, i32, (1 << 31) + 1, d5, i32, (1 << 31) + 3); in main()
[all …]
Dvfp.c1074 TESTINSN_core_to_scalar("vmov.16 d7[1], r5", d7, r5, f2u(-INFINITY)); in main()
1130 …TESTINSN_bin_f64("vmla.f64 d7, d1, d6", d7, d1, i32, f2u0(INFINITY), f2u1(INFINITY), d6, i32,… in main()
1141 …TESTINSN_bin_f64("vmla.f64 d29, d15, d7", d29, d15, i32, f2u0(214), f2u1(214), d7, i32, f2u0(1752… in main()
1147 …TESTINSN_bin_f64("vmla.f64 d29, d25, d7", d29, d25, i32, f2u0(-INFINITY), f2u1(-INFINITY), d7, i3… in main()
1180 …TESTINSN_bin_f64("vnmla.f64 d7, d1, d6", d7, d1, i32, f2u0(INFINITY), f2u1(INFINITY), d6, i32… in main()
1191 …TESTINSN_bin_f64("vnmla.f64 d29, d15, d7", d29, d15, i32, f2u0(214), f2u1(214), d7, i32, f2u0(175… in main()
1197 …TESTINSN_bin_f64("vnmla.f64 d29, d25, d7", d29, d25, i32, f2u0(-INFINITY), f2u1(-INFINITY), d7, i… in main()
1230 …TESTINSN_bin_f64("vmls.f64 d7, d1, d6", d7, d1, i32, f2u0(INFINITY), f2u1(INFINITY), d6, i32,… in main()
1241 …TESTINSN_bin_f64("vmls.f64 d29, d15, d7", d29, d15, i32, f2u0(214), f2u1(214), d7, i32, f2u0(1752… in main()
1247 …TESTINSN_bin_f64("vmls.f64 d29, d25, d7", d29, d25, i32, f2u0(-INFINITY), f2u1(-INFINITY), d7, i3… in main()
[all …]
/external/libvpx/vp8/common/arm/neon/
Dsixtappredict16x16_neon.asm70 vld1.u8 {d6, d7, d8}, [r0], r1 ;load src data
79 vmull.u8 q9, d7, d0
85 vext.8 d28, d6, d7, #1 ;construct src_ptr[-1]
93 vext.8 d28, d7, d8, #1
101 vext.8 d28, d6, d7, #4 ;construct src_ptr[2]
109 vext.8 d28, d7, d8, #4
117 vext.8 d28, d6, d7, #5 ;construct src_ptr[3]
125 vext.8 d28, d7, d8, #5
133 vext.8 d28, d6, d7, #2 ;construct src_ptr[0]
141 vext.8 d28, d7, d8, #2
[all …]
Diwalsh_neon.asm30 vsub.s16 d7, d0, d3 ;d = [0] - [12]
33 vadd.s16 d1, d6, d7 ;c + d
35 vsub.s16 d3, d7, d6 ;d - c
52 vsub.s16 d7, d0, d3 ;d = [0] - [3]
55 vadd.s16 d1, d6, d7 ;f = c + d
57 vsub.s16 d3, d7, d6 ;h = d - c
Dloopfiltersimpleverticaledge_neon.asm31 vld4.8 {d6[0], d7[0], d8[0], d9[0]}, [r0], r1
34 vld4.8 {d6[1], d7[1], d8[1], d9[1]}, [r0], r1
36 vld4.8 {d6[2], d7[2], d8[2], d9[2]}, [r0], r1
37 vld4.8 {d6[3], d7[3], d8[3], d9[3]}, [r0], r1
38 vld4.8 {d6[4], d7[4], d8[4], d9[4]}, [r0], r1
39 vld4.8 {d6[5], d7[5], d8[5], d9[5]}, [r0], r1
40 vld4.8 {d6[6], d7[6], d8[6], d9[6]}, [r0], r1
41 vld4.8 {d6[7], d7[7], d8[7], d9[7]}, [r0], r1
55 vswp d7, d10
Dsixtappredict8x4_neon.asm73 vext.8 d28, d6, d7, #1 ;construct src_ptr[-1]
83 vext.8 d28, d6, d7, #4 ;construct src_ptr[2]
93 vext.8 d28, d6, d7, #2 ;construct src_ptr[0]
103 vext.8 d28, d6, d7, #5 ;construct src_ptr[3]
113 vext.8 d28, d6, d7, #3 ;construct src_ptr[1]
151 vext.8 d27, d6, d7, #1 ;construct src_ptr[-1]
163 vext.8 d27, d6, d7, #4 ;construct src_ptr[2]
175 vext.8 d27, d6, d7, #2 ;construct src_ptr[0]
187 vext.8 d27, d6, d7, #5 ;construct src_ptr[3]
199 vext.8 d27, d6, d7, #3 ;construct src_ptr[1]
[all …]
Dbilinearpredict8x8_neon.asm53 vext.8 d7, d6, d7, #1
58 vmlal.u8 q8, d7, d1
81 vext.8 d7, d6, d7, #1
87 vmlal.u8 q8, d7, d1
134 vqrshrn.u16 d7, q6, #7
143 vst1.u8 {d7}, [r1], lr
Dsixtappredict8x8_neon.asm77 vext.8 d28, d6, d7, #1 ;construct src_ptr[-1]
87 vext.8 d28, d6, d7, #4 ;construct src_ptr[2]
97 vext.8 d28, d6, d7, #2 ;construct src_ptr[0]
107 vext.8 d28, d6, d7, #5 ;construct src_ptr[3]
117 vext.8 d28, d6, d7, #3 ;construct src_ptr[1]
164 vext.8 d27, d6, d7, #1 ;construct src_ptr[-1]
176 vext.8 d27, d6, d7, #4 ;construct src_ptr[2]
188 vext.8 d27, d6, d7, #2 ;construct src_ptr[0]
200 vext.8 d27, d6, d7, #5 ;construct src_ptr[3]
212 vext.8 d27, d6, d7, #3 ;construct src_ptr[1]
[all …]
Dsixtappredict4x4_neon.asm64 vext.8 d18, d6, d7, #5 ;construct src_ptr[3]
69 vswp d7, d8 ;discard 2nd half data after src_ptr[3] is done
80 vzip.32 d6, d7 ;construct src_ptr[-2], and put 2-line data together
94 vzip.32 d6, d7 ;put 2-line data in 1 register (src_ptr[2])
108 vzip.32 d6, d7 ;put 2-line data in 1 register (src_ptr[1])
128 vext.8 d18, d6, d7, #5 ;construct src_ptr[3]
133 vswp d7, d8 ;discard 2nd half data after src_ptr[3] is done
146 vzip.32 d6, d7 ;construct src_ptr[-2], and put 2-line data together
165 vzip.32 d6, d7 ;put 2-line data in 1 register (src_ptr[2])
185 vzip.32 d6, d7 ;put 2-line data in 1 register (src_ptr[1])
[all …]
Dbilinearpredict16x16_neon.asm46 vld1.u8 {d5, d6, d7}, [r0], r1
82 vext.8 d6, d6, d7, #1
103 vld1.u8 {d5, d6, d7}, [r0], r1
131 vext.8 d6, d6, d7, #1
214 vqrshrn.u16 d7, q6, #7
220 vst1.u8 {d6, d7}, [r4], r5
239 vld1.u8 {d5, d6, d7}, [r0], r1
267 vext.8 d6, d6, d7, #1
336 vqrshrn.u16 d7, q6, #7
344 vst1.u8 {d6, d7}, [r4], r5
/external/libvpx/vp8/encoder/arm/neon/
Dfastfdct8x4_neon.asm40 ;transpose d3, d5, d7, d9. Then, d3=ip[0], d5=ip[1], d7=ip[2], d9=ip[3]
42 vtrn.32 d3, d7
48 vtrn.16 d7, d9
55 vadd.s16 d23, d5, d7
56 vsub.s16 d24, d5, d7
88 vadd.s16 d7, d25, d27 ;op[2] = ((temp2 * x_c2 )>>16) + temp2
96 ;transpose d3, d5, d7, d9. Then, d3=ip[0], d5=ip[4], d7=ip[8], d9=ip[12]
98 vtrn.32 d3, d7
104 vtrn.16 d7, d9
111 vadd.s16 d4, d5, d7
[all …]
Dshortfdct_neon.asm49 vmlal.s16 q11, d7, d0[3] ;sumtemp for i=0
50 vmlal.s16 q12, d7, d1[3] ;sumtemp for i=1
51 vmlal.s16 q13, d7, d2[3] ;sumtemp for i=2
52 vmlal.s16 q14, d7, d3[3] ;sumtemp for i=3
76 vmlal.s16 q4, d28, d7[0] ;sumtemp for i=0
77 vmlal.s16 q5, d28, d7[1] ;sumtemp for i=1
78 vmlal.s16 q6, d28, d7[2] ;sumtemp for i=2
79 vmlal.s16 q7, d28, d7[3] ;sumtemp for i=3
Dvp8_shortwalsh4x4_neon.asm35 vadd.s16 d7, d3, d4 ;b1 = ip[1]+ip[2]
39 vadd.s16 d2, d6, d7 ;op[0] = a1 + b1
40 vsub.s16 d4, d6, d7 ;op[2] = a1 - b1
52 vadd.s16 d7, d3, d4 ;b1 = ip[4]+ip[8]
56 vadd.s16 d2, d6, d7 ;a2 = a1 + b1;
57 vsub.s16 d4, d6, d7 ;c2 = a1 - b1;
Dsubtract_neon.asm43 vld1.8 {d7}, [r7], r2
48 vsubl.u8 q13, d6, d7
81 vsubl.u8 q11, d5, d7
118 vld1.8 {d7}, [r3]!
131 vsubl.u8 q11, d6, d7
154 vld1.8 {d7}, [r3]!
167 vsubl.u8 q11, d6, d7
Dfastfdct4x4_neon.asm46 vadd.s16 d7, d3, d4 ;ip[1]+ip[2]
52 vadd.s16 d10, d6, d7 ;temp1 = a1 + b1
53 vsub.s16 d11, d6, d7 ;temp2 = a1 - b1
77 vadd.s16 d7, d3, d4 ;b1 = ip[4]+ip[8]
81 vadd.s16 d10, d6, d7 ;temp1 = a1 + b1
82 vsub.s16 d11, d6, d7 ;temp2 = a1 - b1
Dsad16_neon.asm53 vabal.u8 q13, d7, d15
78 vabal.u8 q13, d7, d15
103 vabal.u8 q13, d7, d15
124 vabal.u8 q13, d7, d15
171 vabal.u8 q13, d7, d15
192 vabal.u8 q13, d7, d15
Dvp8_subpixelvariance16x16s_neon.asm45 vld1.u8 {d4, d5, d6, d7}, [r0], r1
73 vsubl.u8 q3, d7, d29
102 vmlal.s16 q10, d7, d7
162 vsubl.u8 q14, d5, d7
198 vmlal.s16 q10, d7, d7
245 vld1.u8 {d4, d5, d6, d7}, [r0], r1
281 vsubl.u8 q6, d7, d17
372 vld1.u8 {d4, d5, d6, d7}, [r0], r1
399 vst1.u8 {d4, d5, d6, d7}, [r3]!
414 vld1.u8 {d4, d5, d6, d7}, [r0], r1
[all …]
Dvp8_subpixelvariance16x16_neon.asm49 vld1.u8 {d5, d6, d7}, [r0], r1
85 vext.8 d6, d6, d7, #1
106 vld1.u8 {d5, d6, d7}, [r0], r1
134 vext.8 d6, d6, d7, #1
220 vqrshrn.u16 d7, q6, #7
226 vst1.u8 {d6, d7}, [r3]!
245 vld1.u8 {d5, d6, d7}, [r0], r1
273 vext.8 d6, d6, d7, #1
345 vqrshrn.u16 d7, q6, #7
353 vst1.u8 {d6, d7}, [r3]!
[all …]
Dvp8_subpixelvariance8x8_neon.asm56 vext.8 d7, d6, d7, #1
61 vmlal.u8 q8, d7, d1
84 vext.8 d7, d6, d7, #1
90 vmlal.u8 q8, d7, d1
Dvp8_mse16x16_neon.asm47 vsubl.u8 q14, d3, d7
100 vsubl.u8 q14, d3, d7
149 vld1.8 {d7}, [r2], r3
154 vsubl.u8 q14, d3, d7
/external/qemu/distrib/sdl-1.2.12/src/audio/mint/
DSDL_mintaudio_it.S87 moveml d0-d7/a0-a6,sp@-
137 moveml sp@+,d0-d7/a0-a6
237 moveml d0-d7/a0-a6,sp@-
277 moveml sp@+,d0-d7/a0-a6
/external/valgrind/main/exp-ptrcheck/tests/
Dpartial.c7 int* x4 = malloc(4); double d, *d7 = malloc(7); in main() local
42 d = * d7; in main()
/external/qemu/distrib/sdl-1.2.12/src/timer/mint/
DSDL_vbltimer.S122 moveml d0-d7/a0-a6,sp@-
147 moveml sp@+,d0-d7/a0-a6

123