• Home
  • Raw
  • Download

Lines Matching refs:Fixups

68                                  SmallVectorImpl<MCFixup> &Fixups) const;
73 SmallVectorImpl<MCFixup> &Fixups) const;
79 SmallVectorImpl<MCFixup> &Fixups) const;
83 SmallVectorImpl<MCFixup> &Fixups) const;
88 SmallVectorImpl<MCFixup> &Fixups) const;
93 SmallVectorImpl<MCFixup> &Fixups) const;
97 SmallVectorImpl<MCFixup> &Fixups) const;
101 SmallVectorImpl<MCFixup> &Fixups) const;
105 SmallVectorImpl<MCFixup> &Fixups) const;
110 SmallVectorImpl<MCFixup> &Fixups) const;
115 SmallVectorImpl<MCFixup> &Fixups) const;
120 SmallVectorImpl<MCFixup> &Fixups) const;
122 SmallVectorImpl<MCFixup> &Fixups) const;
124 SmallVectorImpl<MCFixup> &Fixups) const;
129 SmallVectorImpl<MCFixup> &Fixups) const;
131 SmallVectorImpl<MCFixup> &Fixups) const;
133 SmallVectorImpl<MCFixup> &Fixups) const;
139 SmallVectorImpl<MCFixup> &Fixups) const;
143 SmallVectorImpl<MCFixup> &Fixups)const;
148 SmallVectorImpl<MCFixup> &Fixups) const;
153 SmallVectorImpl<MCFixup> &Fixups) const;
158 SmallVectorImpl<MCFixup> &Fixups) const;
164 SmallVectorImpl<MCFixup> &Fixups) const;
168 SmallVectorImpl<MCFixup> &Fixups) const { in getLdStmModeOpValue()
194 SmallVectorImpl<MCFixup> &Fixups) const;
198 SmallVectorImpl<MCFixup> &Fixups) const;
202 SmallVectorImpl<MCFixup> &Fixups) const;
206 SmallVectorImpl<MCFixup> &Fixups) const;
210 SmallVectorImpl<MCFixup> &Fixups) const;
215 SmallVectorImpl<MCFixup> &Fixups) const;
219 SmallVectorImpl<MCFixup> &Fixups) const;
223 SmallVectorImpl<MCFixup> &Fixups) const;
227 SmallVectorImpl<MCFixup> &Fixups) const;
231 SmallVectorImpl<MCFixup> &Fixups) const { in getCCOutOpValue()
239 SmallVectorImpl<MCFixup> &Fixups) const { in getSOImmOpValue()
255 SmallVectorImpl<MCFixup> &Fixups) const { in getT2SOImmOpValue()
263 SmallVectorImpl<MCFixup> &Fixups) const;
265 SmallVectorImpl<MCFixup> &Fixups) const;
267 SmallVectorImpl<MCFixup> &Fixups) const;
269 SmallVectorImpl<MCFixup> &Fixups) const;
273 SmallVectorImpl<MCFixup> &Fixups) const;
275 SmallVectorImpl<MCFixup> &Fixups) const;
277 SmallVectorImpl<MCFixup> &Fixups) const;
280 SmallVectorImpl<MCFixup> &Fixups) const { in getNEONVcvtImm32OpValue()
285 SmallVectorImpl<MCFixup> &Fixups) const;
288 SmallVectorImpl<MCFixup> &Fixups) const;
290 SmallVectorImpl<MCFixup> &Fixups) const;
292 SmallVectorImpl<MCFixup> &Fixups) const;
294 SmallVectorImpl<MCFixup> &Fixups) const;
296 SmallVectorImpl<MCFixup> &Fixups) const;
299 SmallVectorImpl<MCFixup> &Fixups) const;
301 SmallVectorImpl<MCFixup> &Fixups) const;
303 SmallVectorImpl<MCFixup> &Fixups) const;
305 SmallVectorImpl<MCFixup> &Fixups) const;
308 SmallVectorImpl<MCFixup> &Fixups) const;
333 SmallVectorImpl<MCFixup> &Fixups) const;
404 SmallVectorImpl<MCFixup> &Fixups) const { in getMachineOpValue()
432 unsigned &Imm, SmallVectorImpl<MCFixup> &Fixups) const { in EncodeAddrModeOpValues()
461 SmallVectorImpl<MCFixup> &Fixups) { in getBranchTargetOpValue() argument
469 Fixups.push_back(MCFixup::Create(0, Expr, Kind, MI.getLoc())); in getBranchTargetOpValue()
497 SmallVectorImpl<MCFixup> &Fixups) const { in getThumbBLTargetOpValue()
501 Fixups); in getThumbBLTargetOpValue()
509 SmallVectorImpl<MCFixup> &Fixups) const { in getThumbBLXTargetOpValue()
513 Fixups); in getThumbBLXTargetOpValue()
520 SmallVectorImpl<MCFixup> &Fixups) const { in getThumbBRTargetOpValue()
524 Fixups); in getThumbBRTargetOpValue()
531 SmallVectorImpl<MCFixup> &Fixups) const { in getThumbBCCTargetOpValue()
535 Fixups); in getThumbBCCTargetOpValue()
542 SmallVectorImpl<MCFixup> &Fixups) const { in getThumbCBTargetOpValue()
545 return ::getBranchTargetOpValue(MI, OpIdx, ARM::fixup_arm_thumb_cb, Fixups); in getThumbCBTargetOpValue()
570 SmallVectorImpl<MCFixup> &Fixups) const { in getBranchTargetOpValue()
575 ::getBranchTargetOpValue(MI, OpIdx, ARM::fixup_t2_condbranch, Fixups); in getBranchTargetOpValue()
576 return getARMBranchTargetOpValue(MI, OpIdx, Fixups); in getBranchTargetOpValue()
583 SmallVectorImpl<MCFixup> &Fixups) const { in getARMBranchTargetOpValue()
588 ARM::fixup_arm_condbranch, Fixups); in getARMBranchTargetOpValue()
590 ARM::fixup_arm_uncondbranch, Fixups); in getARMBranchTargetOpValue()
598 SmallVectorImpl<MCFixup> &Fixups) const { in getARMBLTargetOpValue()
603 ARM::fixup_arm_condbl, Fixups); in getARMBLTargetOpValue()
604 return ::getBranchTargetOpValue(MI, OpIdx, ARM::fixup_arm_uncondbl, Fixups); in getARMBLTargetOpValue()
612 SmallVectorImpl<MCFixup> &Fixups) const { in getARMBLXTargetOpValue()
615 return ::getBranchTargetOpValue(MI, OpIdx, ARM::fixup_arm_blx, Fixups); in getARMBLXTargetOpValue()
624 SmallVectorImpl<MCFixup> &Fixups) const { in getUnconditionalBranchTargetOpValue()
626 ::getBranchTargetOpValue(MI, OpIdx, ARM::fixup_t2_uncondbranch, Fixups); in getUnconditionalBranchTargetOpValue()
647 SmallVectorImpl<MCFixup> &Fixups) const { in getAdrLabelOpValue()
651 Fixups); in getAdrLabelOpValue()
666 SmallVectorImpl<MCFixup> &Fixups) const { in getT2AdrLabelOpValue()
670 Fixups); in getT2AdrLabelOpValue()
683 SmallVectorImpl<MCFixup> &Fixups) const { in getThumbAdrLabelOpValue()
687 Fixups); in getThumbAdrLabelOpValue()
709 SmallVectorImpl<MCFixup> &Fixups) const { in getAddrModeImm12OpValue()
730 Fixups.push_back(MCFixup::Create(0, Expr, Kind, MI.getLoc())); in getAddrModeImm12OpValue()
744 isAdd = EncodeAddrModeOpValues(MI, OpIdx, Reg, Imm12, Fixups); in getAddrModeImm12OpValue()
758 SmallVectorImpl<MCFixup> &Fixups) const { in getT2Imm8s4OpValue()
789 SmallVectorImpl<MCFixup> &Fixups) const { in getT2AddrModeImm8s4OpValue()
805 Fixups.push_back(MCFixup::Create(0, Expr, Kind, MI.getLoc())); in getT2AddrModeImm8s4OpValue()
809 isAdd = EncodeAddrModeOpValues(MI, OpIdx, Reg, Imm8, Fixups); in getT2AddrModeImm8s4OpValue()
829 SmallVectorImpl<MCFixup> &Fixups) const { in getT2AddrModeImm0_1020s4OpValue()
854 SmallVectorImpl<MCFixup> &Fixups) const { in getHiLo16ImmOpValue()
892 Fixups.push_back(MCFixup::Create(0, E, Kind, MI.getLoc())); in getHiLo16ImmOpValue()
901 SmallVectorImpl<MCFixup> &Fixups) const { in getLdStSORegOpValue()
930 SmallVectorImpl<MCFixup> &Fixups) const { in getAddrMode2OpValue()
937 uint32_t Binary = getAddrMode2OffsetOpValue(MI, OpIdx + 1, Fixups); in getAddrMode2OpValue()
944 SmallVectorImpl<MCFixup> &Fixups) const { in getAddrMode2OffsetOpValue()
966 SmallVectorImpl<MCFixup> &Fixups) const { in getPostIdxRegOpValue()
977 SmallVectorImpl<MCFixup> &Fixups) const { in getAddrMode3OffsetOpValue()
996 SmallVectorImpl<MCFixup> &Fixups) const { in getAddrMode3OpValue()
1013 Fixups.push_back(MCFixup::Create(0, Expr, Kind, MI.getLoc())); in getAddrMode3OpValue()
1032 SmallVectorImpl<MCFixup> &Fixups) const { in getAddrModeThumbSPOpValue()
1047 SmallVectorImpl<MCFixup> &Fixups) const { in getAddrModeISOpValue()
1061 SmallVectorImpl<MCFixup> &Fixups) const { in getAddrModePCOpValue()
1064 return ::getBranchTargetOpValue(MI, OpIdx, ARM::fixup_arm_thumb_cp, Fixups); in getAddrModePCOpValue()
1071 SmallVectorImpl<MCFixup> &Fixups) const { in getAddrMode5OpValue()
1091 Fixups.push_back(MCFixup::Create(0, Expr, Kind, MI.getLoc())); in getAddrMode5OpValue()
1095 EncodeAddrModeOpValues(MI, OpIdx, Reg, Imm8, Fixups); in getAddrMode5OpValue()
1109 SmallVectorImpl<MCFixup> &Fixups) const { in getSORegRegOpValue()
1156 SmallVectorImpl<MCFixup> &Fixups) const { in getSORegImmOpValue()
1203 SmallVectorImpl<MCFixup> &Fixups) const { in getT2AddrModeSORegOpValue()
1221 SmallVectorImpl<MCFixup> &Fixups) const { in getT2AddrModeImm8OpValue()
1242 SmallVectorImpl<MCFixup> &Fixups) const { in getT2AddrModeImm8OffsetOpValue()
1258 SmallVectorImpl<MCFixup> &Fixups) const { in getT2AddrModeImm12OffsetOpValue()
1274 SmallVectorImpl<MCFixup> &Fixups) const { in getT2SORegOpValue()
1316 SmallVectorImpl<MCFixup> &Fixups) const { in getBitfieldInvertedMaskOpValue()
1329 SmallVectorImpl<MCFixup> &Fixups) const { in getRegisterListOpValue()
1365 SmallVectorImpl<MCFixup> &Fixups) const { in getAddrMode6AddressOpValue()
1388 SmallVectorImpl<MCFixup> &Fixups) const { in getAddrMode6OneLane32AddressOpValue()
1414 SmallVectorImpl<MCFixup> &Fixups) const { in getAddrMode6DupAddressOpValue()
1434 SmallVectorImpl<MCFixup> &Fixups) const { in getAddrMode6OffsetOpValue()
1442 SmallVectorImpl<MCFixup> &Fixups) const { in getShiftRight8Imm()
1448 SmallVectorImpl<MCFixup> &Fixups) const { in getShiftRight16Imm()
1454 SmallVectorImpl<MCFixup> &Fixups) const { in getShiftRight32Imm()
1460 SmallVectorImpl<MCFixup> &Fixups) const { in getShiftRight64Imm()
1466 SmallVectorImpl<MCFixup> &Fixups) const { in EncodeInstruction()
1479 uint32_t Binary = getBinaryCodeForInstr(MI, Fixups); in EncodeInstruction()