/external/openssl/crypto/sha/asm/ |
D | sha512-armv4.s | 450 vshr.u64 d24,d20,#14 @ 0 457 vsli.64 d24,d20,#50 465 veor d24,d25 467 veor d24,d26 @ Sigma1(e) 469 vadd.i64 d27,d24 470 vshr.u64 d24,d16,#28 474 vsli.64 d24,d16,#36 480 veor d23,d24,d25 487 vshr.u64 d24,d19,#14 @ 1 494 vsli.64 d24,d19,#50 [all …]
|
/external/libvpx/vp8/encoder/arm/neon/ |
D | vp8_mse16x16_neon.asm | 54 vmlal.s16 q9, d24, d24 109 vmlal.s16 q9, d24, d24 157 vmull.s16 q8, d24, d24
|
D | shortfdct_neon.asm | 56 vrshrn.i32 d24, q12, #14 66 vmlal.s16 q4, d24, d5[0] 67 vmlal.s16 q5, d24, d5[1] 68 vmlal.s16 q6, d24, d5[2] 69 vmlal.s16 q7, d24, d5[3]
|
D | variance_neon.asm | 56 vmlal.s16 q9, d24, d24 126 vmlal.s16 q9, d24, d24 187 vmlal.s16 q9, d24, d24 246 vmlal.s16 q9, d24, d24
|
D | vp8_subpixelvariance8x8_neon.asm | 69 vqrshrn.u16 d24, q8, #7 115 vmull.u8 q3, d24, d0 123 vmlal.u8 q2, d24, d1 133 vqrshrn.u16 d24, q3, #7 146 vld1.u8 {d24}, [r0], r1 174 vsubl.u8 q6, d24, d2
|
D | vp8_subpixelvariance16x16_neon.asm | 190 vld1.u8 {d24, d25}, [lr]! 195 vmull.u8 q3, d24, d0 204 vmlal.u8 q1, d24, d1 ;(src_ptr[pixel_step] * Filter[1]) 317 vld1.u8 {d24, d25}, [r0], r1 322 vmull.u8 q3, d24, d0 331 vmlal.u8 q1, d24, d1 ;(src_ptr[pixel_step] * Filter[1]) 388 vmlal.s16 q9, d24, d24
|
D | fastfdct8x4_neon.asm | 56 vsub.s16 d24, d5, d7 66 vadd.s16 d24, d2, d3 86 vadd.s16 d3, d24, d26 ;op[0] = ((temp1 * x_c2 )>>16) + temp1 112 vsub.s16 d24, d5, d7
|
D | vp8_subpixelvariance16x16s_neon.asm | 68 vsubl.u8 q6, d2, d24 175 vmlal.s16 q9, d24, d24 296 vmlal.s16 q14, d24, d24 ;sse 427 vld1.u8 {d24, d25, d26, d27}, [r0], r1 530 vmlal.s16 q9, d24, d24
|
/external/libvpx/vp8/common/arm/neon/ |
D | sixtappredict16x16_neon.asm | 61 vdup.8 d0, d24[0] ;first_pass filter (d0-d5) 62 vdup.8 d1, d24[4] 217 vld1.u8 {d24}, [lr], r2 233 vmlsl.u8 q5, d24, d4 242 vmlal.u8 q4, d24, d5 249 vmull.u8 q10, d24, d3 293 vdup.8 d0, d24[0] ;first_pass filter (d0-d5) 294 vdup.8 d1, d24[4] 317 vext.8 d24, d6, d7, #4 ;construct src_ptr[2] 328 vmlsl.u8 q6, d24, d4 ;-(src_ptr[2] * vp8_filter[4]) [all …]
|
D | sixtappredict8x4_neon.asm | 51 vdup.8 d0, d24[0] ;first_pass filter (d0-d5) 52 vdup.8 d1, d24[4] 132 vqrshrun.s16 d24, q9, #7 140 vst1.u8 {d24}, [lr]! 245 vmull.u8 q5, d24, d0 249 vmlsl.u8 q4, d24, d1 258 vmlal.u8 q3, d24, d2 ;(src_ptr[0] * vp8_filter[2]) 299 vdup.8 d0, d24[0] ;first_pass filter (d0-d5) 301 vdup.8 d1, d24[4] 376 vqrshrun.s16 d24, q9, #7 [all …]
|
D | bilinearpredict8x4_neon.asm | 67 vqrshrn.u16 d24, q8, #7 87 vmull.u8 q3, d24, d0 91 vmlal.u8 q2, d24, d1 113 vld1.u8 {d24}, [r0], r1 123 vst1.u8 {d24}, [r4], lr
|
D | sixtappredict8x8_neon.asm | 54 vdup.8 d0, d24[0] ;first_pass filter (d0-d5) 55 vdup.8 d1, d24[4] 138 vqrshrun.s16 d24, q9, #7 145 vst1.u8 {d24}, [lr]! 273 vmlsl.u8 q5, d24, d4 282 vmlal.u8 q4, d24, d5 289 vmull.u8 q10, d24, d3 328 vdup.8 d0, d24[0] ;first_pass filter (d0-d5) 329 vdup.8 d1, d24[4] 410 vqrshrun.s16 d24, q9, #7 [all …]
|
D | bilinearpredict8x8_neon.asm | 66 vqrshrn.u16 d24, q8, #7 113 vmull.u8 q3, d24, d0 121 vmlal.u8 q2, d24, d1 153 vld1.u8 {d24}, [r0], r1 167 vst1.u8 {d24}, [r4], lr
|
D | sixtappredict4x4_neon.asm | 50 vdup.8 d0, d24[0] ;first_pass filter (d0-d5) 52 vdup.8 d1, d24[4] 209 vext.8 d24, d28, d29, #4 230 vmlsl.u8 q6, d24, d1 235 vmlal.u8 q5, d24, d3 ;(src_ptr[1] * vp8_filter[3]) 265 vdup.8 d0, d24[0] ;first_pass filter (d0-d5) 267 vdup.8 d1, d24[4] 368 vext.8 d24, d28, d29, #4 382 vmlsl.u8 q6, d24, d1 387 vmlal.u8 q5, d24, d3 ;(src_ptr[1] * vp8_filter[3])
|
D | bilinearpredict16x16_neon.asm | 184 vld1.u8 {d24, d25}, [lr]! 189 vmull.u8 q3, d24, d0 198 vmlal.u8 q1, d24, d1 ;(src_ptr[pixel_step] * vp8_filter[1]) 308 vld1.u8 {d24, d25}, [r0], r1 313 vmull.u8 q3, d24, d0 322 vmlal.u8 q1, d24, d1 ;(src_ptr[pixel_step] * vp8_filter[1])
|
D | recon16x16mb_neon.asm | 35 vmovl.u8 q0, d24 ;modify Pred data from 8 bits to 16 bits 86 vmovl.u8 q0, d24 ;modify Pred data from 8 bits to 16 bits
|
D | reconb_neon.asm | 43 vadd.s16 d4, d4, d24
|
D | recon4b_neon.asm | 30 vmovl.u8 q0, d24 ;modify Pred data from 8 bits to 16 bits
|
/external/llvm/test/MC/ARM/ |
D | neont2-pairwise-encoding.s | 74 vpmin.u32 d21, d24, d15 82 @ CHECK: vpmin.u32 d21, d24, d15 @ encoding: [0x68,0xff,0x9f,0x5a] 90 vpmax.u16 d7, d24, d13 98 @ CHECK: vpmax.u16 d7, d24, d13 @ encoding: [0x18,0xff,0x8d,0x7a]
|
D | neon-sub-encoding.s | 17 vsub.i64 d16, d24 39 @ CHECK: vsub.i64 d16, d16, d24 @ encoding: [0xa8,0x08,0x70,0xf3] 136 vhsub.s8 d11, d24 149 @ CHECK: vhsub.s8 d11, d11, d24 @ encoding: [0x28,0xb2,0x0b,0xf2]
|
D | neon-vld-encoding.s | 175 vld3.p16 {d20, d22, d24}, [r5]! 195 @ CHECK: vld3.16 {d20, d22, d24}, [r5]! @ encoding: [0x4d,0x45,0x65,0xf4] 281 vld2.32 {d22[], d24[]}, [r1] 285 vld2.32 {d22[ ],d24[ ]}, [r6], r4 297 @ CHECK: vld2.32 {d22[], d24[]}, [r1] @ encoding: [0xaf,0x6d,0xe1,0xf4] 301 @ CHECK: vld2.32 {d22[], d24[]}, [r6], r4 @ encoding: [0xa4,0x6d,0xe6,0xf4] 319 vld3.p16 {d20[2], d22[2], d24[2]}, [r5]!
|
D | neon-vst-encoding.s | 79 vst3.p16 {d20, d22, d24}, [r5]! 98 @ CHECK: vst3.16 {d20, d22, d24}, [r5]! @ encoding: [0x4d,0x45,0x45,0xf4] 193 vst3.p16 {d20[1], d22[1], d24[1]}, [r5]!
|
/external/valgrind/main/none/tests/arm/ |
D | vfp.c | 1083 TESTINSN_core_to_scalar("vmov.8 d24[6], r5", d24, r5, 111); in main() 1105 TESTINSN_scalar_to_core("vmov.u8 r9, d24[2]", r9, d24, i32, f2u(-INFINITY)); in main() 1121 TESTINSN_scalar_to_core("vmov.s8 r9, d24[2]", r9, d24, i32, f2u(-INFINITY)); in main() 1135 …TESTINSN_bin_f64("vmla.f64 d23, d24, d25", d23, d24, i32, f2u0(-347856.475), f2u1(-347856.475), d2… in main() 1139 …TESTINSN_bin_f64("vmla.f64 d23, d24, d5", d23, d24, i32, f2u0(24), f2u1(24), d5, i32, f2u0(1346),… in main() 1145 …TESTINSN_bin_f64("vmla.f64 d13, d24, d5", d13, d24, i32, f2u0(874), f2u1(874), d5, i32, f2u0(1384… in main() 1185 …TESTINSN_bin_f64("vnmla.f64 d23, d24, d25", d23, d24, i32, f2u0(-347856.475), f2u1(-347856.475), d… in main() 1189 …TESTINSN_bin_f64("vnmla.f64 d23, d24, d5", d23, d24, i32, f2u0(24), f2u1(24), d5, i32, f2u0(1346)… in main() 1195 …TESTINSN_bin_f64("vnmla.f64 d13, d24, d5", d13, d24, i32, f2u0(874), f2u1(874), d5, i32, f2u0(138… in main() 1235 …TESTINSN_bin_f64("vmls.f64 d23, d24, d25", d23, d24, i32, f2u0(-347856.475), f2u1(-347856.475), d2… in main() [all …]
|
/external/llvm/test/CodeGen/ARM/ |
D | subreg-remat.ll | 25 …3},~{d14},~{d15},~{d16},~{d17},~{d18},~{d19},~{d20},~{d21},~{d22},~{d23},~{d24},~{d25},~{d26},~{d2… 49 …3},~{d14},~{d15},~{d16},~{d17},~{d18},~{d19},~{d20},~{d21},~{d22},~{d23},~{d24},~{d25},~{d26},~{d2…
|
/external/libvpx/vpx_scale/arm/neon/ |
D | vp8_vpxyv12_extendframeborders_neon.asm | 58 vld1.8 {d24[], d25[]}, [r1], lr 170 vld1.8 {d24[], d25[]}, [r1], lr 338 vld1.8 {d24[], d25[]}, [r1], lr 441 vld1.8 {d24[]}, [r1], lr 460 vst1.8 {d24}, [r5], lr
|