Lines Matching refs:tmp1
6 %tmp1 = load <8 x i8>* %A
7 %tmp2 = sub <8 x i8> zeroinitializer, %tmp1
14 %tmp1 = load <4 x i16>* %A
15 %tmp2 = sub <4 x i16> zeroinitializer, %tmp1
22 %tmp1 = load <2 x i32>* %A
23 %tmp2 = sub <2 x i32> zeroinitializer, %tmp1
30 %tmp1 = load <2 x float>* %A
31 %tmp2 = fsub <2 x float> < float -0.000000e+00, float -0.000000e+00 >, %tmp1
38 %tmp1 = load <16 x i8>* %A
39 %tmp2 = sub <16 x i8> zeroinitializer, %tmp1
46 %tmp1 = load <8 x i16>* %A
47 %tmp2 = sub <8 x i16> zeroinitializer, %tmp1
54 %tmp1 = load <4 x i32>* %A
55 %tmp2 = sub <4 x i32> zeroinitializer, %tmp1
62 %tmp1 = load <4 x float>* %A
63 …loat> < float -0.000000e+00, float -0.000000e+00, float -0.000000e+00, float -0.000000e+00 >, %tmp1
70 %tmp1 = load <8 x i8>* %A
71 %tmp2 = call <8 x i8> @llvm.arm.neon.vqneg.v8i8(<8 x i8> %tmp1)
78 %tmp1 = load <4 x i16>* %A
79 %tmp2 = call <4 x i16> @llvm.arm.neon.vqneg.v4i16(<4 x i16> %tmp1)
86 %tmp1 = load <2 x i32>* %A
87 %tmp2 = call <2 x i32> @llvm.arm.neon.vqneg.v2i32(<2 x i32> %tmp1)
94 %tmp1 = load <16 x i8>* %A
95 %tmp2 = call <16 x i8> @llvm.arm.neon.vqneg.v16i8(<16 x i8> %tmp1)
102 %tmp1 = load <8 x i16>* %A
103 %tmp2 = call <8 x i16> @llvm.arm.neon.vqneg.v8i16(<8 x i16> %tmp1)
110 %tmp1 = load <4 x i32>* %A
111 %tmp2 = call <4 x i32> @llvm.arm.neon.vqneg.v4i32(<4 x i32> %tmp1)