/external/llvm/test/MC/ARM/ |
D | neont2-vst-encoding.s | 14 @ CHECK: vst1.8 {d16, d17}, [r0:64] @ encoding: [0x1f,0x0a,0x40,0xf9] 15 vst1.8 {d16, d17}, [r0:64] 16 @ CHECK: vst1.16 {d16, d17}, [r0:128] @ encoding: [0x6f,0x0a,0x40,0xf9] 17 vst1.16 {d16, d17}, [r0:128] 18 @ CHECK: vst1.32 {d16, d17}, [r0] @ encoding: [0x8f,0x0a,0x40,0xf9] 19 vst1.32 {d16, d17}, [r0] 20 @ CHECK: vst1.64 {d16, d17}, [r0] @ encoding: [0xcf,0x0a,0x40,0xf9] 21 vst1.64 {d16, d17}, [r0] 23 @ CHECK: vst2.8 {d16, d17}, [r0:64] @ encoding: [0x1f,0x08,0x40,0xf9] 24 vst2.8 {d16, d17}, [r0:64] [all …]
|
D | neont2-vld-encoding.s | 14 @ CHECK: vld1.8 {d16, d17}, [r0:64] @ encoding: [0x1f,0x0a,0x60,0xf9] 15 vld1.8 {d16, d17}, [r0:64] 16 @ CHECK: vld1.16 {d16, d17}, [r0:128] @ encoding: [0x6f,0x0a,0x60,0xf9] 17 vld1.16 {d16, d17}, [r0:128] 18 @ CHECK: vld1.32 {d16, d17}, [r0] @ encoding: [0x8f,0x0a,0x60,0xf9] 19 vld1.32 {d16, d17}, [r0] 20 @ CHECK: vld1.64 {d16, d17}, [r0] @ encoding: [0xcf,0x0a,0x60,0xf9] 21 vld1.64 {d16, d17}, [r0] 23 @ CHECK: vld2.8 {d16, d17}, [r0:64] @ encoding: [0x1f,0x08,0x60,0xf9] 24 vld2.8 {d16, d17}, [r0:64] [all …]
|
D | neon-pairwise-encoding.s | 3 @ CHECK: vpadd.i8 d16, d17, d16 @ encoding: [0xb0,0x0b,0x41,0xf2] 4 vpadd.i8 d16, d17, d16 5 @ CHECK: vpadd.i16 d16, d17, d16 @ encoding: [0xb0,0x0b,0x51,0xf2] 6 vpadd.i16 d16, d17, d16 7 @ CHECK: vpadd.i32 d16, d17, d16 @ encoding: [0xb0,0x0b,0x61,0xf2] 8 vpadd.i32 d16, d17, d16 9 @ CHECK: vpadd.f32 d16, d16, d17 @ encoding: [0xa1,0x0d,0x40,0xf3] 10 vpadd.f32 d16, d16, d17 12 @ CHECK: vpadd.i8 d17, d17, d16 @ encoding: [0xb0,0x1b,0x41,0xf2] 13 vpadd.i8 d17, d16 [all …]
|
D | neon-vst-encoding.s | 7 vst1.8 {d16, d17}, [r0:64] 8 vst1.16 {d16, d17}, [r0:128] 9 vst1.32 {d16, d17}, [r0] 10 vst1.64 {d16, d17}, [r0] 11 vst1.8 {d16, d17, d18}, [r0:64] 12 vst1.8 {d16, d17, d18}, [r0:64]! 13 vst1.8 {d16, d17, d18}, [r0], r3 14 vst1.8 {d16, d17, d18, d19}, [r0:64] 15 vst1.16 {d16, d17, d18, d19}, [r1:64]! 16 vst1.64 {d16, d17, d18, d19}, [r3], r2 [all …]
|
D | neont2-add-encoding.s | 5 @ CHECK: vadd.i8 d16, d17, d16 @ encoding: [0x41,0xef,0xa0,0x08] 6 vadd.i8 d16, d17, d16 7 @ CHECK: vadd.i16 d16, d17, d16 @ encoding: [0x51,0xef,0xa0,0x08] 8 vadd.i16 d16, d17, d16 9 @ CHECK: vadd.i64 d16, d17, d16 @ encoding: [0x71,0xef,0xa0,0x08] 10 vadd.i64 d16, d17, d16 11 @ CHECK: vadd.i32 d16, d17, d16 @ encoding: [0x61,0xef,0xa0,0x08] 12 vadd.i32 d16, d17, d16 13 @ CHECK: vadd.f32 d16, d16, d17 @ encoding: [0x40,0xef,0xa1,0x0d] 14 vadd.f32 d16, d16, d17 [all …]
|
D | neont2-mul-encoding.s | 5 vmul.i8 d16, d16, d17 6 vmul.i16 d16, d16, d17 7 vmul.i32 d16, d16, d17 8 vmul.f32 d16, d16, d17 13 vmul.p8 d16, d16, d17 17 @ CHECK: vmul.i8 d16, d16, d17 @ encoding: [0x40,0xef,0xb1,0x09] 18 @ CHECK: vmul.i16 d16, d16, d17 @ encoding: [0x50,0xef,0xb1,0x09] 19 @ CHECK: vmul.i32 d16, d16, d17 @ encoding: [0x60,0xef,0xb1,0x09] 20 @ CHECK: vmul.f32 d16, d16, d17 @ encoding: [0x40,0xff,0xb1,0x0d] 25 @ CHECK: vmul.p8 d16, d16, d17 @ encoding: [0x40,0xff,0xb1,0x09] [all …]
|
D | neon-vld-encoding.s | 7 vld1.8 {d16, d17}, [r0:64] 8 vld1.16 {d16, d17}, [r0:128] 9 vld1.32 {d16, d17}, [r0] 10 vld1.64 {d16, d17}, [r0] 24 vld1.8 {d16, d17}, [r0:64]! 25 vld1.16 {d16, d17}, [r0:128]! 26 vld1.32 {d16, d17}, [r0]! 27 vld1.64 {d16, d17}, [r0]! 33 vld1.8 {d16, d17}, [r0:64], r5 34 vld1.16 {d16, d17}, [r0:128], r5 [all …]
|
D | neon-add-encoding.s | 4 @ CHECK: vadd.i8 d16, d17, d16 @ encoding: [0xa0,0x08,0x41,0xf2] 5 vadd.i8 d16, d17, d16 6 @ CHECK: vadd.i16 d16, d17, d16 @ encoding: [0xa0,0x08,0x51,0xf2] 7 vadd.i16 d16, d17, d16 8 @ CHECK: vadd.i64 d16, d17, d16 @ encoding: [0xa0,0x08,0x71,0xf2] 9 vadd.i64 d16, d17, d16 10 @ CHECK: vadd.i32 d16, d17, d16 @ encoding: [0xa0,0x08,0x61,0xf2] 11 vadd.i32 d16, d17, d16 12 @ CHECK: vadd.f32 d16, d16, d17 @ encoding: [0xa1,0x0d,0x40,0xf2] 13 vadd.f32 d16, d16, d17 [all …]
|
D | neon-absdiff-encoding.s | 3 @ CHECK: vabd.s8 d16, d16, d17 @ encoding: [0xa1,0x07,0x40,0xf2] 4 vabd.s8 d16, d16, d17 5 @ CHECK: vabd.s16 d16, d16, d17 @ encoding: [0xa1,0x07,0x50,0xf2] 6 vabd.s16 d16, d16, d17 7 @ CHECK: vabd.s32 d16, d16, d17 @ encoding: [0xa1,0x07,0x60,0xf2] 8 vabd.s32 d16, d16, d17 9 @ CHECK: vabd.u8 d16, d16, d17 @ encoding: [0xa1,0x07,0x40,0xf3] 10 vabd.u8 d16, d16, d17 11 @ CHECK: vabd.u16 d16, d16, d17 @ encoding: [0xa1,0x07,0x50,0xf3] 12 vabd.u16 d16, d16, d17 [all …]
|
D | neont2-absdiff-encoding.s | 5 vabd.s8 d16, d16, d17 6 vabd.s16 d16, d16, d17 7 vabd.s32 d16, d16, d17 8 vabd.u8 d16, d16, d17 9 vabd.u16 d16, d16, d17 10 vabd.u32 d16, d16, d17 11 vabd.f32 d16, d16, d17 20 @ CHECK: vabd.s8 d16, d16, d17 @ encoding: [0x40,0xef,0xa1,0x07] 21 @ CHECK: vabd.s16 d16, d16, d17 @ encoding: [0x50,0xef,0xa1,0x07] 22 @ CHECK: vabd.s32 d16, d16, d17 @ encoding: [0x60,0xef,0xa1,0x07] [all …]
|
D | neon-cmp-encoding.s | 3 vceq.i8 d16, d16, d17 4 vceq.i16 d16, d16, d17 5 vceq.i32 d16, d16, d17 6 vceq.f32 d16, d16, d17 12 @ CHECK: vceq.i8 d16, d16, d17 @ encoding: [0xb1,0x08,0x40,0xf3] 13 @ CHECK: vceq.i16 d16, d16, d17 @ encoding: [0xb1,0x08,0x50,0xf3] 14 @ CHECK: vceq.i32 d16, d16, d17 @ encoding: [0xb1,0x08,0x60,0xf3] 15 @ CHECK: vceq.f32 d16, d16, d17 @ encoding: [0xa1,0x0e,0x40,0xf2] 21 vcge.s8 d16, d16, d17 22 vcge.s16 d16, d16, d17 [all …]
|
D | neon-mul-encoding.s | 3 vmul.i8 d16, d16, d17 4 vmul.i16 d16, d16, d17 5 vmul.i32 d16, d16, d17 6 vmul.f32 d16, d16, d17 11 vmul.p8 d16, d16, d17 15 vmul.i8 d16, d17 16 vmul.i16 d16, d17 17 vmul.i32 d16, d17 18 vmul.f32 d16, d17 23 vmul.p8 d16, d17 [all …]
|
D | neon-table-encoding.s | 3 vtbl.8 d16, {d17}, d16 4 vtbl.8 d16, {d16, d17}, d18 5 vtbl.8 d16, {d16, d17, d18}, d20 6 vtbl.8 d16, {d16, d17, d18, d19}, d20 8 @ CHECK: vtbl.8 d16, {d17}, d16 @ encoding: [0xa0,0x08,0xf1,0xf3] 9 @ CHECK: vtbl.8 d16, {d16, d17}, d18 @ encoding: [0xa2,0x09,0xf0,0xf3] 10 @ CHECK: vtbl.8 d16, {d16, d17, d18}, d20 @ encoding: [0xa4,0x0a,0xf0,0xf3] 11 @ CHECK: vtbl.8 d16, {d16, d17, d18, d19}, d20 @ encoding: [0xa4,0x0b,0xf0,0xf3] 14 vtbx.8 d18, {d16}, d17 15 vtbx.8 d19, {d16, d17}, d18 [all …]
|
D | neont2-shuffle-encoding.s | 5 @ CHECK: vext.8 d16, d17, d16, #3 @ encoding: [0xf1,0xef,0xa0,0x03] 6 vext.8 d16, d17, d16, #3 7 @ CHECK: vext.8 d16, d17, d16, #5 @ encoding: [0xf1,0xef,0xa0,0x05] 8 vext.8 d16, d17, d16, #5 13 @ CHECK: vext.16 d16, d17, d16, #3 @ encoding: [0xf1,0xef,0xa0,0x06] 14 vext.16 d16, d17, d16, #3 17 @ CHECK: vtrn.8 d17, d16 @ encoding: [0xf2,0xff,0xa0,0x10] 18 vtrn.8 d17, d16 19 @ CHECK: vtrn.16 d17, d16 @ encoding: [0xf6,0xff,0xa0,0x10] 20 vtrn.16 d17, d16 [all …]
|
D | neont2-sub-encoding.s | 3 @ CHECK: vext.8 d16, d17, d16, #3 @ encoding: [0xf1,0xef,0xa0,0x03] 4 vext.8 d16, d17, d16, #3 5 @ CHECK: vext.8 d16, d17, d16, #5 @ encoding: [0xf1,0xef,0xa0,0x05] 6 vext.8 d16, d17, d16, #5 11 @ CHECK: vext.16 d16, d17, d16, #3 @ encoding: [0xf1,0xef,0xa0,0x06] 12 vext.16 d16, d17, d16, #3 15 @ CHECK: vtrn.8 d17, d16 @ encoding: [0xf2,0xff,0xa0,0x10] 16 vtrn.8 d17, d16 17 @ CHECK: vtrn.16 d17, d16 @ encoding: [0xf6,0xff,0xa0,0x10] 18 vtrn.16 d17, d16 [all …]
|
D | neont2-table-encoding.s | 5 vtbl.8 d16, {d17}, d16 6 vtbl.8 d16, {d16, d17}, d18 7 vtbl.8 d16, {d16, d17, d18}, d20 8 vtbl.8 d16, {d16, d17, d18, d19}, d20 10 @ CHECK: vtbl.8 d16, {d17}, d16 @ encoding: [0xf1,0xff,0xa0,0x08] 11 @ CHECK: vtbl.8 d16, {d16, d17}, d18 @ encoding: [0xf0,0xff,0xa2,0x09] 12 @ CHECK: vtbl.8 d16, {d16, d17, d18}, d20 @ encoding: [0xf0,0xff,0xa4,0x0a] 13 @ CHECK: vtbl.8 d16, {d16, d17, d18, d19}, d20 @ encoding: [0xf0,0xff,0xa4,0x0b] 16 vtbx.8 d18, {d16}, d17 17 vtbx.8 d19, {d16, d17}, d18 [all …]
|
D | neon-sub-encoding.s | 3 vsub.i8 d16, d17, d16 4 vsub.i16 d16, d17, d16 5 vsub.i32 d16, d17, d16 6 vsub.i64 d16, d17, d16 7 vsub.f32 d16, d16, d17 18 vsub.f32 d17, d25 25 @ CHECK: vsub.i8 d16, d17, d16 @ encoding: [0xa0,0x08,0x41,0xf3] 26 @ CHECK: vsub.i16 d16, d17, d16 @ encoding: [0xa0,0x08,0x51,0xf3] 27 @ CHECK: vsub.i32 d16, d17, d16 @ encoding: [0xa0,0x08,0x61,0xf3] 28 @ CHECK: vsub.i64 d16, d17, d16 @ encoding: [0xa0,0x08,0x71,0xf3] [all …]
|
D | vfp4.s | 5 @ ARM: vfma.f64 d16, d18, d17 @ encoding: [0xa1,0x0b,0xe2,0xee] 6 @ THUMB: vfma.f64 d16, d18, d17 @ encoding: [0xe2,0xee,0xa1,0x0b] 7 vfma.f64 d16, d18, d17 14 @ ARM: vfma.f32 d16, d18, d17 @ encoding: [0xb1,0x0c,0x42,0xf2] 15 @ THUMB: vfma.f32 d16, d18, d17 @ encoding: [0x42,0xef,0xb1,0x0c] 16 vfma.f32 d16, d18, d17 22 @ ARM: vfnma.f64 d16, d18, d17 @ encoding: [0xe1,0x0b,0xd2,0xee] 23 @ THUMB: vfnma.f64 d16, d18, d17 @ encoding: [0xd2,0xee,0xe1,0x0b] 24 vfnma.f64 d16, d18, d17 31 @ ARM: vfms.f64 d16, d18, d17 @ encoding: [0xe1,0x0b,0xe2,0xee] [all …]
|
D | neont2-bitwise-encoding.s | 5 vand d16, d17, d16 8 @ CHECK: vand d16, d17, d16 @ encoding: [0x41,0xef,0xb0,0x01] 11 veor d16, d17, d16 14 @ CHECK: veor d16, d17, d16 @ encoding: [0x41,0xff,0xb0,0x01] 18 vorr d16, d17, d16 24 @ CHECK: vorr d16, d17, d16 @ encoding: [0x61,0xef,0xb0,0x01] 28 vbic d16, d17, d16 33 @ CHECK: vbic d16, d17, d16 @ encoding: [0x51,0xef,0xb0,0x01] 37 vorn d16, d17, d16 40 @ CHECK: vorn d16, d17, d16 @ encoding: [0x71,0xef,0xb0,0x01] [all …]
|
D | neon-shuffle-encoding.s | 3 vext.8 d16, d17, d16, #3 4 vext.8 d16, d17, d16, #5 7 vext.16 d16, d17, d16, #3 11 vext.8 d17, d16, #3 20 @ CHECK: vext.8 d16, d17, d16, #3 @ encoding: [0xa0,0x03,0xf1,0xf2] 21 @ CHECK: vext.8 d16, d17, d16, #5 @ encoding: [0xa0,0x05,0xf1,0xf2] 24 @ CHECK: vext.16 d16, d17, d16, #3 @ encoding: [0xa0,0x06,0xf1,0xf2] 28 @ CHECK: vext.8 d17, d17, d16, #3 @ encoding: [0xa0,0x13,0xf1,0xf2] 37 vtrn.8 d17, d16 38 vtrn.16 d17, d16 [all …]
|
D | neon-satshift-encoding.s | 3 @ CHECK: vqshl.s8 d16, d16, d17 @ encoding: [0xb0,0x04,0x41,0xf2] 4 vqshl.s8 d16, d16, d17 5 @ CHECK: vqshl.s16 d16, d16, d17 @ encoding: [0xb0,0x04,0x51,0xf2] 6 vqshl.s16 d16, d16, d17 7 @ CHECK: vqshl.s32 d16, d16, d17 @ encoding: [0xb0,0x04,0x61,0xf2] 8 vqshl.s32 d16, d16, d17 9 @ CHECK: vqshl.s64 d16, d16, d17 @ encoding: [0xb0,0x04,0x71,0xf2] 10 vqshl.s64 d16, d16, d17 11 @ CHECK: vqshl.u8 d16, d16, d17 @ encoding: [0xb0,0x04,0x41,0xf3] 12 vqshl.u8 d16, d16, d17 [all …]
|
D | neont2-satshift-encoding.s | 5 @ CHECK: vqshl.s8 d16, d16, d17 @ encoding: [0x41,0xef,0xb0,0x04] 6 vqshl.s8 d16, d16, d17 7 @ CHECK: vqshl.s16 d16, d16, d17 @ encoding: [0x51,0xef,0xb0,0x04] 8 vqshl.s16 d16, d16, d17 9 @ CHECK: vqshl.s32 d16, d16, d17 @ encoding: [0x61,0xef,0xb0,0x04] 10 vqshl.s32 d16, d16, d17 11 @ CHECK: vqshl.s64 d16, d16, d17 @ encoding: [0x71,0xef,0xb0,0x04] 12 vqshl.s64 d16, d16, d17 13 @ CHECK: vqshl.u8 d16, d16, d17 @ encoding: [0x41,0xff,0xb0,0x04] 14 vqshl.u8 d16, d16, d17 [all …]
|
D | neon-mul-accum-encoding.s | 3 vmla.i8 d16, d18, d17 4 vmla.i16 d16, d18, d17 5 vmla.i32 d16, d18, d17 6 vmla.f32 d16, d18, d17 13 @ CHECK: vmla.i8 d16, d18, d17 @ encoding: [0xa1,0x09,0x42,0xf2] 14 @ CHECK: vmla.i16 d16, d18, d17 @ encoding: [0xa1,0x09,0x52,0xf2] 15 @ CHECK: vmla.i32 d16, d18, d17 @ encoding: [0xa1,0x09,0x62,0xf2] 16 @ CHECK: vmla.f32 d16, d18, d17 @ encoding: [0xb1,0x0d,0x42,0xf2] 54 vmls.i8 d16, d18, d17 55 vmls.i16 d16, d18, d17 [all …]
|
/external/llvm/test/MC/Disassembler/ARM/ |
D | neon.txt | 34 # CHECK: vabd.s8 d16, d16, d17 36 # CHECK: vabd.s16 d16, d16, d17 38 # CHECK: vabd.s32 d16, d16, d17 40 # CHECK: vabd.u8 d16, d16, d17 42 # CHECK: vabd.u16 d16, d16, d17 44 # CHECK: vabd.u32 d16, d16, d17 46 # CHECK: vabd.f32 d16, d16, d17 63 # CHECK: vabdl.s8 q8, d16, d17 65 # CHECK: vabdl.s16 q8, d16, d17 67 # CHECK: vabdl.s32 q8, d16, d17 [all …]
|
D | neont2.txt | 34 # CHECK: vabd.s8 d16, d16, d17 36 # CHECK: vabd.s16 d16, d16, d17 38 # CHECK: vabd.s32 d16, d16, d17 40 # CHECK: vabd.u8 d16, d16, d17 42 # CHECK: vabd.u16 d16, d16, d17 44 # CHECK: vabd.u32 d16, d16, d17 46 # CHECK: vabd.f32 d16, d16, d17 63 # CHECK: vabdl.s8 q8, d16, d17 65 # CHECK: vabdl.s16 q8, d16, d17 67 # CHECK: vabdl.s32 q8, d16, d17 [all …]
|