Lines Matching refs:isRegLoc
1379 if (NextVA.isRegLoc()) in PassF64ArgInRegs()
1496 if (VA.isRegLoc()) { in LowerCall()
1509 } else if (VA.isRegLoc()) { in LowerCall()
1977 if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc()) in IsEligibleForTailCallOptimization()
1981 if (RVLocs1[i].isRegLoc()) { in IsEligibleForTailCallOptimization()
2031 if (!VA.isRegLoc()) in IsEligibleForTailCallOptimization()
2033 if (!ArgLocs[++i].isRegLoc()) in IsEligibleForTailCallOptimization()
2036 if (!ArgLocs[++i].isRegLoc()) in IsEligibleForTailCallOptimization()
2038 if (!ArgLocs[++i].isRegLoc()) in IsEligibleForTailCallOptimization()
2041 } else if (!VA.isRegLoc()) { in IsEligibleForTailCallOptimization()
2091 assert(VA.isRegLoc() && "Can only return in registers!"); in LowerReturn()
2892 if (VA.isRegLoc()) { in LowerFormalArguments()