Lines Matching refs:getLocVT
1709 EVT RegVT = VA.getLocVT(); in LowerFormalArguments()
1756 unsigned ArgSize = VA.getLocVT().getSizeInBits() / 8; in LowerFormalArguments()
1776 MemVT = VA.getLocVT(); in LowerFormalArguments()
1789 ArgValue = DAG.getExtLoad(ExtType, DL, VA.getLocVT(), Chain, FIN, in LowerFormalArguments()
1934 assert(!VA.needsCustom() && VA.getLocVT() == MVT::i64 && in LowerCallResult()
1941 DAG.getCopyFromReg(Chain, DL, VA.getLocReg(), VA.getLocVT(), InFlag); in LowerCallResult()
2258 Arg = DAG.getNode(ISD::SIGN_EXTEND, DL, VA.getLocVT(), Arg); in LowerCall()
2261 Arg = DAG.getNode(ISD::ZERO_EXTEND, DL, VA.getLocVT(), Arg); in LowerCall()
2269 Arg = DAG.getNode(ISD::ANY_EXTEND, DL, VA.getLocVT(), Arg); in LowerCall()
2272 Arg = DAG.getNode(ISD::BITCAST, DL, VA.getLocVT(), Arg); in LowerCall()
2275 Arg = DAG.getNode(ISD::FP_EXTEND, DL, VA.getLocVT(), Arg); in LowerCall()
2281 assert(VA.getLocVT() == MVT::i64 && in LowerCall()
2298 : VA.getLocVT().getSizeInBits(); in LowerCall()
2512 Arg = DAG.getNode(ISD::ZERO_EXTEND, DL, VA.getLocVT(), Arg); in LowerReturn()
2516 Arg = DAG.getNode(ISD::BITCAST, DL, VA.getLocVT(), Arg); in LowerReturn()
2522 RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT())); in LowerReturn()