Lines Matching refs:rreg
3027 HReg rreg, Int offsetB, Bool mode64 ) in genSpill_PPC() argument
3030 vassert(!hregIsVirtual(rreg)); in genSpill_PPC()
3033 switch (hregClass(rreg)) { in genSpill_PPC()
3036 *i1 = PPCInstr_Store( 8, am, rreg, mode64 ); in genSpill_PPC()
3040 *i1 = PPCInstr_Store( 4, am, rreg, mode64 ); in genSpill_PPC()
3043 *i1 = PPCInstr_FpLdSt ( False/*store*/, 8, rreg, am ); in genSpill_PPC()
3048 *i1 = PPCInstr_AvLdSt ( False/*store*/, 16, rreg, am ); in genSpill_PPC()
3051 ppHRegClass(hregClass(rreg)); in genSpill_PPC()
3057 HReg rreg, Int offsetB, Bool mode64 ) in genReload_PPC() argument
3060 vassert(!hregIsVirtual(rreg)); in genReload_PPC()
3063 switch (hregClass(rreg)) { in genReload_PPC()
3066 *i1 = PPCInstr_Load( 8, rreg, am, mode64 ); in genReload_PPC()
3070 *i1 = PPCInstr_Load( 4, rreg, am, mode64 ); in genReload_PPC()
3073 *i1 = PPCInstr_FpLdSt ( True/*load*/, 8, rreg, am ); in genReload_PPC()
3077 *i1 = PPCInstr_AvLdSt ( True/*load*/, 16, rreg, am ); in genReload_PPC()
3080 ppHRegClass(hregClass(rreg)); in genReload_PPC()